[go: up one dir, main page]

KR20160082401A - 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 - Google Patents

표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 Download PDF

Info

Publication number
KR20160082401A
KR20160082401A KR1020140190908A KR20140190908A KR20160082401A KR 20160082401 A KR20160082401 A KR 20160082401A KR 1020140190908 A KR1020140190908 A KR 1020140190908A KR 20140190908 A KR20140190908 A KR 20140190908A KR 20160082401 A KR20160082401 A KR 20160082401A
Authority
KR
South Korea
Prior art keywords
gate
data
gate line
driver
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
KR1020140190908A
Other languages
English (en)
Inventor
최학모
문회식
남광호
이창수
채민엽
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140190908A priority Critical patent/KR20160082401A/ko
Priority to US14/740,652 priority patent/US9870748B2/en
Publication of KR20160082401A publication Critical patent/KR20160082401A/ko
Ceased legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3603Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals with thermally addressed liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 패널의 구동 방법은 제1 구간 동안 제1 프레임 영상에 대응하여 제1 데이터 전압으로 제n 게이트 라인에 연결된 픽셀들을 충전하는 단계, 상기 제1 구간 동안 상기 제1 데이터 전압으로 제1 게이트 라인에 연결된 픽셀들을 사전 충전하는 단계, 상기 제1 구간에 인접하는 제2 구간 동안 제2 프레임 영상에 대응하여 제2 데이터 전압으로 상기 제1 게이트 라인에 연결된 상기 픽셀들을 충전하는 단계 및 상기 제2 구간 동안 상기 제2 데이터 전압으로 제2 게이트 라인에 연결된 픽셀들을 사전 충전하는 단계를 포함한다.

Description

표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 {METHOD OF DRIVING DISPLAY PANEL AND DISPLAY APPARATUS FOR PERFORMING THE SAME}
본 발명은 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것으로, 보다 상세하게는 표시 품질을 향상시키기 위한 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것이다.
액정 표시 장치와 같은 표시 장치는 표시 패널 및 상기 표시 패널을 구동시키기 위한 표시 패널의 구동 장치를 포함한다. 상기 표시 패널의 구동 장치는 타이밍 컨트롤러, 게이트 구동부 및 데이터 구동부를 포함한다.
일반적으로, 상기 표시 장치는 1 개의 표시 패널과 이를 구동시키는 1 개의 구동 장치를 포함한다. 그런데, 이와 같은 구조에서는 화면이 커지고, 패널이 고해상도, 고배속화 됨에 따라 표시 패널의 충전율 확보가 어렵다.
이를 개선하기 위해서, 표시 패널을 분할하여 각각의 구동 장치에 의해 따로 구동하는 패널 분할 구동 방식이 개발되었다. 상기 패널 분할 구동 방식에 의해 충전시간이 향상되므로 대화면, 고해상도, 고배속 구동에서도 충전율을 확보할 수 있다.
다만, 상기 패널 분할 구동 방식에서는 각각의 표시 패널이 따로 구동되기 때문에 분할 경계부에서 충전율의 차이로 경계가 시인되는 문제점이 발생한다. 또한, 각 프레임 사이의 블랭크 구간의 존재로 인해 게이트 라인별로 충전율의 차이가 발생하는 문제점이 발생한다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 각 프레임 구간 사이의 블랭크 구간을 생략하여 게이트 라인별로 사전 충전으로 인한 충전율의 차이가 발생하지 않도록 하는 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 다른 목적은 상기 블랭크 구간을 생략할 경우 더미 캐패시터들을 추가하여 프레임별 반전 구동 시 나타나는 문제를 해결하는 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 또 다른 목적은 상기 표시 패널의 구동 방법을 수행하기 위한 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 구동 방법은 제1 구간 동안 제1 프레임 영상에 대응하여 제1 데이터 전압으로 제n 게이트 라인에 연결된 픽셀들을 충전하는 단계, 상기 제1 구간 동안 상기 제1 데이터 전압으로 제1 게이트 라인에 연결된 픽셀들을 사전 충전하는 단계, 상기 제1 구간에 인접하는 제2 구간 동안 제2 프레임 영상에 대응하여 제2 데이터 전압으로 상기 제1 게이트 라인에 연결된 상기 픽셀들을 충전하는 단계 및 상기 제2 구간 동안 상기 제2 데이터 전압으로 제2 게이트 라인에 연결된 픽셀들을 사전 충전하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 제1 영역 및 제2 영역을 포함하고, 상기 제1 영역에는 제1 게이트 구동부 및 제1 데이터 구동부가 연결되며, 상기 제2 영역에는 제2 게이트 구동부 및 제2 데이터 구동부가 연결될 수 있다.
상기한 본 발명의 목적을 실현하기 위한 다른 실시예에 따른 표시 패널의 구동 방법은 제1 구간 동안 제1 프레임 영상에 대응하여 제1 극성을 갖는 제1 데이터 전압으로 제n 게이트 라인에 연결된 픽셀들을 충전하는 단계, 상기 제1 구간에 인접하는 제2 구간 동안 상기 제1 극성과 다른 제2 극성을 갖는 제2 데이터 전압으로 더미 캐패시터들을 충전하는 단계, 상기 제2 구간 동안 제1 게이트 라인에 연결된 픽셀들을 사전 충전하는 단계 및 상기 제2 구간에 인접하는 제3 구간 동안 제2 프레임 영상에 대응하여 상기 제1 극성을 갖는 제3 데이터 전압으로 상기 제1 게이트 라인에 연결된 상기 픽셀들을 충전하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 제1 영역 및 제2 영역을 포함하고, 상기 제1 영역에는 제1 게이트 구동부 및 제1 데이터 구동부가 연결되며, 상기 제2 영역에는 제2 게이트 구동부 및 제2 데이터 구동부가 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 영역은 상기 제2 영역의 상측에 위치하고, 상기 더미 캐패시터들은 상기 제1 영역의 최상측과 상기 제2 영역의 최하측에 위치할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 영역은 하측에서 상측 방향으로 스캔되고, 상기 제2 영역은 상측에서 하측 방향으로 스캔될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 데이터 전압은 상기 제3 데이터 전압과 동일한 크기를 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 구간 동안 상기 더미 캐패시터들을 사전 충전하는 단계를 더 포함할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 복수의 픽셀들, 복수의 더미 캐패시터들, 복수의 데이터 라인들, 상기 더미 캐패시터들에 연결된 더미 게이트 라인 및 제1 게이트 라인 내지 제n 게이트 라인을 포함하고, 영상을 표시하는 표시 패널, 타이밍 컨트롤러, 제1 구간 동안 제n 게이트 라인에 제n 게이트 전압을 출력하고, 상기 제1 구간에 인접하는 제2 구간 동안 상기 더미 게이트 라인에 더미 게이트 전압을 출력하며, 상기 제2 구간 동안 제1 게이트 라인에 제1 사전 충전 게이트 전압을 출력하며, 상기 제2 구간에 인접하는 제3 구간 동안 상기 제1 게이트 라인에 제1 게이트 전압을 출력하는 게이트 구동부 및 상기 제1 구간 동안 제1 프레임 영상에 대응하여 상기 데이터 라인들에 제1 극성을 갖는 제1 데이터 전압을 출력하고, 상기 제2 구간 동안 상기 데이터 라인들에 상기 제1 극성과 다른 제2 극성을 갖는 제2 데이터 전압을 출력하며, 상기 제3 구간 동안 제2 프레임 영상에 대응하여 상기 데이터 라인들에 상기 제2 극성을 갖는 제3 데이터 전압을 출력하는 데이터 구동부를 포함한다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 제1 영역 및 제2 영역을 포함하고, 상기 제1 영역 및 상기 제2 영역은 별개로 구동될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 영역은 상기 제2 영역의 상측에 위치하고, 상기 더미 캐패시터들은 상기 제1 영역의 최상측과 상기 제2 영역의 최하측에 위치할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 영역은 하측에서 상측 방향으로 스캔되고, 상기 제2 영역은 상측에서 하측 방향으로 스캔할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 데이터 전압은 상기 제3 데이터 전압과 동일한 크기를 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 구동부는 상기 제1 구간 동안 상기 더미 게이트 라인에 사전 충전 더미 게이트 전압을 출력할 수 있다.
이와 같은 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 따르면, 각 프레임 구간 사이의 블랭크 구간을 생략하여 사전 충전으로 인한 충전율의 차이가 발생하지 않게 되고, 이 경우 더미 캐패시터들을 추가하여 프레임별 반전 구동 시 나타나는 문제를 해결하여, 표시 패널의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2a는 도 1의 일 사전 충전 방식에 따른 데이터 신호 및 게이트 신호를 나타내는 파형도이다.
도 2b는 도 1의 다른 사전 충전 방식에 따른 데이터 신호 및 게이트 신호를 나타내는 파형도이다.
도 3은 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 4a는 도 3의 일 사전 충전 방식에 따른 데이터 신호 및 게이트 신호를 나타내는 파형도이다.
도 4b는 도 3의 다른 사전 충전 방식에 따른 데이터 신호 및 게이트 신호를 나타내는 파형도이다.
도 5a는 도 3의 더미 게이트 라인이 제1 게이트 라인 상측에 위치한 경우의 프레임별 극성을 나타내는 개념도이다.
도 5b는 도 3의 더미 게이트 라인이 제n 게이트 라인 하측에 위치한 경우의 프레임별 극성을 나타내는 개념도이다.
도 6은 본 발명의 또 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL1 ~ GLn), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL1 ~ GLn)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GL1 ~ GLn)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
각 픽셀은 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함할 수 있다. 상기 픽셀들은 매트릭스 형태로 배치될 수 있다.
상기 타이밍 컨트롤러(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 입력 영상 데이터는 적색 영상 데이터(R), 녹색 영상 데이터(G) 및 청색 영상 데이터(B)를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 근거로 상기 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL1 ~ GLn)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL1 ~ GLn)에 순차적으로 출력한다.
상기 게이트 구동부(300)는 상기 표시 패널(100)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 상기 주변부에 집적(integrated)될 수 있다.
상기 게이트 구동부(300)에 대해서는 도 2a 및 2b에서 상세히 후술한다.
상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 타이밍 컨트롤러(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
상기 데이터 구동부(500)는 상기 표시 패널(100)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 상기 주변부에 집적될 수도 있다.
상기 데이터 구동부(500)에 대해서는 도 2a 및 2b에서 상세히 후술한다.
도 2a는 도 1의 일 사전 충전 방식에 따른 데이터 신호 및 게이트 신호를 나타내는 파형도이다.
도 1 및 도 2a를 참조하면, 상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL1 ~ GLn)을 구동하기 위한 게이트 신호들(GS1 ~ GSn)을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들(GS1 ~ GSn)을 상기 게이트 라인들(GL1 ~ GLn)에 순차적으로 출력한다.
상기 게이트 구동부(300)는 제1 프레임(F1) 동안 제1 게이트 라인(GL1)부터 제n 게이트 라인(GLn)에 순차적으로 제1 게이트 신호(GS1) 내지 제n 게이트 신호(GSn)를 출력한다. 상기 게이트 구동부(300)는 제2 프레임(F2) 동안 상기 제1 게이트 라인(GL1)부터 상기 제n 게이트 라인(GLn)에 순차적으로 상기 제1 게이트 신호(GS1) 내지 상기 제n 게이트 신호(GSn)를 출력한다.
상기 게이트 구동부(300)는 제1 구간(P1) 동안 상기 제n 게이트 라인(GLn)에 제n 게이트 전압(GVn)을 출력한다. 상기 게이트 구동부(300)는 상기 제1 구간(P1) 동안 상기 제1 게이트 라인(GL1)에 제1 사전 충전 게이트 전압(PGV1)을 출력한다. 상기 제1 게이트 라인(GL1)에 연결된 픽셀들은 상기 제1 구간(P1) 동안 사전 충전된다.
상기 게이트 구동부(300)는 제2 구간(P2) 동안 상기 제1 게이트 라인(GL1)에 제1 게이트 전압(GV1)을 출력한다. 상기 게이트 구동부(300)는 상기 제2 구간(P2) 동안 제2 게이트 라인(GL2)에 제2 사전 충전 게이트 전압(PGV2)을 출력한다. 상기 제2 게이트 라인(GL2)에 연결된 픽셀들은 상기 제2 구간(P2) 동안 사전 충전된다.
상기 데이터 구동부(500)는 상기 제1 프레임(F1) 동안 상기 제1 프레임(F1)에 대응하는 데이터 전압들(DV11 ~ DV 1n)을 출력한다. 예를 들어, 상기 데이터 구동부(500)는 상기 제1 구간(P1) 동안 상기 제1 프레임(F1)의 상기 제n 게이트 라인(GLn)에 대응하는 데이터 전압(DV1n)을 출력한다.
상기 데이터 구동부(500)는 상기 제2 프레임(F2) 동안 상기 제2 프레임(F2)에 대응하는 데이터 전압들(DV21 ~ DV2n)을 출력한다. 예를 들어, 상기 데이터 구동부(500)는 상기 제2 구간(P2) 동안 상기 제2 프레임(F2)의 상기 제1 게이트 라인(GL1)에 대응하는 데이터 전압(DV21)을 출력한다.
이와 같은 사전 충전 방식에 따르면, 제k 게이트 라인에 연결된 픽셀들은 제k-1 게이트 라인에 연결된 픽셀들에 대응되는 데이터 전압으로 사전 충전된다.
도 2b는 도 1의 다른 사전 충전 방식에 따른 데이터 신호 및 게이트 신호를 나타내는 파형도이다.
도 1 및 도 2b를 참조하면, 상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL1 ~ GLn)을 구동하기 위한 게이트 신호들(GS1 ~ GSn)을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들(GS1 ~ GSn)을 상기 게이트 라인들(GL1 ~ GLn)에 순차적으로 출력한다.
상기 게이트 구동부(300)는 제1 프레임(F1) 동안 제1 게이트 라인(GL1)부터 제n 게이트 라인(GLn)에 순차적으로 제1 게이트 신호(GS1) 내지 제n 게이트 신호(GSn)를 출력한다. 상기 게이트 구동부(300)는 제2 프레임(F2) 동안 상기 제1 게이트 라인(GL1)부터 상기 제n 게이트 라인(GLn)에 순차적으로 상기 제1 게이트 신호(GS1) 내지 상기 제n 게이트 신호(GSn)를 출력한다.
상기 게이트 구동부(300)는 제1 구간(P1)의 전반 동안 제n-1 게이트 라인(GLn-1)에 제n-1 게이트 전압(GVn-1)을 출력한다. 상기 게이트 구동부(300)는 상기 제1 구간(P1)의 전반 동안 상기 제1 게이트 라인(GL1)에 제1 사전 충전 게이트 전압(PGV1)을 출력한다. 상기 제1 게이트 라인(GL1)에 연결된 픽셀들은 상기 제1 구간(P1)의 전반 동안 사전 충전된다. 상기 게이트 구동부(300)는 상기 제1 구간(P1)의 후반 동안 상기 제n 게이트 라인(GLn)에 제n 게이트 전압(GVn)을 출력한다. 상기 게이트 구동부(300)는 상기 제1 구간(P1)의 후반 동안 제2 게이트 라인(GL2)에 제2 사전 충전 게이트 전압(PGV2)을 출력한다. 상기 제2 게이트 라인(GL2)에 연결된 픽셀들은 상기 제1 구간(P1)의 후반 동안 사전 충전된다.
상기 게이트 구동부(300)는 제2 구간(P2)의 전반 동안 상기 제1 게이트 라인(GL1)에 제1 게이트 전압(GV1)을 출력한다. 상기 게이트 구동부(300)는 상기 제2 구간(P2)의 후반 동안 상기 제2 게이트 라인(GL2)에 제2 게이트 전압(PGV2)을 출력한다.
상기 데이터 구동부(500)는 상기 제1 프레임(F1) 동안 상기 제1 프레임(F1)에 대응하는 데이터 전압들(DV11 ~ DV 1n)을 출력한다. 예를 들어, 상기 데이터 구동부(500)는 상기 제1 구간(P1)의 전반 동안 상기 제1 프레임(F1)의 상기 제n-1 게이트 라인(GLn-1)에 대응하는 데이터 전압(DV1n-1)을 출력한다. 상기 데이터 구동부(500)는 상기 제1 구간(P1)의 후반 동안 상기 제1 프레임(F1)의 상기 제n 게이트 라인(GLn)에 대응하는 데이터 전압(DV1n)을 출력한다.
상기 데이터 구동부(500)는 상기 제2 프레임(F2) 동안 상기 제2 프레임(F2)에 대응하는 데이터 전압들(DV21 ~ DV2n)을 출력한다. 예를 들어, 상기 데이터 구동부(500)는 상기 제2 구간(P2)의 전반 동안 상기 제2 프레임(F2)의 상기 제1 게이트 라인(GL1)에 대응하는 데이터 전압(DV21)을 출력한다. 상기 데이터 구동부(500)는 상기 제2 구간(P2)의 후반 동안 상기 제2 프레임(F2)의 상기 제2 게이트 라인(GL2)에 대응하는 데이터 전압(DV22)을 출력한다.
이와 같은 사전 충전 방식에 따르면, 제k 게이트 라인에 연결된 픽셀들은 제k-2 게이트 라인에 연결된 픽셀들에 대응되는 데이터 전압으로 사전 충전된다.
본 실시예에 따르면, 제1 구간에서 제1 프레임의 제n-1 게이트 라인 또는 제n 게이트 라인에 대응되는 픽셀들이 충전된다. 상기 제1 구간에서 제2 프레임의 제1 게이트 라인 또는 상기 제2 게이트 라인에 대응되는 픽셀들이 사전 충전된다. 즉, 제1 프레임과 제2 프레임 사이의 블랭크 구간이 사라진다.
도 3은 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 3을 참조하면, 상기 표시 장치는 표시 패널(110) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(210), 게이트 구동부(310), 감마 기준 전압 생성부(410) 및 데이터 구동부(510)를 포함한다.
상기 표시 패널(110)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(110)은 복수의 게이트 라인들(GL1 ~ GLn), 복수의 데이터 라인들(DL), 더미 게이트 라인(DGL), 상기 게이트 라인들(GL1 ~ GLn)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들 및 상기 더미 게이트 라인(DGL)에 연결된 더미 캐패시터들을 포함한다. 상기 게이트 라인들(GL1 ~ GLn) 및 상기 더미 게이트 라인(DGL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
각 픽셀은 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함할 수 있다. 상기 픽셀들은 매트릭스 형태로 배치될 수 있다.
상기 타이밍 컨트롤러(210)는 외부의 장치(미도시)로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 입력 영상 데이터는 적색 영상 데이터(R), 녹색 영상 데이터(G) 및 청색 영상 데이터(B)를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 타이밍 컨트롤러(210)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 타이밍 컨트롤러(210)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(310)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(310)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(210)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(510)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(510)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(210)는 상기 입력 영상 데이터(RGB)를 근거로 상기 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤러(210)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(510)에 출력한다.
상기 타이밍 컨트롤러(210)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(410)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(410)에 출력한다.
상기 게이트 구동부(310)는 상기 타이밍 컨트롤러(210)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL1 ~ GLn) 및 상기 더미 게이트 라인(DGL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(310)는 상기 게이트 신호들을 상기 더미 게이트 라인(DGL) 및 상기 게이트 라인들(GL1 ~ GLn)에 순차적으로 출력한다.
상기 게이트 구동부(310)는 상기 표시 패널(110)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(110)에 연결될 수 있다. 한편, 상기 게이트 구동부(310)는 상기 표시 패널(110)의 상기 주변부에 집적(integrated)될 수 있다.
상기 게이트 구동부(310)에 대해서는 도 4a 및 4b에서 상세히 후술한다.
상기 감마 기준 전압 생성부(410)는 상기 타이밍 컨트롤러(210)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(410)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(510)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(410)는 상기 타이밍 컨트롤러(210) 내에 배치되거나 상기 데이터 구동부(510) 내에 배치될 수 있다.
상기 데이터 구동부(510)는 상기 타이밍 컨트롤러(210)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(410)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(510)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(510)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
상기 데이터 구동부(510)는 프레임별로 데이터 전압의 극성을 바꾼다. 예를 들어, 상기 데이터 구동부(510)는 제1 프레임에서 제1 극성의 데이터 전압을 출력하고, 제2 프레임에서 제2 극성의 데이터 전압을 출력할 수 있다. 이와는 달리, 상기 데이터 구동부(510)는 상기 제1 프레임에서 상기 제2 극성의 데이터 전압을 출력하고, 상기 제2 프레임에서 상기 제1 극성의 데이터 전압을 출력할 수 있다.
이와 같은 구동 방식에 대해서는 도 5a 및 5b에서 상세히 후술한다.
상기 데이터 구동부(510)는 상기 표시 패널(110)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(110)에 연결될 수 있다. 한편, 상기 데이터 구동부(510)는 상기 표시 패널(110)의 상기 주변부에 집적될 수도 있다.
상기 데이터 구동부(510)에 대해서는 도 4a 및 4b에서 상세히 후술한다.
도 4a는 도 3의 일 사전 충전 방식에 따른 데이터 신호 및 게이트 신호를 나타내는 파형도이다.
도 3 및 도 4a를 참조하면, 상기 게이트 구동부(310)는 상기 타이밍 컨트롤러(210)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 더미 게이트 라인(DGL) 및 상기 게이트 라인들(GL1 ~ GLn)을 구동하기 위한 게이트 신호들(DGS, GS1 ~ GSn)을 생성한다. 상기 게이트 구동부(310)는 상기 게이트 신호들(DGS, GS1 ~ GSn)을 상기 더미 게이트 라인(DGL) 및 상기 게이트 라인들(GL1 ~ GLn)에 순차적으로 출력한다.
상기 게이트 구동부(310)는 제1 프레임(F1) 동안 상기 더미 게이트 라인(DGL), 제1 게이트 라인(GL1)부터 제n 게이트 라인(GLn)에 순차적으로 더미 게이트 신호(DGS) 및 제1 게이트 신호(GS1) 내지 제n 게이트 신호(GSn)를 출력한다. 상기 게이트 구동부(310)는 제2 프레임(F2) 동안 상기 더미 게이트 라인(DGL), 상기 제1 게이트 라인(GL1)부터 상기 제n 게이트 라인(GLn)에 순차적으로 상기 더미 게이트 신호(DGS) 및 상기 제1 게이트 신호(GS1) 내지 상기 제n 게이트 신호(GSn)를 출력한다.
상기 게이트 구동부(310)는 제1 구간(P1) 동안 상기 제n 게이트 라인(GLn)에 제n 게이트 전압(GVn)을 출력한다. 상기 게이트 구동부(310)는 상기 제1 구간(P1) 동안 상기 더미 게이트 라인(DGL)에 사전 충전 더미 게이트 전압(PDGV)을 출력할 수 있다. 이 경우, 상기 더미 게이트 라인(DGL)에 연결된 상기 더미 캐패시터들은 상기 제1 구간(P1) 동안 충전될 수 있다.
상기 게이트 구동부(310)는 제2 구간(P2) 동안 상기 더미 게이트 라인(DGL)에 더미 게이트 전압(DGV)을 출력한다. 상기 게이트 구동부(310)는 상기 제2 구간(P2) 동안 상기 제1 게이트 라인(GL1)에 제1 사전 충전 게이트 전압(PGV1)을 출력한다. 상기 제1 게이트 라인(GL1)에 연결된 픽셀들은 상기 제2 구간(P2) 동안 사전 충전된다.
상기 게이트 구동부(310)는 제3 구간(P3) 동안 상기 제1 게이트 라인(GL1)에 제1 게이트 전압(GV1)을 출력한다. 상기 게이트 구동부(310)는 상기 제3 구간(P3) 동안 제2 게이트 라인(GL2)에 제2 사전 충전 게이트 전압(PGV2)을 출력한다. 상기 제2 게이트 라인(GL2)에 연결된 픽셀들은 상기 제2 구간(P2) 동안 사전 충전된다.
상기 데이터 구동부(510)는 상기 제1 프레임(F1) 동안 상기 제1 프레임(F1)에 대응하는 데이터 전압들(DV11 ~ DV1n)을 출력한다. 예를 들어, 상기 데이터 구동부(510)는 상기 제1 구간(P1) 동안 상기 제1 프레임(F1)의 상기 제n 게이트 라인(GLn)에 대응하는 데이터 전압(DV1n)을 출력한다.
상기 데이터 구동부(510)는 상기 제2 프레임(F2) 동안 더미 데이터 전압(DDV) 및 상기 제2 프레임(F2)에 대응하는 데이터 전압들(DV21 ~ DV2n)을 출력한다. 예를 들어, 상기 데이터 구동부(510)는 상기 제2 구간(P2) 동안 상기 더미 데이터 전압(DDV)을 출력한다. 상기 데이터 구동부(510)는 상기 제3 구간(P3) 동안 상기 제2 프레임(F2)의 상기 제1 게이트 라인(GL1)에 대응하는 데이터 전압(DV21)을 출력한다.
상기 더미 데이터 전압(DDV)은 상기 제2 프레임(F2)의 상기 제1 게이트 라인(GL1)에 대응하는 데이터 전압(DV21)과 동일한 크기를 가질 수 있다.
상기 제1 프레임(F1)에서 출력되는 데이터 전압(DV11 ~ DV1n)의 극성은 상기 제2 프레임(F2)에서 출력되는 데이터 전압(DV21 ~ DV2n)의 극성과 다르다. 예를 들어, 상기 데이터 구동부(510)는 상기 제1 프레임(F1)에서 상기 제1 극성의 데이터 전압을 출력하고, 상기 제2 프레임(F2)에서 상기 제2 극성의 데이터 전압을 출력할 수 있다. 이와는 달리, 상기 데이터 구동부(510)는 상기 제1 프레임(F1)에서 상기 제2 극성의 데이터 전압을 출력하고, 상기 제2 프레임(F2)에서 상기 제1 극성의 데이터 전압을 출력할 수 있다.
이와 같은 사전 충전 방식에 따르면, 제k 게이트 라인에 연결된 픽셀들은 제k-1 게이트 라인에 연결된 픽셀들에 대응되는 데이터 전압으로 사전 충전된다.
도 4b는 도 3의 다른 사전 충전 방식에 따른 데이터 신호 및 게이트 신호를 나타내는 파형도이다.
도 3 및 도 4b를 참조하면, 상기 게이트 구동부(310)는 상기 타이밍 컨트롤러(210)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 더미 게이트 라인(DGL) 및 상기 게이트 라인들(GL1 ~ GLn)을 구동하기 위한 게이트 신호들(DGS, GS1 ~ GSn)을 생성한다. 상기 게이트 구동부(310)는 상기 게이트 신호들(DGS, GS1 ~ GSn)을 상기 더미 게이트 라인(DGL) 및 상기 게이트 라인들(GL1 ~ GLn)에 순차적으로 출력한다.
상기 게이트 구동부(310)는 제1 프레임(F1) 동안 상기 더미 게이트 라인(DGL), 제1 게이트 라인(GL1)부터 제n 게이트 라인(GLn)에 순차적으로 더미 게이트 신호(DGS) 및 제1 게이트 신호(GS1) 내지 제n 게이트 신호(GSn)를 출력한다. 상기 게이트 구동부(310)는 제2 프레임(F2) 동안 상기 더미 게이트 라인(DGL), 상기 제1 게이트 라인(GL1)부터 상기 제n 게이트 라인(GLn)에 순차적으로 상기 더미 게이트 신호(DGS) 및 상기 제1 게이트 신호(GS1) 내지 상기 제n 게이트 신호(GSn)를 출력한다.
상기 게이트 구동부(310)는 제1 구간(P1)의 전반 동안 상기 제n-1 게이트 라인(GLn-1)에 제n-1 게이트 전압(GVn-1)을 출력한다. 상기 게이트 구동부(310)는 상기 제1 구간(P1)의 전반 동안 상기 더미 게이트 라인(DGL)에 제1 사전 충전 더미 게이트 전압(PDGV1)을 출력할 수 있다. 이 경우, 상기 더미 게이트 라인(DGL)에 연결된 상기 더미 캐패시터들은 상기 제1 구간(P1)의 전반 동안 충전될 수 있다.
상기 게이트 구동부(310)는 상기 제1 구간(P1)의 후반 동안 상기 제n 게이트 라인(GLn)에 제n 게이트 전압(GVn)을 출력한다. 상기 게이트 구동부(310)는 상기 제1 구간(P1)의 후반 동안 상기 더미 게이트 라인(DGL)에 제2 사전 충전 더미 게이트 전압(PDGV2)을 출력할 수 있다. 이 경우, 상기 더미 게이트 라인(DGL)에 연결된 상기 더미 캐패시터들은 상기 제1 구간(P1)의 후반 동안 충전될 수 있다.
상기 게이트 구동부(310)는 제2 구간(P2)의 전반 동안 상기 더미 게이트 라인(DGL)에 제1 더미 게이트 전압(DGV1)을 출력한다. 상기 게이트 구동부(310)는 상기 제2 구간(P2)의 전반 동안 상기 제1 게이트 라인(GL1)에 제1 사전 충전 게이트 전압(PGV1)을 출력한다. 상기 제1 게이트 라인(GL1)에 연결된 픽셀들은 상기 제2 구간(P2)의 전반 동안 사전 충전된다.
상기 게이트 구동부(310)는 상기 제2 구간(P2)의 후반 동안 상기 더미 게이트 라인(DGL)에 제2 더미 게이트 전압(DGV2)을 출력한다. 상기 게이트 구동부(310)는 상기 제2 구간(P2)의 후반 동안 상기 제2 게이트 라인(GL2)에 제2 사전 충전 게이트 전압(PGV2)을 출력한다. 상기 제2 게이트 라인(GL2)에 연결된 픽셀들은 상기 제2 구간(P2)의 후반 동안 사전 충전된다.
상기 게이트 구동부(310)는 제3 구간(P3)의 전반 동안 상기 제1 게이트 라인(GL1)에 제1 게이트 전압(GV1)을 출력한다. 상기 게이트 구동부(310)는 상기 제3 구간(P3)의 후반 동안 상기 제2 게이트 라인(GL2)에 제2 게이트 전압(GV2)을 출력한다.
상기 데이터 구동부(510)는 상기 제1 프레임(F1) 동안 상기 제1 프레임(F1)에 대응하는 데이터 전압들(DV11 ~ DV1n)을 출력한다. 예를 들어, 상기 데이터 구동부(510)는 상기 제1 구간(P1)의 전반 동안 상기 제1 프레임(F1)의 상기 제n-1 게이트 라인(GLn-1)에 대응하는 데이터 전압(DV1n-1)을 출력한다. 상기 데이터 구동부(510)는 상기 제1 구간(P1)의 후반 동안 상기 제1 프레임(F1)의 상기 제n 게이트 라인(GLn)에 대응하는 데이터 전압(DV1n)을 출력한다.
상기 데이터 구동부(510)는 상기 제2 프레임(F2) 동안 제1 더미 데이터 전압(DDV1), 제2 더미 데이터 전압(DDV2) 및 상기 제2 프레임(F2)에 대응하는 데이터 전압들(DV21 ~ DV2n)을 출력한다. 예를 들어, 상기 데이터 구동부(510)는 상기 제2 구간(P2)의 전반 동안 상기 제1 더미 데이터 전압(DDV1)을 출력한다. 상기 데이터 구동부(510)는 상기 제2 구간(P2)의 후반 동안 상기 제2 더미 데이터 전압(DDV2)을 출력한다. 상기 데이터 구동부(510)는 상기 제3 구간(P3)의 전반 동안 상기 제2 프레임(F2)의 상기 제1 게이트 라인(GL1)에 대응하는 데이터 전압(DV21)을 출력한다. 상기 데이터 구동부(510)는 상기 제3 구간(P3)의 후반 동안 상기 제2 프레임(F2)의 상기 제2 게이트 라인(GL2)에 대응하는 데이터 전압(DV22)을 출력한다.
상기 제1 더미 데이터 전압(DDV1)은 상기 제2 프레임(F2)의 상기 제1 게이트 라인(GL1)에 대응하는 데이터 전압(DV21)과 동일한 크기를 가질 수 있다. 상기 제2 더미 데이터 전압(DDV2)은 상기 제2 프레임(F2)의 상기 제2 게이트 라인(GL2)에 대응하는 데이터 전압(DV22)과 동일한 크기를 가질 수 있다.
상기 제1 프레임(F1)에서 출력되는 데이터 전압(DV11 ~ DV1n)의 극성은 상기 제2 프레임(F2)에서 출력되는 데이터 전압(DV21 ~ DV2n)의 극성과 다르다. 예를 들어, 상기 데이터 구동부(510)는 상기 제1 프레임(F1)에서 상기 제1 극성의 데이터 전압을 출력하고, 상기 제2 프레임(F2)에서 상기 제2 극성의 데이터 전압을 출력할 수 있다. 이와는 달리, 상기 데이터 구동부(510)는 상기 제1 프레임(F1)에서 상기 제2 극성의 데이터 전압을 출력하고, 상기 제2 프레임(F2)에서 상기 제1 극성의 데이터 전압을 출력할 수 있다.
이와 같은 사전 충전 방식에 따르면, 제k 게이트 라인에 연결된 픽셀들은 제k-2 게이트 라인에 연결된 픽셀들에 대응되는 데이터 전압으로 사전 충전된다.
본 실시예에 따르면, 제1 프레임의 극성과 제2 프레임의 극성이 다른 경우, 제1 프레임의 제n 게이트 라인과 제2 프레임의 제1 게이트 라인 사이에 더미 캐패시터를 삽입한다. 이로써, 제2 프레임의 제1 게이트 라인 또는 제2 게이트 라인의 사전 충전 데이터의 극성과 본 충전 데이터의 극성이 일치한다.
도 5a는 도 3의 더미 게이트 라인이 제1 게이트 라인 상측에 위치한 경우의 프레임별 극성을 나타내는 개념도이다.
도 3, 도 4a 및 도 5a를 참조하면, 상기 더미 게이트 라인(DGL)은 상기 제1 게이트 라인(GL1)의 상측에 위치한다.
상기 데이터 구동부(510)는 상기 제1 프레임(F1)에서 제1 극성(+)의 데이터 전압들(DV11 ~ DV1n)을 출력한다. 상기 데이터 구동부(510)는 상기 제2 프레임(F2)에서 제2 극성(-)의 데이터 전압들(DDV, DV21 ~ DV2n)을 출력한다. 예를 들어, 상기 데이터 구동부(510)는 상기 제2 프레임(F2)에서 상기 더미 게이트 라인(DGL)에 연결된 더미 캐패시터들에 상기 제2 극성(-)의 데이터 전압(DDV)을 출력한다. 상기 데이터 구동부(510)는 상기 제2 프레임(F2)에서 상기 제1 게이트 라인(GL1)에 연결된 픽셀들에 상기 제2 극성(-)의 데이터 전압(DV21)을 출력한다.
도 5b는 도 3의 더미 게이트 라인이 제n 게이트 라인 하측에 위치한 경우의 프레임별 극성을 나타내는 개념도이다.
도 3, 도 4a 및 도 5b를 참조하면, 상기 더미 게이트 라인(DGL)은 상기 제n 게이트 라인(GLn)의 하측에 위치한다.
상기 데이터 구동부(510)는 상기 제1 프레임(F1)에서 상기 제1 게이트 라인(GL1) 내지 상기 제n 게이트 라인(GLn)에 연결된 픽셀들에 제1 극성(+)의 데이터 전압들(DV11 ~ DV1n)을 출력한다. 상기 데이터 구동부(510)는 상기 제1 프레임(F1)에서 상기 더미 게이트 라인(DGL)에 연결된 더미 캐패시터들에 제2 극성(-)의 데이터 전압(DDV)을 출력한다. 상기 데이터 구동부(510)는 상기 제2 프레임(F2)에서 제2 극성(-)의 데이터 전압들(DV21 ~ DV2n)을 출력한다.
도 6은 본 발명의 또 다른 실시예에 따른 표시 장치를 나타내는 블록도이다. 도 1 및 도 3과 중복되는 설명은 생략한다.
도 6을 참조하면, 상기 표시 장치는 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은 제1 영역(101) 및 제2 영역(102)을 포함한다. 상기 패널 구동부는 제1 타이밍 컨트롤러(201), 제1 게이트 구동부(301), 제1 감마 기준 전압 생성부(401), 제1 데이터 구동부(501), 제2 타이밍 컨트롤러(202), 제2 게이트 구동부(302), 제2 감마 기준 전압 생성부(402) 및 제2 데이터 구동부(502)를 포함한다.
상기 제1 영역(101)은 복수의 게이트 라인들(GL11 ~ GL1n), 복수의 데이터 라인들(DL1), 더미 게이트 라인(DGL1), 상기 게이트 라인들(GL11 ~ GL1n)과 상기 데이터 라인들(DL1) 각각에 전기적으로 연결된 복수의 픽셀들 및 상기 더미 게이트 라인(DGL1)에 연결된 더미 캐패시터들을 포함한다. 상기 게이트 라인들(GL11 ~ GL1n) 및 상기 더미 게이트 라인(DGL1)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL1)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
상기 더미 게이트 라인(DGL1)은 제1 게이트 라인(GL11)의 상측에 위치할 수 있다. 이와는 달리, 상기 더미 게이트 라인(DGL1)은 제n 게이트 라인(GL1n)의 하측에 위치할 수 있다.
상기 제1 게이트 구동부(301)는 상기 제1 게이트 라인(GL11)에서 상기 제n 게이트 라인(GL1n) 방향으로 스캔할 수 있다. 이와는 달리, 상기 제1 게이트 구동부(301)는 상기 제n 게이트 라인(GL1n)에서 상기 제1 게이트 라인(GL11) 방향으로 스캔할 수 있다.
상기 제2 영역(102)은 복수의 게이트 라인들(GL21 ~ GL2n), 복수의 데이터 라인들(DL2), 더미 게이트 라인(DGL2), 상기 게이트 라인들(GL21 ~ GL2n)과 상기 데이터 라인들(DL2) 각각에 전기적으로 연결된 복수의 픽셀들 및 상기 더미 게이트 라인(DGL2)에 연결된 더미 캐패시터들을 포함한다. 상기 게이트 라인들(GL21 ~ GL2n) 및 상기 더미 게이트 라인(DGL2)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL2)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
상기 더미 게이트 라인(DGL2)은 제1 게이트 라인(GL21)의 상측에 위치할 수 있다. 이와는 달리, 상기 더미 게이트 라인(DGL2)은 제n 게이트 라인(GL2n)의 하측에 위치할 수 있다.
상기 제2 게이트 구동부(302)는 상기 제1 게이트 라인(GL21)에서 상기 제n 게이트 라인(GL2n) 방향으로 스캔할 수 있다. 이와는 달리, 상기 제2 게이트 구동부(302)는 상기 제n 게이트 라인(GL2n)에서 상기 제1 게이트 라인(GL21) 방향으로 스캔할 수 있다.
상기 표시 장치의 구동 방법은 도 3 내지 도 5b에서 전술한 바와 같다.
이상에서 설명한 본 발명에 따른 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 따르면, 각 프레임 구간 사이의 블랭크 구간을 생략하여 사전 충전으로 인한 충전율의 차이가 발생하지 않게 되고, 이 경우 더미 캐패시터들을 추가하여 프레임별 반전 구동 시 나타나는 문제를 해결할 수 있다. 이에 따라, 표시 장치의 표시 품질을 향상시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 110: 표시 패널 200, 210: 타이밍 컨트롤러
300, 310: 게이트 구동부 400, 410: 감마 기준 전압 생성부
500, 510: 데이터 구동부

Claims (14)

  1. 제1 구간 동안 제1 프레임 영상에 대응하여 제1 데이터 전압으로 제n 게이트 라인에 연결된 픽셀들을 충전하는 단계;
    상기 제1 구간 동안 상기 제1 데이터 전압으로 제1 게이트 라인에 연결된 픽셀들을 사전 충전하는 단계;
    상기 제1 구간에 인접하는 제2 구간 동안 제2 프레임 영상에 대응하여 제2 데이터 전압으로 상기 제1 게이트 라인에 연결된 상기 픽셀들을 충전하는 단계; 및
    상기 제2 구간 동안 상기 제2 데이터 전압으로 제2 게이트 라인에 연결된 픽셀들을 사전 충전하는 단계를 포함하는 표시 패널의 구동 방법.
  2. 제1항에 있어서, 상기 표시 패널은 제1 영역 및 제2 영역을 포함하고,
    상기 제1 영역에는 제1 게이트 구동부 및 제1 데이터 구동부가 연결되며, 상기 제2 영역에는 제2 게이트 구동부 및 제2 데이터 구동부가 연결되는 것을 특징으로 하는 표시 패널의 구동 방법.
  3. 제1 구간 동안 제1 프레임 영상에 대응하여 제1 극성을 갖는 제1 데이터 전압으로 제n 게이트 라인에 연결된 픽셀들을 충전하는 단계;
    상기 제1 구간에 인접하는 제2 구간 동안 상기 제1 극성과 다른 제2 극성을 갖는 제2 데이터 전압으로 더미 캐패시터들을 충전하는 단계;
    상기 제2 구간 동안 제1 게이트 라인에 연결된 픽셀들을 사전 충전하는 단계; 및
    상기 제2 구간에 인접하는 제3 구간 동안 제2 프레임 영상에 대응하여 상기 제1 극성을 갖는 제3 데이터 전압으로 상기 제1 게이트 라인에 연결된 상기 픽셀들을 충전하는 단계를 포함하는 표시 패널의 구동 방법.
  4. 제3항에 있어서, 상기 표시 패널은 제1 영역 및 제2 영역을 포함하고,
    상기 제1 영역에는 제1 게이트 구동부 및 제1 데이터 구동부가 연결되며, 상기 제2 영역에는 제2 게이트 구동부 및 제2 데이터 구동부가 연결되는 것을 특징으로 하는 표시 패널의 구동 방법.
  5. 제4항에 있어서, 상기 제1 영역은 상기 제2 영역의 상측에 위치하고,
    상기 더미 캐패시터들은 상기 제1 영역의 최상측과 상기 제2 영역의 최하측에 위치하는 것을 특징으로 하는 표시 패널의 구동 방법.
  6. 제5항에 있어서, 상기 제1 영역은 하측에서 상측 방향으로 스캔되고, 상기 제2 영역은 상측에서 하측 방향으로 스캔되는 것을 특징으로 하는 표시 패널의 구동 방법.
  7. 제3항에 있어서, 상기 제2 데이터 전압은 상기 제3 데이터 전압과 동일한 크기를 갖는 것을 특징으로 하는 표시 패널의 구동 방법.
  8. 제3항에 있어서, 상기 제1 구간 동안 상기 더미 캐패시터들을 사전 충전하는 단계를 더 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  9. 복수의 픽셀들, 복수의 더미 캐패시터들, 복수의 데이터 라인들, 상기 더미 캐패시터들에 연결된 더미 게이트 라인 및 제1 게이트 라인 내지 제n 게이트 라인을 포함하고, 영상을 표시하는 표시 패널;
    타이밍 컨트롤러;
    제1 구간 동안 제n 게이트 라인에 제n 게이트 전압을 출력하고, 상기 제1 구간에 인접하는 제2 구간 동안 상기 더미 게이트 라인에 더미 게이트 전압을 출력하며, 상기 제2 구간 동안 제1 게이트 라인에 제1 사전 충전 게이트 전압을 출력하며, 상기 제2 구간에 인접하는 제3 구간 동안 상기 제1 게이트 라인에 제1 게이트 전압을 출력하는 게이트 구동부; 및
    상기 제1 구간 동안 제1 프레임 영상에 대응하여 상기 데이터 라인들에 제1 극성을 갖는 제1 데이터 전압을 출력하고, 상기 제2 구간 동안 상기 데이터 라인들에 상기 제1 극성과 다른 제2 극성을 갖는 제2 데이터 전압을 출력하며, 상기 제3 구간 동안 제2 프레임 영상에 대응하여 상기 데이터 라인들에 상기 제2 극성을 갖는 제3 데이터 전압을 출력하는 데이터 구동부를 포함하는 표시 장치.
  10. 제9항에 있어서, 상기 표시 패널은 제1 영역 및 제2 영역을 포함하고, 상기 제1 영역 및 상기 제2 영역은 별개로 구동되는 것을 특징으로 하는 표시 장치.
  11. 제10항에 있어서, 상기 제1 영역은 상기 제2 영역의 상측에 위치하고,
    상기 더미 캐패시터들은 상기 제1 영역의 최상측과 상기 제2 영역의 최하측에 위치하는 것을 특징으로 하는 표시 장치.
  12. 제11항에 있어서, 상기 제1 영역은 하측에서 상측 방향으로 스캔되고, 상기 제2 영역은 상측에서 하측 방향으로 스캔되는 것을 특징으로 하는 표시 장치.
  13. 제9항에 있어서, 상기 제2 데이터 전압은 상기 제3 데이터 전압과 동일한 크기를 갖는 것을 특징으로 하는 표시 장치.
  14. 제9항에 있어서, 상기 게이트 구동부는 상기 제1 구간 동안 상기 더미 게이트 라인에 사전 충전 더미 게이트 전압을 출력하는 것을 특징으로 하는 표시 장치.
KR1020140190908A 2014-12-26 2014-12-26 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 Ceased KR20160082401A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140190908A KR20160082401A (ko) 2014-12-26 2014-12-26 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US14/740,652 US9870748B2 (en) 2014-12-26 2015-06-16 Method of driving a display panel and a display apparatus for performing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140190908A KR20160082401A (ko) 2014-12-26 2014-12-26 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Publications (1)

Publication Number Publication Date
KR20160082401A true KR20160082401A (ko) 2016-07-08

Family

ID=56164934

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140190908A Ceased KR20160082401A (ko) 2014-12-26 2014-12-26 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Country Status (2)

Country Link
US (1) US9870748B2 (ko)
KR (1) KR20160082401A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190116405A (ko) * 2017-02-27 2019-10-14 우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 액정 디스플레이 패널의 구동 방법

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6543522B2 (ja) * 2015-07-06 2019-07-10 株式会社ジャパンディスプレイ 表示装置
KR102622306B1 (ko) * 2017-01-25 2024-01-10 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN109032409B (zh) * 2018-07-26 2021-11-02 京东方科技集团股份有限公司 一种显示面板的驱动方法、显示面板及显示装置
KR102665649B1 (ko) * 2019-06-17 2024-05-16 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
WO2021100934A1 (ko) * 2019-11-22 2021-05-27 엘지전자 주식회사 이동 단말기
US11798488B2 (en) 2019-11-22 2023-10-24 Lg Electronics Inc. Mobile terminal having alternating first and second data lines arranged in an overlap area of an active area

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020052137A (ko) * 2000-12-23 2002-07-02 구본준, 론 위라하디락사 액정표시장치
KR100733879B1 (ko) * 2000-12-30 2007-07-02 엘지.필립스 엘시디 주식회사 액정표시장치
JP4068317B2 (ja) * 2001-07-27 2008-03-26 Necディスプレイソリューションズ株式会社 液晶表示装置
KR100853772B1 (ko) * 2002-04-20 2008-08-25 엘지디스플레이 주식회사 액정표시장치의 구동방법 및 장치
KR20060023395A (ko) * 2004-09-09 2006-03-14 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR20060025785A (ko) * 2004-09-17 2006-03-22 삼성전자주식회사 액정 표시 장치
KR100933455B1 (ko) * 2005-06-27 2009-12-23 엘지디스플레이 주식회사 액정표시장치
KR20070036409A (ko) * 2005-09-29 2007-04-03 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
KR101266723B1 (ko) * 2006-05-01 2013-05-28 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR20080010946A (ko) 2006-07-28 2008-01-31 삼성전자주식회사 디스플레이장치 및 그 제어방법
KR20080055414A (ko) * 2006-12-15 2008-06-19 삼성전자주식회사 표시 장치 및 이의 구동 방법
KR101295877B1 (ko) * 2007-01-26 2013-08-12 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그의 구동 방법
KR101244897B1 (ko) 2007-02-13 2013-03-18 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이를 구비하는 액정 표시 장치
KR101375863B1 (ko) * 2007-03-08 2014-03-17 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR101307414B1 (ko) * 2007-04-27 2013-09-12 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 액정 표시 장치
JP2009014897A (ja) * 2007-07-03 2009-01-22 Nec Electronics Corp 表示装置
TWI390279B (zh) * 2007-08-30 2013-03-21 Japan Display West Inc 顯示裝置及電子設備
KR20090046022A (ko) * 2007-11-05 2009-05-11 엘지전자 주식회사 플라즈마 디스플레이 장치
KR101441385B1 (ko) 2007-12-20 2014-09-17 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR20090105630A (ko) * 2008-04-03 2009-10-07 삼성전자주식회사 전기 영동 표시 장치 및 그 구동 방법
CN102262865A (zh) * 2010-05-31 2011-11-30 群康科技(深圳)有限公司 液晶显示器及其驱动方法
KR20130123998A (ko) * 2012-05-04 2013-11-13 삼성디스플레이 주식회사 표시 장치 및 그것의 동작 방법
KR20140025170A (ko) * 2012-08-21 2014-03-04 삼성디스플레이 주식회사 표시 장치
KR102061595B1 (ko) * 2013-05-28 2020-01-03 삼성디스플레이 주식회사 액정표시장치 및 그 구동방법
JP2015018064A (ja) * 2013-07-10 2015-01-29 株式会社ジャパンディスプレイ 表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190116405A (ko) * 2017-02-27 2019-10-14 우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 액정 디스플레이 패널의 구동 방법

Also Published As

Publication number Publication date
US9870748B2 (en) 2018-01-16
US20160189655A1 (en) 2016-06-30

Similar Documents

Publication Publication Date Title
KR20160082401A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR101211219B1 (ko) 액정표시장치와 그 구동방법
KR101547565B1 (ko) 표시 장치 및 이의 구동 방법
US9589525B2 (en) Method of driving display panel and display apparatus for performing the same
US9928796B2 (en) Display device and display method
KR102347768B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US10147372B2 (en) Driving circuits of liquid crystal panels and the driving method thereof
KR102268520B1 (ko) 표시 장치 및 표시 장치의 구동 방법
JP2009042741A (ja) 表示装置
US9218776B2 (en) Display device
KR20160070445A (ko) 분할 구동용 표시장치
KR102276247B1 (ko) 쉬프트 레지스터 및 이를 이용한 액정표시장치
KR20080043515A (ko) 액정표시장치 및 그 구동방법
US20070109249A1 (en) Driving apparatus for liquid crystal display
KR101747728B1 (ko) 액정표시장치
KR20150030831A (ko) 액정 디스플레이 장치
US9524687B2 (en) Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
KR102016560B1 (ko) 고전압 구동용 액정표시장치와 그 구동방법
US10770019B2 (en) Method and device for driving display panel with two pulse signals for precharging pixel drive cells
KR102009323B1 (ko) 액정표시장치와 그 구동 방법
KR102028976B1 (ko) 액정 표시장치 및 그 구동방법
KR20070120809A (ko) 표시장치
KR20080097530A (ko) 액정표시장치 및 그 구동방법
KR102203775B1 (ko) 쉬프트 레지스터
KR20160084561A (ko) 표시 패널의 구동 방법, 이를 수행하기 위한 타이밍 컨트롤러 및 이를 포함하는 표시 장치

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20141226

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20191211

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20141226

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20201201

Patent event code: PE09021S01D

PE0601 Decision on rejection of patent

Patent event date: 20210413

Comment text: Decision to Refuse Application

Patent event code: PE06012S01D

Patent event date: 20201201

Comment text: Notification of reason for refusal

Patent event code: PE06011S01I