KR20120094856A - 의사-하드마스크에 대한 위글링 제어 - Google Patents
의사-하드마스크에 대한 위글링 제어 Download PDFInfo
- Publication number
- KR20120094856A KR20120094856A KR1020120015693A KR20120015693A KR20120094856A KR 20120094856 A KR20120094856 A KR 20120094856A KR 1020120015693 A KR1020120015693 A KR 1020120015693A KR 20120015693 A KR20120015693 A KR 20120015693A KR 20120094856 A KR20120094856 A KR 20120094856A
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- hardmask
- pseudo
- patterned
- etching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000008021 deposition Effects 0.000 claims abstract description 57
- 238000005530 etching Methods 0.000 claims abstract description 56
- 229910003481 amorphous carbon Inorganic materials 0.000 claims abstract description 39
- 238000000034 method Methods 0.000 claims abstract description 38
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 claims abstract description 32
- 230000003750 conditioning effect Effects 0.000 claims abstract description 32
- 239000011737 fluorine Substances 0.000 claims abstract description 32
- 229910052731 fluorine Inorganic materials 0.000 claims abstract description 32
- 239000004215 Carbon black (E152) Substances 0.000 claims abstract description 13
- 229930195733 hydrocarbon Natural products 0.000 claims abstract description 13
- 150000002430 hydrocarbons Chemical class 0.000 claims abstract description 13
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 10
- 229920005591 polysilicon Polymers 0.000 claims abstract description 10
- 239000007789 gas Substances 0.000 claims description 68
- 238000012545 processing Methods 0.000 claims description 23
- 229920002120 photoresistant polymer Polymers 0.000 claims description 22
- 239000000758 substrate Substances 0.000 claims description 20
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 17
- 230000003667 anti-reflective effect Effects 0.000 claims description 13
- 239000000463 material Substances 0.000 claims description 9
- 229910052757 nitrogen Inorganic materials 0.000 claims description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical group O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 5
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 4
- 239000010703 silicon Substances 0.000 claims description 4
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 claims description 3
- 229910052799 carbon Inorganic materials 0.000 claims description 3
- 239000001257 hydrogen Substances 0.000 claims description 3
- 229910052739 hydrogen Inorganic materials 0.000 claims description 3
- 229910052710 silicon Inorganic materials 0.000 claims description 3
- 230000001052 transient effect Effects 0.000 claims description 3
- 238000004891 communication Methods 0.000 claims description 2
- 239000012530 fluid Substances 0.000 claims description 2
- 230000001105 regulatory effect Effects 0.000 claims description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims 1
- 239000001301 oxygen Substances 0.000 claims 1
- 229910052760 oxygen Inorganic materials 0.000 claims 1
- 238000000151 deposition Methods 0.000 description 37
- 230000008569 process Effects 0.000 description 12
- 230000015654 memory Effects 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 238000002474 experimental method Methods 0.000 description 5
- 238000012546 transfer Methods 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 4
- 238000003860 storage Methods 0.000 description 4
- 238000005137 deposition process Methods 0.000 description 3
- 239000003085 diluting agent Substances 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 239000002194 amorphous carbon material Substances 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 229910001873 dinitrogen Inorganic materials 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 230000002000 scavenging effect Effects 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
- H01L21/31116—Etching inorganic layers by chemical means by dry-etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- General Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Drying Of Semiconductors (AREA)
Abstract
Description
도 1 은 본 발명의 실시형태의 플로우차트.
도 2 는 도 1 에 도시된 프로세스를 통합하는 보다 상위 레벨의 플로우차트.
도 3a 내지 도 3h 는 본 발명의 실시형태에서 에칭된 스택의 개략적인 도면.
도 4 는 에칭에 이용될 수도 있는 플라즈마 프로세싱 챔버의 개략적인 도면.
도 5a 내지 도 5b 는 본 발명의 실시형태들에서 이용된 제어기를 구현하기에 적절한 컴퓨터 시스템.
도 6 은 도 3h 에서 도시된 구조의 부분 평면도.
도 7 은 단일 성막을 이용하여 에칭된 구조의 개략적인 단면도.
도 8 은 도 7 에 도시된 구조의 평면도.
도 9 는 컨디셔닝 단계 없이 에칭된 구조의 개략적인 단면도.
도 10 은 도 9 에서 도시된 구조의 평면도.
Claims (19)
- 에칭층 내에 피쳐들을 에칭하는 방법으로서,
a) 상기 에칭층 위에 배치된 비정질 탄소 또는 폴리실리콘의 패터닝된 의사-하드마스크에 대한 컨디셔닝을 제공하는 단계로서,
상기 컨디셔닝은:
탄화수소 가스를 포함하는 불소 프리 성막 가스 (fluorine free deposition gas) 를 제공하는 단계;
상기 불소 프리 성막 가스로부터 플라즈마를 형성하는 단계;
500 볼트 미만의 바이어스를 제공하는 단계; 및
상기 패터닝된 의사-하드마스크의 최상단에 성막물을 형성하는 단계를 포함하는, 상기 컨디셔닝을 제공하는 단계; 및
b) 상기 패터닝된 의사-하드마스크를 통해서 상기 에칭층을 에칭하는 단계를 포함하는, 피쳐 에칭 방법. - 제 1 항에 있어서,
상기 단계 a) 및 상기 단계 b) 를 적어도 2 회 반복하는 단계를 더 포함하고,
상기 성막물은, 상기 패터닝된 의사-하드마스크의 최상단의 상기 성막물의 두께인 최상단 두께, 및 상기 패터닝된 의사-하드마스크의 측벽들 상의 최대 두께인 측벽 두께를 가지고,
상기 최상단 두께는 상기 측벽 두께의 적어도 2 배인, 피쳐 에칭 방법. - 제 2 항에 있어서,
상기 의사-하드마스크는 비정질 탄소이고,
상기 불소 프리 성막 가스는 질소를 더 포함하는, 피쳐 에칭 방법. - 제 3 항에 있어서,
상기 최상단 두께는 상기 측벽들 상의 상기 최대 두께의 적어도 5 배인, 피쳐 에칭 방법. - 제 4 항에 있어서,
상기 탄화수소 가스는 C2H4 또는 CH4 를 포함하는, 피쳐 에칭 방법. - 제 5 항에 있어서,
상기 에칭층은 실리콘 산화물계 재료인, 피쳐 에칭 방법. - 제 6 항에 있어서,
상기 에칭층은 질소 및 수소를 더 포함하는, 피쳐 에칭 방법. - 제 5 항에 있어서,
상기 에칭층 위에 비정질 탄소층을 형성하는 단계;
상기 의사-하드마스크층 위에 반사방지층을 형성하는 단계;
상기 반사방지층 위에 패터닝된 포토레지스트층을 형성하는 단계; 및
상기 패터닝된 포토레지스트층의 패턴을 상기 의사-하드마스크층에 전사시키는 단계를 더 포함하는, 피쳐 에칭 방법. - 제 5 항에 있어서,
상기 불소 프리 성막 가스는 실리콘 함유 성분을 더 포함하는, 피쳐 에칭 방법. - 제 5 항에 있어서,
상기 불소 프리 성막 가스로부터 플라즈마를 형성하는 단계는, 5mTorr 미만의 압력 및 적어도 60MHz 의 RF 신호를 제공하는 단계를 포함하는, 피쳐 에칭 방법. - 제 5 항에 있어서,
상기 불소 프리 성막 가스로부터 플라즈마를 형성하는 단계는, 100mTorr 초과의 압력 및 20MHz 미만의 RF 신호를 제공하는 단계를 포함하는, 피쳐 에칭 방법. - 제 5 항에 있어서,
상기 바이어스는 300 볼트 미만인, 피쳐 에칭 방법. - 제 2 항에 있어서,
상기 의사-하드마스크는 폴리실리콘이고,
상기 불소 프리 성막 가스는 산소를 더 포함하는, 피쳐 에칭 방법. - 제 2 항에 있어서,
상기 에칭층을 에칭하는 단계는, 상기 에칭층 내에 복수의 라인들을 형성하고,
상기 라인들은 20㎚ 이하의 폭 및 적어도 100㎚ 의 두께를 갖는, 피쳐 에칭 방법. - 제 2 항에 있어서,
상기 에칭층 위에 비정질 탄소층을 형성하는 단계;
상기 의사-하드마스크층 위에 반사방지층을 형성하는 단계;
상기 반사방지층 위에 패터닝된 포토레지스트층을 형성하는 단계; 및
상기 패터닝된 포토레지스트층의 패턴을 상기 의사-하드마스크층에 전사시키는 단계를 더 포함하는, 피쳐 에칭 방법. - 제 15 항에 있어서,
상기 에칭층을 에칭한 후에 상기 의사-하드마스크층을 제거하는 단계를 더 포함하는, 피쳐 에칭 방법. - 에칭층 내에 피쳐들을 에칭하는 방법으로서,
a) 상기 에칭층 위에 비정질 탄소층을 형성하는 단계;
b) 상기 비정질 탄소층 위에 반사방지층을 형성하는 단계;
c) 상기 반사방지층 위에 패터닝된 포토레지스트층을 형성하는 단계;
d) 상기 비정질 탄소층에 상기 패터닝된 포토레지스트층의 패턴을 전사시켜 패터닝된 비정질 탄소 마스크를 형성하는 단계;
e) 상기 패터닝된 비정질 탄소 마스크에 대한 컨디셔닝을 제공하는 단계로서, 상기 컨디셔닝은:
질소를 포함하는 불소 프리 성막 가스 및 C2H4 또는 CH4 를 포함하는 탄화수소 가스를 제공하는 단계;
상기 불소 프리 성막 가스로부터 플라즈마를 형성하는 단계; 및
상기 패터닝된 비정질 탄소 마스크의 최상단에 성막물을 형성하는 단계를 포함하고, 상기 성막물은, 상기 패터닝된 비정질 탄소 마스크의 최상단의 상기 성막물의 두께인 최상단 두께 및 상기 패터닝된 비정질 탄소 마스크의 측벽들 상의 최대 두께인 측벽 두께를 갖고, 상기 최상단 두께는 상기 측벽 두께의 적어도 2 배인, 상기 컨디셔닝을 제공하는 단계;
f) 상기 패터닝된 비정질 탄소 마스크를 통해서 상기 에칭층을 에칭하는 단계로서, 상기 단계 e) 및 f) 는 주기적으로 복수회 반복되는, 상기 에칭층을 에칭하는 단계; 및
g) 상기 패터닝된 비정질 탄소 마스크를 제거하는 단계를 포함하는, 피쳐 에칭 방법. - 제 17 항에 있어서,
상기 컨디셔닝을 제공하는 단계는, 500 볼트 미만의 바이어스를 제공하는 단계를 더 포함하는, 피쳐 에칭 방법. - 에칭층 내에 피쳐들을 에칭하는 장치로서,
플라즈마 프로세싱 챔버 인클로저를 형성하는 챔버벽, 상기 플라즈마 프로세싱 챔버 인클로저 내에서 기판을 지지하고 처킹하기 위한 척, 상기 플라즈마 프로세싱 챔버 인클로저 내의 압력을 조절하기 위한 압력 조절기, 플라즈마를 유지하기 위해 상기 플라즈마 프로세싱 챔버 인클로저에 전력을 제공하기 위한 적어도 하나의 전극 또는 코일, 상기 플라즈마 프로세싱 챔버 인클로저에 가스를 제공하기 위한 가스 인렛, 및 상기 플라즈마 프로세싱 챔버 인클로저로부터 가스를 배기시키기 위한 가스 아웃렛을 포함하는 플라즈마 프로세싱 챔버;
상기 가스 인렛과 유체 연결되고, 불소 프리 성막 가스 소스 및 에칭 가스 소스를 포함하는 가스 소스; 및
상기 가스 소스, 상기 척, 및 상기 적어도 하나의 전극 또는 코일에 제어가능하게 접속되고, 적어도 하나의 프로세서 및 비일시적인 (non-transient) 컴퓨터 판독가능 매체를 포함하는 제어기를 구비하며,
상기 비일시적인 컴퓨터 판독가능 매체는,
상기 에칭층 위에 배치된 비정질 탄소 또는 폴리실리콘의 패터닝된 의사-하드마스크에 대한 컨디셔닝을 제공하기 위한 컴퓨터 판독가능 코드로서, 탄화수소 가스를 포함하는 불소 프리 성막 가스를 제공하는 컴퓨터 판독가능 코드; 상기 불소 프리 성막 가스로부터 플라즈마를 형성하기 위한 컴퓨터 판독가능 코드; 500 볼트 미만의 바이어스를 제공하기 위한 컴퓨터 판독가능 코드; 및 상기 패터닝된 의사-하드마스크의 최상단에 성막물을 형성하기 위한 컴퓨터 판독가능 코드를 포함하고, 상기 성막물은, 상기 패터닝된 의사-하드마스크의 최상단의 상기 성막물의 두께인 최상단 두께, 및 상기 패터닝된 의사-하드마스크의 측벽들 상의 최대 두께인 측벽 두께를 가지고, 상기 최상단 두께는 상기 측벽 두께의 적어도 2 배인, 상기 컨디셔닝을 제공하기 위한 컴퓨터 판독가능 코드;
상기 패터닝된 의사-하드마스크를 통해서 상기 에칭층을 에칭하기 위한 컴퓨터 판독가능 코드; 및
상기 컨디셔닝 및 상기 에칭을 적어도 2 회 주기적으로 반복하기 위한 컴퓨터 판독가능 코드를 포함하는, 피쳐 에칭 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/029,824 | 2011-02-17 | ||
US13/029,824 US8304262B2 (en) | 2011-02-17 | 2011-02-17 | Wiggling control for pseudo-hardmask |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20120094856A true KR20120094856A (ko) | 2012-08-27 |
KR101882519B1 KR101882519B1 (ko) | 2018-07-26 |
Family
ID=46653085
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120015693A Active KR101882519B1 (ko) | 2011-02-17 | 2012-02-16 | 의사-하드마스크에 대한 위글링 제어 |
Country Status (6)
Country | Link |
---|---|
US (2) | US8304262B2 (ko) |
JP (1) | JP2012175105A (ko) |
KR (1) | KR101882519B1 (ko) |
CN (1) | CN102646585B (ko) |
SG (1) | SG183602A1 (ko) |
TW (1) | TWI545648B (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140040037A (ko) * | 2012-09-24 | 2014-04-02 | 램 리써치 코포레이션 | 제어된 위글링에 의한 에칭을 위한 방법 |
KR20170140078A (ko) * | 2016-06-10 | 2017-12-20 | 도쿄엘렉트론가부시키가이샤 | 에칭 처리 방법 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8283255B2 (en) * | 2007-05-24 | 2012-10-09 | Lam Research Corporation | In-situ photoresist strip during plasma etching of active hard mask |
US8304262B2 (en) * | 2011-02-17 | 2012-11-06 | Lam Research Corporation | Wiggling control for pseudo-hardmask |
CN103854995B (zh) * | 2012-12-06 | 2016-10-19 | 中微半导体设备(上海)有限公司 | 一种改善侧壁条痕的刻蚀工艺及其装置 |
CN103903972A (zh) * | 2014-04-22 | 2014-07-02 | 上海华力微电子有限公司 | 一种小尺寸图形的制作方法 |
US20170178899A1 (en) * | 2015-12-18 | 2017-06-22 | Lam Research Corporation | Directional deposition on patterned structures |
US10515818B2 (en) * | 2016-11-29 | 2019-12-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor methods and devices |
JP6363266B2 (ja) * | 2017-06-22 | 2018-07-25 | 株式会社日立ハイテクノロジーズ | 半導体装置の製造方法 |
CN107968094A (zh) * | 2017-11-21 | 2018-04-27 | 长江存储科技有限责任公司 | 一种用于3d nand闪存的台阶结构成形工艺 |
US12283484B2 (en) * | 2020-07-02 | 2025-04-22 | Applied Materials, Inc. | Selective deposition of carbon on photoresist layer for lithography applications |
KR20250021534A (ko) * | 2022-06-09 | 2025-02-13 | 램 리써치 코포레이션 | 플라즈마 에칭에서의 인 시츄 디클로깅 |
KR20250053880A (ko) * | 2022-08-25 | 2025-04-22 | 램 리써치 코포레이션 | 재증착된 헬멧 마스크를 이용한 높은 종횡비 에칭 |
US20240429064A1 (en) * | 2023-06-26 | 2024-12-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal etching with reduced tilt angle |
CN117976685B (zh) * | 2024-03-29 | 2024-06-14 | 合肥晶合集成电路股份有限公司 | 一种图像传感器及其制备方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20070116076A (ko) * | 2005-03-08 | 2007-12-06 | 램 리써치 코포레이션 | 에칭 프로세스를 위한 안정화된 포토레지스트 구조 |
US20090263970A1 (en) * | 2004-06-22 | 2009-10-22 | Keun-Hee Bai | Method of forming fine pattern of semiconductor device using sige layer as sacrificial layer, and method of forming self-aligned contacts using the same |
KR20100028544A (ko) * | 2007-05-03 | 2010-03-12 | 램 리써치 코포레이션 | 하드마스크 개구 및 하드마스크 개구에 의한 에칭 프로파일 제어 |
Family Cites Families (62)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2947542A1 (de) * | 1979-11-26 | 1981-06-04 | Leybold-Heraeus GmbH, 5000 Köln | Einrichtung zur ueberwachung und/oder steuerung von plasmaprozessen |
US4855017A (en) | 1985-05-03 | 1989-08-08 | Texas Instruments Incorporated | Trench etch process for a single-wafer RIE dry etch reactor |
US4888199A (en) * | 1987-07-15 | 1989-12-19 | The Boc Group, Inc. | Plasma thin film deposition process |
US4877757A (en) * | 1987-07-16 | 1989-10-31 | Texas Instruments Incorporated | Method of sequential cleaning and passivating a GaAs substrate using remote oxygen plasma |
US4857140A (en) * | 1987-07-16 | 1989-08-15 | Texas Instruments Incorporated | Method for etching silicon nitride |
US5283087A (en) * | 1988-02-05 | 1994-02-01 | Semiconductor Energy Laboratory Co., Ltd. | Plasma processing method and apparatus |
US5273609A (en) * | 1990-09-12 | 1993-12-28 | Texas Instruments Incorporated | Method and apparatus for time-division plasma chopping in a multi-channel plasma processing equipment |
US5902494A (en) * | 1996-02-09 | 1999-05-11 | Applied Materials, Inc. | Method and apparatus for reducing particle generation by limiting DC bias spike |
US6083852A (en) * | 1997-05-07 | 2000-07-04 | Applied Materials, Inc. | Method for applying films using reduced deposition rates |
US6127262A (en) * | 1996-06-28 | 2000-10-03 | Applied Materials, Inc. | Method and apparatus for depositing an etch stop layer |
GB9616225D0 (en) * | 1996-08-01 | 1996-09-11 | Surface Tech Sys Ltd | Method of surface treatment of semiconductor substrates |
US5879574A (en) * | 1996-11-13 | 1999-03-09 | Applied Materials, Inc. | Systems and methods for detecting end of chamber clean in a thermal (non-plasma) process |
US6125859A (en) * | 1997-03-05 | 2000-10-03 | Applied Materials, Inc. | Method for improved cleaning of substrate processing systems |
US6077764A (en) * | 1997-04-21 | 2000-06-20 | Applied Materials, Inc. | Process for depositing high deposition rate halogen-doped silicon oxide layer |
US6110322A (en) * | 1998-03-06 | 2000-08-29 | Applied Materials, Inc. | Prevention of ground fault interrupts in a semiconductor processing system |
JP2000306884A (ja) * | 1999-04-22 | 2000-11-02 | Mitsubishi Electric Corp | プラズマ処理装置およびプラズマ処理方法 |
US6461529B1 (en) * | 1999-04-26 | 2002-10-08 | International Business Machines Corporation | Anisotropic nitride etch process with high selectivity to oxide and photoresist layers in a damascene etch scheme |
US6291357B1 (en) * | 1999-10-06 | 2001-09-18 | Applied Materials, Inc. | Method and apparatus for etching a substrate with reduced microloading |
US6346490B1 (en) * | 2000-04-05 | 2002-02-12 | Lsi Logic Corporation | Process for treating damaged surfaces of low k carbon doped silicon oxide dielectric material after plasma etching and plasma cleaning steps |
US6716302B2 (en) * | 2000-11-01 | 2004-04-06 | Applied Materials Inc. | Dielectric etch chamber with expanded process window |
US6596653B2 (en) * | 2001-05-11 | 2003-07-22 | Applied Materials, Inc. | Hydrogen assisted undoped silicon oxide deposition process for HDP-CVD |
US6846516B2 (en) * | 2002-04-08 | 2005-01-25 | Applied Materials, Inc. | Multiple precursor cyclical deposition system |
US6784096B2 (en) * | 2002-09-11 | 2004-08-31 | Applied Materials, Inc. | Methods and apparatus for forming barrier layers in high aspect ratio vias |
US6833325B2 (en) * | 2002-10-11 | 2004-12-21 | Lam Research Corporation | Method for plasma etching performance enhancement |
SG152920A1 (en) * | 2002-10-11 | 2009-06-29 | Lam Res Corp | A method for plasma etching performance enhancement |
US7977390B2 (en) * | 2002-10-11 | 2011-07-12 | Lam Research Corporation | Method for plasma etching performance enhancement |
US6942816B2 (en) * | 2003-02-12 | 2005-09-13 | Lam Research Corporation | Methods of reducing photoresist distortion while etching in a plasma processing system |
US6921727B2 (en) * | 2003-03-11 | 2005-07-26 | Applied Materials, Inc. | Method for modifying dielectric characteristics of dielectric layers |
US6916746B1 (en) * | 2003-04-09 | 2005-07-12 | Lam Research Corporation | Method for plasma etching using periodic modulation of gas chemistry |
US7250371B2 (en) * | 2003-08-26 | 2007-07-31 | Lam Research Corporation | Reduction of feature critical dimensions |
US7611758B2 (en) * | 2003-11-06 | 2009-11-03 | Tokyo Electron Limited | Method of improving post-develop photoresist profile on a deposited dielectric film |
US20050100682A1 (en) * | 2003-11-06 | 2005-05-12 | Tokyo Electron Limited | Method for depositing materials on a substrate |
US20060021971A1 (en) | 2004-07-30 | 2006-02-02 | Kevin Pears | Method for plasma treatment of a carbon layer |
US7597816B2 (en) * | 2004-09-03 | 2009-10-06 | Lam Research Corporation | Wafer bevel polymer removal |
US20060051965A1 (en) * | 2004-09-07 | 2006-03-09 | Lam Research Corporation | Methods of etching photoresist on substrates |
US7053003B2 (en) | 2004-10-27 | 2006-05-30 | Lam Research Corporation | Photoresist conditioning with hydrogen ramping |
US20060134917A1 (en) * | 2004-12-16 | 2006-06-22 | Lam Research Corporation | Reduction of etch mask feature critical dimensions |
US7271107B2 (en) * | 2005-02-03 | 2007-09-18 | Lam Research Corporation | Reduction of feature critical dimensions using multiple masks |
US7241683B2 (en) | 2005-03-08 | 2007-07-10 | Lam Research Corporation | Stabilized photoresist structure for etching process |
US7291553B2 (en) * | 2005-03-08 | 2007-11-06 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming dual damascene with improved etch profiles |
US7695632B2 (en) * | 2005-05-31 | 2010-04-13 | Lam Research Corporation | Critical dimension reduction and roughness control |
US7273815B2 (en) * | 2005-08-18 | 2007-09-25 | Lam Research Corporation | Etch features with reduced line edge roughness |
US20070181530A1 (en) | 2006-02-08 | 2007-08-09 | Lam Research Corporation | Reducing line edge roughness |
US7510976B2 (en) * | 2006-04-21 | 2009-03-31 | Applied Materials, Inc. | Dielectric plasma etch process with in-situ amorphous carbon mask with improved critical dimension and etch selectivity |
US7790047B2 (en) * | 2006-04-25 | 2010-09-07 | Applied Materials, Inc. | Method for removing masking materials with reduced low-k dielectric material damage |
US7718542B2 (en) * | 2006-08-25 | 2010-05-18 | Lam Research Corporation | Low-k damage avoidance during bevel etch processing |
US7491343B2 (en) * | 2006-09-14 | 2009-02-17 | Lam Research Corporation | Line end shortening reduction during etch |
US7407597B2 (en) | 2006-09-14 | 2008-08-05 | Lam Research Corporation | Line end shortening reduction during etch |
US7309646B1 (en) * | 2006-10-10 | 2007-12-18 | Lam Research Corporation | De-fluoridation process |
US20080176401A1 (en) * | 2007-01-23 | 2008-07-24 | United Microelectronics Corp. | Method for forming contact hole |
US7629255B2 (en) * | 2007-06-04 | 2009-12-08 | Lam Research Corporation | Method for reducing microloading in etching high aspect ratio structures |
US7838426B2 (en) * | 2007-08-20 | 2010-11-23 | Lam Research Corporation | Mask trimming |
US7846645B2 (en) | 2007-12-14 | 2010-12-07 | Tokyo Electron Limited | Method and system for reducing line edge roughness during pattern etching |
KR20100106501A (ko) | 2007-12-21 | 2010-10-01 | 램 리써치 코포레이션 | 고 식각율 레지스트 마스크를 이용한 식각 |
JP5064319B2 (ja) * | 2008-07-04 | 2012-10-31 | 東京エレクトロン株式会社 | プラズマエッチング方法、制御プログラム及びコンピュータ記憶媒体 |
US7772122B2 (en) * | 2008-09-18 | 2010-08-10 | Lam Research Corporation | Sidewall forming processes |
US8313664B2 (en) * | 2008-11-21 | 2012-11-20 | Applied Materials, Inc. | Efficient and accurate method for real-time prediction of the self-bias voltage of a wafer and feedback control of ESC voltage in plasma processing chamber |
US20110097904A1 (en) * | 2009-10-22 | 2011-04-28 | Lam Research Corporation | Method for repairing low-k dielectric damage |
US20110223770A1 (en) * | 2010-03-15 | 2011-09-15 | Lam Research Corporation | Nitride plasma etch with highly tunable selectivity to oxide |
US8329051B2 (en) * | 2010-12-14 | 2012-12-11 | Lam Research Corporation | Method for forming stair-step structures |
US8304262B2 (en) * | 2011-02-17 | 2012-11-06 | Lam Research Corporation | Wiggling control for pseudo-hardmask |
US20130026136A1 (en) * | 2011-07-29 | 2013-01-31 | Qualcomm Mems Technologies, Inc. | Sputter-etch tool and liners |
-
2011
- 2011-02-17 US US13/029,824 patent/US8304262B2/en not_active Expired - Fee Related
-
2012
- 2012-01-16 SG SG2012003828A patent/SG183602A1/en unknown
- 2012-02-13 TW TW101104560A patent/TWI545648B/zh not_active IP Right Cessation
- 2012-02-15 JP JP2012030028A patent/JP2012175105A/ja active Pending
- 2012-02-15 CN CN201210041969.4A patent/CN102646585B/zh not_active Expired - Fee Related
- 2012-02-16 KR KR1020120015693A patent/KR101882519B1/ko active Active
- 2012-09-27 US US13/629,129 patent/US8470126B2/en not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090263970A1 (en) * | 2004-06-22 | 2009-10-22 | Keun-Hee Bai | Method of forming fine pattern of semiconductor device using sige layer as sacrificial layer, and method of forming self-aligned contacts using the same |
KR20070116076A (ko) * | 2005-03-08 | 2007-12-06 | 램 리써치 코포레이션 | 에칭 프로세스를 위한 안정화된 포토레지스트 구조 |
KR20100028544A (ko) * | 2007-05-03 | 2010-03-12 | 램 리써치 코포레이션 | 하드마스크 개구 및 하드마스크 개구에 의한 에칭 프로파일 제어 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140040037A (ko) * | 2012-09-24 | 2014-04-02 | 램 리써치 코포레이션 | 제어된 위글링에 의한 에칭을 위한 방법 |
KR20170140078A (ko) * | 2016-06-10 | 2017-12-20 | 도쿄엘렉트론가부시키가이샤 | 에칭 처리 방법 |
Also Published As
Publication number | Publication date |
---|---|
US8304262B2 (en) | 2012-11-06 |
CN102646585A (zh) | 2012-08-22 |
JP2012175105A (ja) | 2012-09-10 |
TW201246360A (en) | 2012-11-16 |
SG183602A1 (en) | 2012-09-27 |
US20120214310A1 (en) | 2012-08-23 |
CN102646585B (zh) | 2015-03-18 |
US8470126B2 (en) | 2013-06-25 |
US20130020026A1 (en) | 2013-01-24 |
KR101882519B1 (ko) | 2018-07-26 |
TWI545648B (zh) | 2016-08-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101882519B1 (ko) | 의사-하드마스크에 대한 위글링 제어 | |
US8329585B2 (en) | Method for reducing line width roughness with plasma pre-etch treatment on photoresist | |
US7429533B2 (en) | Pitch reduction | |
CN102792428B (zh) | 用于硅蚀刻的无机快速交变处理 | |
KR101534883B1 (ko) | 마스크 트리밍 | |
US7491647B2 (en) | Etch with striation control | |
US7772122B2 (en) | Sidewall forming processes | |
US20060134917A1 (en) | Reduction of etch mask feature critical dimensions | |
US8912633B2 (en) | In-situ photoresist strip during plasma etching of active hard mask | |
KR20090107055A (ko) | 에칭 동안 라인 말단 단축의 감소 방법 | |
US8986492B2 (en) | Spacer formation for array double patterning | |
KR20100074119A (ko) | Arl 에칭을 이용한 마스크 트리밍 | |
US8470715B2 (en) | CD bias loading control with ARC layer open | |
JP2013016844A (ja) | 均一性を制御したエッチング | |
US20070181530A1 (en) | Reducing line edge roughness | |
US20070075038A1 (en) | Vertical profile fixing | |
US20090291562A1 (en) | Helium descumming | |
WO2009152036A1 (en) | Organic arc etch selective for immersion photoresist | |
KR20070102938A (ko) | 피처 프로파일을 제어하기 위한 마스크 프로파일 제어 | |
JP2008507137A (ja) | 低誘電体のエッチング |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20120216 |
|
PG1501 | Laying open of application | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20170215 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20120216 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20171129 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20180613 |
|
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20180720 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20180720 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration |