KR20090079084A - 넓은 주파수 범위에서 동작하는 버퍼 및 상기 버퍼를포함하는 반도체 장치 - Google Patents
넓은 주파수 범위에서 동작하는 버퍼 및 상기 버퍼를포함하는 반도체 장치 Download PDFInfo
- Publication number
- KR20090079084A KR20090079084A KR1020080005043A KR20080005043A KR20090079084A KR 20090079084 A KR20090079084 A KR 20090079084A KR 1020080005043 A KR1020080005043 A KR 1020080005043A KR 20080005043 A KR20080005043 A KR 20080005043A KR 20090079084 A KR20090079084 A KR 20090079084A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- buffer
- input
- feedback
- flag
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45522—Indexing scheme relating to differential amplifiers the FBC comprising one or more potentiometers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Amplifiers (AREA)
Abstract
Description
Claims (16)
- 차동 입력 단자들과 차동 출력 단자들을 포함하는 차동 증폭기;각각이 각각의 피드백 저항을 포함하는 다수의 피드백 인버터들; 및각각이 상기 차동 출력 단자들 각각과 상기 다수의 피드백 인버터들 각각의 입력 단자 사이에 접속된 다수의 용량성 소자들을 포함하며,상기 각각의 피드백 저항의 저항값은 플래그 신호에 응답하여 조절되는 버퍼.
- 제1항에 있어서, 상기 버퍼는,입력 CAS(Column Address Strobe) 지연 시간(Latency)과 기준 CAS 지연 시간을 비교하고, 그 비교 결과에 따라 상기 플래그 신호를 발생하는 지연 시간 검출기를 더 포함하는 버퍼.
- 제1항에 있어서, 상기 버퍼는,클락 신호의 상승 에지에 응답하여 래치된 입력 신호를 지연시켜 발생된 지연 신호에 응답하여, 상기 클락 신호의 하강 에지에 응답하여 래치된 상기 입력 신호를 상기 플래그 신호로서 출력하기 위한 클락 신호 검출기를 더 포함하는 버퍼.
- 제1항에 있어서, 상기 버퍼는,입력 CAS(Column Address Strobe) 지연 시간(Latency)과 기준 CAS 지연 시간을 비교하고, 그 비교 결과에 따른 비교 신호를 출력하기 위한 지연 시간 검출기;클락 신호의 상승 에지에 응답하여 래치된 입력 신호를 지연시켜 발생된 지연 신호에 응답하여, 상기 클락 신호의 하강 에지에 응답하여 래치된 상기 입력 신호를 출력 신호로서 출력하기 위한 클락 신호 검출기; 및선택 신호에 응답하여 상기 지연 시간 검출기의 상기 비교 신호 또는 상기 클락 신호 검출기의 상기 출력 신호를 상기 플래그 신호로서 출력하기 위한 선택기를 더 포함하는 버퍼.
- 제1항에 있어서, 상기 버퍼는,상기 다수의 피드백 인버터들 각각의 출력 신호를 래치하기 위한 레벨 트리거드 래치를 더 포함하는 버퍼.
- 차동 입력 단자들과 차동 출력 단자들을 포함하는 차동 증폭기;각각이 각각의 피드백 저항을 포함하는 다수의 피드백 인버터들;각각이 상기 차동 출력 단자들 각각과 상기 다수의 피드백 인버터들 각각의 입력 단자 사이에 접속된 다수의 용량성 소자들; 및각각이 상기 다수의 용량성 소자들 각각과 병렬로 접속된 다수의 저항들을 포함하는 버퍼.
- 제6항에 있어서, 상기 다수의 저항들 각각은 가변 저항이고,상기 각각의 가변 저항의 저항값은 상기 차동 입력 단자들 중에서 어느 하나로 입력되는 입력 신호의 주파수 정보에 기초하여 발생한 플래그 신호에 응답하여 조절되는 버퍼.
- 제6항에 있어서, 상기 버퍼는 상기 차동 입력 단자들 중에서 어느 하나로 입력되는 입력 신호의 주파수 정보에 기초하여 플래그 신호를 발생하는 플래그 신호 발생기를 더 포함하며,상기 다수의 저항들 각각의 저항값은 상기 플래그 신호에 응답하여 조절되는 버퍼.
- 제6항에 있어서, 상기 버퍼는 상기 차동 입력 단자들 중에서 어느 하나로 입력되는 입력 신호의 주파수 정보에 기초하여 제1플래그 신호와 제2플래그 신호를 발생하는 플래그 신호 발생기를 더 포함하며,상기 다수의 저항들 각각의 저항값은 상기 제1플래그 신호에 응답하여 조절되고, 상기 각각의 피드백 저항의 저항값은 상기 제2플래그 신호에 응답하여 조절되는 버퍼.
- 동작 주파수 정보에 응답하여 제1플래그 신호를 발생하는 플래그 신호 발생기; 및다수의 피드백 인버터들을 포함하는 AC 커플링 버퍼를 포함하며, 상기 다수의 피드백 인버터들 각각의 피드백 저항의 저항값은 상기 플래그 신호에 응답하여 조절되는 반도체 장치.
- 제10항에 있어서, 상기 AC 커플링 버퍼는,차동 입력 단자들과 차동 출력 단자들을 포함하는 차동 증폭기; 및각각이 상기 차동 출력 단자들 각각과 상기 다수의 피드백 인버터들 각각의 입력 단자 사이에 접속된 다수의 용량성 소자들을 포함하는 반도체 장치.
- 제11항에 있어서, 상기 플래그 신호 발생기는 상기 동작 주파수 정보에 응답하여 제2플래그 신호를 더 발생하고,상기 AC 커플링 버퍼는 각각이 다수의 용량성 소자들 각각과 병렬로 접속된 다수의 저항들을 더 포함하며,상기 다수의 저항들 각각의 저항값은 상기 제2플래그 신호에 응답하여 조절되는 반도체 장치.
- 제10항에 있어서, 상기 동작 주파수 정보는 클락 신호 또는 입력 CAS(Column Address Strobe) 지연 시간(Latency)에 대한 정보인 반도체 장치.
- 다수의 피드백 인버터들을 포함하는 AC 커플링 버퍼의 동작 방법에 있어서,동작 주파수 정보에 기초하여 플래그 신호를 발생하는 단계; 및상기 플래그 신호에 응답하여 상기 다수의 피드백 인버터들 각각의 피드백 저항값을 조절하는 단계를 포함하는 AC 커플링 버퍼의 동작 방법.
- 제14항에 있어서, 상기 플래그 신호를 발생하는 단계는,상기 동작 주파수 정보를 나타내는 입력 CAS(Column Address Strobe) 지연 시간(Latency)과 기준 CAS 지연 시간을 비교하고, 그 비교 결과에 따라 상기 플래그 신호를 발생하는 AC 커플링 버퍼의 동작 방법.
- 제14항에 있어서, 상기 플래그 신호를 발생하는 단계는,클락 신호의 주파수와 기준 주파수를 비교하고 그 비교 결과에 기초하여 상기 플래그 신호를 발생하는 AC 커플링 버퍼의 동작 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080005043A KR101398194B1 (ko) | 2008-01-16 | 2008-01-16 | 넓은 주파수 범위에서 동작하는 버퍼 및 상기 버퍼를포함하는 반도체 장치 |
US12/142,085 US7778097B2 (en) | 2008-01-16 | 2008-06-19 | AC coupling circuits including resistive feedback and related methods and devices |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080005043A KR101398194B1 (ko) | 2008-01-16 | 2008-01-16 | 넓은 주파수 범위에서 동작하는 버퍼 및 상기 버퍼를포함하는 반도체 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090079084A true KR20090079084A (ko) | 2009-07-21 |
KR101398194B1 KR101398194B1 (ko) | 2014-05-26 |
Family
ID=40850118
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080005043A Active KR101398194B1 (ko) | 2008-01-16 | 2008-01-16 | 넓은 주파수 범위에서 동작하는 버퍼 및 상기 버퍼를포함하는 반도체 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7778097B2 (ko) |
KR (1) | KR101398194B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150129424A (ko) * | 2014-05-12 | 2015-11-20 | 삼성전자주식회사 | 입력 버퍼 및 이를 포함하는 메모리 장치 |
KR20230110878A (ko) * | 2022-01-17 | 2023-07-25 | (주)피델릭스 | 동작 주파수 밴드의 조절이 용이한 입력 버퍼 회로 |
KR20230114086A (ko) * | 2022-01-24 | 2023-08-01 | (주)피델릭스 | 저전압 레벨의 입력 신호에 대해 고속 동작이 가능한 입력 버퍼 회로 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101374336B1 (ko) * | 2007-10-11 | 2014-03-17 | 삼성전자주식회사 | 메모리 시스템 및 이 시스템을 위한 반도체 메모리 장치와제어부 |
KR101290764B1 (ko) * | 2007-10-24 | 2013-07-30 | 삼성전자주식회사 | 고속동작에 적합한 입력 회로를 갖는 반도체 메모리 장치 |
US9270273B2 (en) * | 2011-10-28 | 2016-02-23 | Texas Instruments Incorporated | Level shifter |
US9214933B2 (en) | 2014-02-25 | 2015-12-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Input/output circuit |
JP6543212B2 (ja) * | 2016-04-27 | 2019-07-10 | 日本電信電話株式会社 | ドライバ回路 |
US10326460B2 (en) | 2017-01-19 | 2019-06-18 | Samsung Electronics Co., Ltd. | Wide-range local oscillator (LO) generators and apparatuses including the same |
DE102019215409B4 (de) * | 2019-10-08 | 2022-10-06 | Festo Se & Co. Kg | Feldgerät-Koppeleinrichtung und Feldgerät |
TWI739545B (zh) * | 2020-08-11 | 2021-09-11 | 瑞昱半導體股份有限公司 | 訊號輸出裝置及方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4242741A (en) * | 1979-01-19 | 1980-12-30 | Shell Oil Company | Floating shunt seismic amplifier |
AUPN204295A0 (en) * | 1995-03-29 | 1995-04-27 | Hildebrandt, William James | Amplifying circuit |
KR100311044B1 (ko) * | 1999-10-05 | 2001-10-18 | 윤종용 | 클럭 주파수에 따라 레이턴시 조절이 가능한 레이턴시 결정 회로 및 레이턴시 결정 방법 |
JP2002305415A (ja) | 2001-04-05 | 2002-10-18 | Mitsubishi Electric Corp | 交流結合回路 |
US6803825B2 (en) | 2002-04-09 | 2004-10-12 | Microsemi Corporation | Pseudo-differential transimpedance amplifier |
-
2008
- 2008-01-16 KR KR1020080005043A patent/KR101398194B1/ko active Active
- 2008-06-19 US US12/142,085 patent/US7778097B2/en active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150129424A (ko) * | 2014-05-12 | 2015-11-20 | 삼성전자주식회사 | 입력 버퍼 및 이를 포함하는 메모리 장치 |
KR20230110878A (ko) * | 2022-01-17 | 2023-07-25 | (주)피델릭스 | 동작 주파수 밴드의 조절이 용이한 입력 버퍼 회로 |
KR20230114086A (ko) * | 2022-01-24 | 2023-08-01 | (주)피델릭스 | 저전압 레벨의 입력 신호에 대해 고속 동작이 가능한 입력 버퍼 회로 |
Also Published As
Publication number | Publication date |
---|---|
US7778097B2 (en) | 2010-08-17 |
US20090179700A1 (en) | 2009-07-16 |
KR101398194B1 (ko) | 2014-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20090079084A (ko) | 넓은 주파수 범위에서 동작하는 버퍼 및 상기 버퍼를포함하는 반도체 장치 | |
US6894933B2 (en) | Buffer amplifier architecture for semiconductor memory circuits | |
JP4520394B2 (ja) | Dll回路及びその試験方法 | |
US6605969B2 (en) | Method and circuit for adjusting the timing of ouput data based on an operational mode of output drivers | |
JP2019511730A (ja) | 自己参照オンダイ電圧降下検出器 | |
KR20180034488A (ko) | 고속 클록킹을 위한 오프셋 둔감 직교 클록 에러 보정 및 듀티 사이클 교정 | |
US9453888B2 (en) | Sensor device | |
US20110267078A1 (en) | Current Sensor Capacity Measuring System | |
US20140312971A1 (en) | Differential amplifier circuit | |
JP2007202033A (ja) | タイミング調整回路及び半導体装置 | |
KR20180114561A (ko) | 증폭기 및 이를 이용한 반도체 장치 | |
US6326830B1 (en) | Automatic clock calibration circuit | |
US11431292B2 (en) | Crystal oscillator start-up circuit and method | |
JP3813435B2 (ja) | 同期遅延制御回路 | |
KR20190105961A (ko) | 지연 회로 | |
TW201919337A (zh) | 具有高通濾波器的電路 | |
US20220416790A1 (en) | Buffer circuit capable of reducing noise | |
KR100886645B1 (ko) | 클럭 버퍼 회로 및 그를 포함하는 반도체 메모리 장치 | |
KR100605587B1 (ko) | 내부적으로 출력 드라이버의 구동력을 조절할 수 있는반도체메모리소자 | |
KR20060041866A (ko) | 주파수 전류 변환회로, 이퀄라이저, 및 광디스크 장치 | |
US11099600B2 (en) | Semiconductor integrated circuit and method for controlling semiconductor integrated circuit | |
US10110214B2 (en) | Voltage comparator circuit including a plurality of voltage controlled delay lines | |
JP2010093562A (ja) | 電源検出回路 | |
KR20070069345A (ko) | 반도체 메모리 소자의 지연 고정 루프 회로 | |
KR20170024807A (ko) | 반도체 장치 및 이를 위한 수신회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20080116 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20130114 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20080116 Comment text: Patent Application |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20140224 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20140515 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20140516 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20170427 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20170427 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20180430 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20180430 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20190429 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20190429 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20200429 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20210428 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20220420 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20240424 Start annual number: 11 End annual number: 11 |