KR20090020846A - 산소 포획 패턴을 갖는 반도체 소자의 배선 구조 및 그제조 방법 - Google Patents
산소 포획 패턴을 갖는 반도체 소자의 배선 구조 및 그제조 방법 Download PDFInfo
- Publication number
- KR20090020846A KR20090020846A KR1020070085455A KR20070085455A KR20090020846A KR 20090020846 A KR20090020846 A KR 20090020846A KR 1020070085455 A KR1020070085455 A KR 1020070085455A KR 20070085455 A KR20070085455 A KR 20070085455A KR 20090020846 A KR20090020846 A KR 20090020846A
- Authority
- KR
- South Korea
- Prior art keywords
- pattern
- film
- metal
- oxygen
- capture
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/7685—Barrier, adhesion or liner layers the layer covering a conductive structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76805—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76814—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76886—Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances
- H01L21/76888—By rendering at least a portion of the conductor non conductive, e.g. oxidation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53214—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
- H01L23/53223—Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/10—Applying interconnections to be used for carrying current between separate components within a device
- H01L2221/1068—Formation and after-treatment of conductors
- H01L2221/1073—Barrier, adhesion or liner layers
- H01L2221/1078—Multiple stacked thin films not being formed in openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T428/00—Stock material or miscellaneous articles
- Y10T428/31504—Composite [nonstructural laminate]
- Y10T428/31678—Of metal
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
Claims (22)
- 반도체 기판 상에 형성된 하부 층간절연막;상기 하부 층간절연막 상에 차례로 적층되는 배치되는 금속막 패턴과 캐핑막 패턴; 및상기 캐핑막 패턴 상에 배치되며, 도전성 산소 포획(trap) 패턴을 구비하는 산소 포획 패턴을 포함하는 반도체 소자의 배선 구조.
- 제 1 항에 있어서,상기 도전성 산소 포획 패턴은 산소와 반응하여 산소를 포획 가능한 금속막을 포함하는 반도체 소자의 배선 구조.
- 제 2 항에 있어서,상기 도전성 산화 포획 패턴은 타이타늄막, 바나듐막, 크롬막, 코발트막, 니켈막, 하프늄막, 텅스텐막, 이리듐막, 플래티늄막, 탄탈륨막 및 주석막으로 이루어진 일군 중에서 선택된 하나인 반도체 소자의 배선 구조.
- 제 2 항에 있어서,상기 산소 포획 패턴은 상기 도전성 산소 포획 패턴 상에 배치되는 포획 질화막 패턴을 포함하되, 상기 도전성 산소 포획 패턴 및 상기 포획 질화막 패턴은 적어도 1회 이상 번갈아가면서 반복적으로(alternatively and repeatedly) 적층되고, 상기 포획 질화막 패턴은 상기 도전성 산소 포획 패턴에 함유된 금속과 동일한 금속을 함유하는 반도체 소자의 배선 구조.
- 제 1 항에 있어서,상기 캐핑막 패턴은 캐핑 질화막 패턴을 포함하되, 상기 캐핑 질화막 패턴은 타이타늄 질화막, 탄탈륨 질화막, 텅스텐 질화막 및 타이타늄 실리콘 질화막으로 이루어진 일군 중에서 선택된 하나인 반도체 소자의 배선 구조.
- 제 5 항에 있어서,상기 캐핑막 패턴은 상기 금속막 패턴과 캐핑 질화막 패턴 사이에 개재되는 버퍼 금속 패턴을 더 포함하되, 상기 버퍼 금속 패턴은 상기 캐핑 질화막 패턴에 함유된 금속과 실질적으로 동일한 금속을 함유하는 반도체 소자의 배선 구조.
- 제 1 항에 있어서,상기 금속막 패턴은 알루미늄막, 알루미늄 합금막, 텅스텐막 또는 텅스텐 합금막인 반도체 소자의 배선 구조.
- 제 1 항에 있어서,상기 하부 층간절연막 및 상기 산소 포획 패턴을 갖는 반도체 기판 상에 배 치되는 상부 층간절연막; 및상기 상부 층간절연막을 관통하는 비아 콘택홀을 통하여 상기 금속막 패턴과 전기적으로 연결되는 콘택 플러그를 더 포함하되, 상기 도전성 산소 포획 패턴은 상기 비아 콘택홀을 형성하는 동안에 금속 산화막으로 변환되는 반도체 소자의 배선 구조.
- 제 8 항에 있어서,상기 비아 콘택홀은 상기 산소 포획 패턴의 상부면을 노출시키는 반도체 소자의 배선 구조.
- 제 8 항에 있어서,상기 비아 콘택홀은 상기 캐핑막 패턴의 상부면을 노출시키는 반도체 소자의 배선 구조.
- 제 8 항에 있어서,상기 비아 콘택홀의 측벽들 및 하부면을 따라 제공되는 장벽 금속막 패턴을 더 포함하는 반도체 소자의 배선 구조.
- 반도체 기판 상에 하부 층간절연막을 형성하고,상기 하부 층간절연막 상에 차례로 적층되는 금속막 패턴, 캐핑막 패턴 및 산소 포획 패턴을 형성하되, 상기 산소 포획 패턴은 도전성 산소 포획 패턴을 구비하도록 형성되는 반도체 소자의 배선 구조의 제조 방법.
- 제 12 항에 있어서,상기 도전성 산소 포획 패턴은 산소와 반응하여 산소를 포획 가능한 금속막을 포함하는 반도체 소자의 배선 구조의 제조 방법.
- 제 13 항에 있어서,상기 도전성 산소 포획 패턴은 타이타늄막, 바나듐막, 크롬막, 코발트막, 니켈막, 하프늄막, 텅스텐막, 이리듐막, 플래티늄막, 탄탈륨막 및 주석막으로 이루어진 일군 중에서 선택된 하나로 형성되는 반도체 소자의 배선 구조의 제조 방법.
- 제 13 항에 있어서,상기 산소 포획 패턴은 상기 도전성 산소 포획 패턴 상에 배치되는 포획 질화막 패턴을 구비하도록 형성되되, 상기 도전성 산소 포획 패턴 및 상기 포획 질화막 패턴은 적어도 1회 이상 번갈아가면서 반복적으로(alternatively and repeatedly) 적층되고, 상기 포획 질화막 패턴은 상기 도전성 산소 포획 패턴에 함유된 금속과 동일한 금속을 함유하도록 형성되는 반도체 소자의 배선 구조의 제조 방법.
- 제 12 항에 있어서,상기 캐핑막 패턴은 캐핑 질화막 패턴을 구비하도록 형성되되, 상기 캐핑 질화막 패턴은 타이타늄 질화막, 탄탈륨 질화막, 텅스텐 질화막 및 타이타늄 실리콘 질화막으로 이루어진 일군 중에서 선택된 하나로 형성되는 반도체 소자의 배선 구조의 제조 방법.
- 제 16 항에 있어서,상기 캐핑막 패턴은 상기 금속막 패턴과 캐핑 질화막 패턴 사이에 개재되는 버퍼 금속 패턴을 더 구비하도록 형성되되, 상기 버퍼 금속 패턴은 상기 캐핑 질화막 패턴에 함유된 금속과 동일한 금속을 함유하도록 형성되는 반도체 소자의 배선 구조의 제조 방법.
- 제 12 항에 있어서,상기 금속막 패턴은 알루미늄막, 알루미늄 합금막, 텅스텐막 또는 텅스텐 합금막으로 형성되는 반도체 소자의 배선 구조의 제조 방법.
- 제 12 항에 있어서,상기 하부 층간절연막 및 상기 산소 포획 패턴을 갖는 반도체 기판 상에 상부 층간절연막을 형성하고,상기 상부 층간절연막 상에 소정 영역을 노출시키는 개구부를 갖는 포토레지 스트 패턴을 형성하고,상기 포토레지스트 패턴을 식각 마스크로 사용하여 상기 상부 층간절연막을 식각하여 상기 상부 층간절연막을 관통하는 제1 비아 콘택홀을 형성하고,상기 포토레지스트 패턴을 애슁(ashing) 공정을 이용하여 제거하고,상기 비아 콘택홀을 통하여 상기 금속막 패턴과 전기적으로 연결되는 콘택 플러그를 형성하는 것을 더 포함하되, 상기 애슁 공정을 진행하는 동안에 상기 전도성 산소 포획 패턴은 금속 산화막으로 변환되는 반도체 소자의 배선 구조의 제조 방법.
- 제 19 항에 있어서,상기 제1 비아 콘택홀은 상기 산소 포획 패턴의 상부면을 노출시키도록 형성되는 반도체 소자의 배선 구조의 제조 방법.
- 제 20 항에 있어서,상기 콘택 플러그를 형성하기 전에, 상기 제1 비아 콘택홀을 통하여 노출된 산소 포획 패턴을 식각하여 상기 캐핑막 패턴의 상부면을 노출시키는 제2 비아 콘택홀을 형성하는 것을 더 포함하는 반도체 소자의 배선 구조의 제조 방법.
- 제 19 항에 있어서,상기 콘택 플러그를 형성하기 전에, 상기 비아 콘택홀의 측벽들 및 하부면을 따라 제공되는 장벽 금속막 패턴을 더 형성하는 반도체 소자의 배선 구조의 제조 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070085455A KR101286239B1 (ko) | 2007-08-24 | 2007-08-24 | 산소 포획 패턴을 갖는 반도체 소자의 배선 구조 및 그제조 방법 |
US12/195,315 US8232638B2 (en) | 2007-08-24 | 2008-08-20 | Interconnection structure having oxygen trap pattern in semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070085455A KR101286239B1 (ko) | 2007-08-24 | 2007-08-24 | 산소 포획 패턴을 갖는 반도체 소자의 배선 구조 및 그제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090020846A true KR20090020846A (ko) | 2009-02-27 |
KR101286239B1 KR101286239B1 (ko) | 2013-07-15 |
Family
ID=40382473
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070085455A KR101286239B1 (ko) | 2007-08-24 | 2007-08-24 | 산소 포획 패턴을 갖는 반도체 소자의 배선 구조 및 그제조 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8232638B2 (ko) |
KR (1) | KR101286239B1 (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101585358B1 (ko) | 2011-12-12 | 2016-01-13 | 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. | 멤리스터 및 제조 방법 |
JP5662367B2 (ja) * | 2012-03-26 | 2015-01-28 | 株式会社東芝 | 窒化物半導体装置およびその製造方法 |
KR102057067B1 (ko) * | 2013-01-29 | 2019-12-18 | 삼성전자주식회사 | 반도체 장치의 배선 구조체 및 그 형성 방법 |
US9502493B2 (en) * | 2014-02-26 | 2016-11-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Multi-step method of forming a metal film |
US9748169B1 (en) * | 2016-04-04 | 2017-08-29 | International Business Machines Corporation | Treating copper interconnects |
US10872760B2 (en) * | 2016-07-26 | 2020-12-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Cluster tool and manufacuturing method of semiconductor structure using the same |
WO2020066488A1 (ja) * | 2018-09-28 | 2020-04-02 | 株式会社村田製作所 | 接続電極および接続電極の製造方法 |
KR102657866B1 (ko) * | 2019-06-10 | 2024-04-17 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 제조 방법 |
US12033860B2 (en) * | 2021-07-16 | 2024-07-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Soft ashing process for forming protective layer on conductive cap layer of semiconductor device |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR950021071A (ko) | 1993-12-15 | 1995-07-26 | 김주용 | 금속배선 형성방법 |
KR0172516B1 (ko) | 1995-02-25 | 1999-03-30 | 김주용 | 금속배선 형성방법 |
KR970052297A (ko) | 1995-12-20 | 1997-07-29 | 김주용 | 반도체소자의 금속배선 형성방법 |
KR100214273B1 (ko) | 1996-06-29 | 1999-08-02 | 김영환 | 반도체 소자의 금속배선 형성방법 |
KR19980040654A (ko) * | 1996-11-29 | 1998-08-17 | 김광호 | 반도체 장치의 커패시터 제조방법 |
JPH11111842A (ja) * | 1997-09-30 | 1999-04-23 | Sony Corp | 多層配線構造およびその製造方法 |
KR100494320B1 (ko) | 1997-12-30 | 2005-08-31 | 주식회사 하이닉스반도체 | 반도체소자의확산방지막형성방법 |
KR100321715B1 (ko) * | 1998-10-13 | 2002-03-08 | 박종섭 | 알루미늄질화막을확산방지막으로사용한반도체소자제조방법및그를이용한캐패시터하부전극형성방법 |
US6433429B1 (en) * | 1999-09-01 | 2002-08-13 | International Business Machines Corporation | Copper conductive line with redundant liner and method of making |
US6921712B2 (en) * | 2000-05-15 | 2005-07-26 | Asm International Nv | Process for producing integrated circuits including reduction using gaseous organic compounds |
KR100626741B1 (ko) * | 2000-06-30 | 2006-09-22 | 주식회사 하이닉스반도체 | 반도체 소자의 티타늄 실리사이드 오믹 콘택층 형성 방법 |
US6674170B1 (en) * | 2000-12-18 | 2004-01-06 | Advanced Micro Devices, Inc. | Barrier metal oxide interconnect cap in integrated circuits |
KR100455380B1 (ko) * | 2002-02-27 | 2004-11-06 | 삼성전자주식회사 | 다층 배선 구조를 구비한 반도체 소자 및 그 제조 방법 |
US7064056B2 (en) * | 2003-06-13 | 2006-06-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Barrier layer stack to prevent Ti diffusion |
US7105928B2 (en) * | 2003-10-10 | 2006-09-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Copper wiring with high temperature superconductor (HTS) layer |
KR100613384B1 (ko) | 2004-12-23 | 2006-08-17 | 동부일렉트로닉스 주식회사 | 반도체 소자의 배선 형성방법 |
DE102007004860B4 (de) * | 2007-01-31 | 2008-11-06 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zur Herstellung einer Kupfer-basierten Metallisierungsschicht mit einer leitenden Deckschicht durch ein verbessertes Integrationsschema |
-
2007
- 2007-08-24 KR KR1020070085455A patent/KR101286239B1/ko not_active IP Right Cessation
-
2008
- 2008-08-20 US US12/195,315 patent/US8232638B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US8232638B2 (en) | 2012-07-31 |
KR101286239B1 (ko) | 2013-07-15 |
US20090053538A1 (en) | 2009-02-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101286239B1 (ko) | 산소 포획 패턴을 갖는 반도체 소자의 배선 구조 및 그제조 방법 | |
US11621352B2 (en) | Semiconductor device and method of manufacturing the same | |
US9614052B2 (en) | Copper contact plugs with barrier layers | |
US7220652B2 (en) | Metal-insulator-metal capacitor and interconnecting structure | |
US20100230815A1 (en) | Semiconductor device | |
US9966309B2 (en) | Contact plug without seam hole and methods of forming the same | |
KR100729126B1 (ko) | 반도체 소자의 금속 배선 및 그 형성 방법 | |
JP2015133509A (ja) | 銅プラグを有する半導体デバイスとその形成方法 | |
KR20080061030A (ko) | 반도체 소자의 금속 배선 형성 방법 | |
US10170423B2 (en) | Metal cap integration by local alloying | |
JP2007109736A (ja) | 半導体装置およびその製造方法 | |
US11251126B2 (en) | Replacement metal cap by an exchange reaction | |
JP2005340808A (ja) | 半導体装置のバリア構造 | |
JP5178025B2 (ja) | 半導体メモリ素子の製造方法 | |
US7018921B2 (en) | Method of forming metal line in semiconductor device | |
KR20040077421A (ko) | 반도체 장치의 금속배선 형성 방법 | |
KR20070119173A (ko) | 반도체 소자의 금속 배선 형성 방법 | |
TWI685917B (zh) | 具有整合之電熔絲的半導體裝置及其製造方法 | |
KR101098920B1 (ko) | 반도체 소자의 제조방법 | |
JP2002373893A (ja) | パッドを有する半導体装置とその製造方法 | |
KR101153224B1 (ko) | 다마신 공정에 의해 형성된 캐패시터와 금속 배선을 갖는 반도체 소자 제조방법 | |
KR100539443B1 (ko) | 반도체 소자의 금속배선 형성방법 | |
KR100928502B1 (ko) | 반도체 소자 및 그의 제조 방법 | |
TWI623077B (zh) | 電阻性元件的結構及製作方法 | |
CN117042466A (zh) | 电阻式存储器结构及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20070824 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20111123 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20070824 Comment text: Patent Application |
|
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20121129 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20130520 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20130709 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20130710 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
LAPS | Lapse due to unpaid annual fee |