KR19990014270A - 출력 지연 회로 - Google Patents
출력 지연 회로 Download PDFInfo
- Publication number
- KR19990014270A KR19990014270A KR1019980030565A KR19980030565A KR19990014270A KR 19990014270 A KR19990014270 A KR 19990014270A KR 1019980030565 A KR1019980030565 A KR 1019980030565A KR 19980030565 A KR19980030565 A KR 19980030565A KR 19990014270 A KR19990014270 A KR 19990014270A
- Authority
- KR
- South Korea
- Prior art keywords
- input
- signal
- output
- clock
- delay circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Pulse Circuits (AREA)
- Networks Using Active Elements (AREA)
- Oscillators With Electromechanical Resonators (AREA)
Abstract
Description
Claims (9)
- 제1 신호 상태의 입력 신호의 매 입력시에 리셋되고 제2 신호 상태의 입력 신호가 입력되는 동안에 입력 클럭을 카운트하는 클럭 카운터 수단,상기 클럭 카운터 수단에 의해 카운트된 상기 입력 클럭의 누적 수와 미리 설정된 소정의 클럭 수를 비교하기 위한 비교 수단 및상기 비교 수단에 의해 상기 입력 클럭의 상기 누적 수가 상기 소정의 클럭 수 보다 작다고 판단되면, 상기 입력 신호의 상기 제1 신호 상태와 동일한 신호 상태를 갖는 출력 신호를 출력하고, 반면에 상기 비교 수단에 의해 상기 입력 클럭의 상기 누적 수가 상기 소정의 클럭 수 보다 작지 않다고 판단되면, 상기 입력 신호의 상기 제2 신호 상태와 동일한 신호 상태를 갖는 출력 신호를 출력하기 위한 출력 수단을 포함한 출력 지연 회로.
- 제1항에 있어서, 상기 입력 신호는 상기 출력 신호가 입력되는 저장 소자에 대한 액세스 동작을 제어하기 위한 마이크로프로세서로부터 출력된 제어 신호인 것을 특징으로 하는 출력 지연 회로.
- 제2항에 있어서, 상기 제어 신호는 상기 저장 소자에 대한 쓰기 동작을 제어하기 위한 쓰기 신호와 상기 저장 소자로부터의 읽기 동작을 제어하기 위한 읽기 신호 중 하나인 것을 특징으로 하는 출력 지연 회로.
- 제1 입력 신호와 제2 입력 신호를 포함하는 입력 신호와 입력 클럭들이 입력되며, 상기 제1 입력 신호가 입력되는 경우에는 리셋되고 상기 제2 입력 신호가 입력되는 경우에는 상기 입력 클럭을 카운트하는 카운터,상기 카운터에 의해 카운트된 입력 클럭의 누적 수와 외부로부터 입력된 미리 설정된 소정의 클럭 수를 비교하기 위하여 상기 카운터에 접속된 비교기 및상기 카운터에 접속되어, 상기 입력 신호가 입력되며, 상기 비교 수단에 의해 상기 입력 클럭의 상기 누적 수가 상기 소정의 클럭 수 보다 작다고 판단되면 상기 입력 신호의 상기 제1 신호 상태와 동일한 제1 출력 신호를 출력하고, 반면에 상기 비교 수단에 의해 상기 입력 클럭의 상기 누적 수가 상기 소정의 클럭 수 보다 작지 않다고 판단되면, 상기 입력 신호의 상기 제2 신호 상태와 동일한 제2 출력 신호를 출력하기 위한 출력 수단을 포함하는 출력 지연 회로.
- 제4항에 있어서, 상기 출력 지연 회로는 마이크로프로세서와 저장 소자간에 접속되어 있으며, 상기 마이크로프로세서는 상기 출력 신호가 입력되는 저장 소자에 대한 액세스 동작을 제어하기 위하여 상기 입력 신호를 출력하는 것을 특징으로 하는 출력 지연 회로.
- 제5항에 있어서, 상기 입력 신호는 상기 저장 소자에 대한 쓰기 동작을 제어하기 위한 쓰기 신호와 상기 저장 소자로부터의 읽기 동작을 제어하기 위한 읽기 신호 중 하나인 것을 특징으로 하는 출력 지연 회로.
- 제4항에 있어서, 상기 출력 수단은 상기 비교기의 비교 결과와 상기 입력 신호가 입력되는 논리 회로를 포함하는 것을 특징으로 하는 출력 지연 회로.
- 제4항에 있어서, 상기 소정의 클럭 수를 설정하고 상기 소정의 클럭 수를 상기 비교기에 출력하기 위하여 상기 비교기에 접속된 래치를 더 포함하는 것을 특징으로 하는 출력 지연 회로.
- 제4항에 있어서, 상기 비교기는 상기 입력 클럭의 누적 수와 상기 소정의 클럭 수가 서로 일치하는 경우에 상기 카운터의 카운팅 동작을 중단시키기 위한 신호를 출력하는 것을 특징으로 하는 출력 지연 회로.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9203618A JPH1155084A (ja) | 1997-07-29 | 1997-07-29 | 出力遅延回路 |
JP97-203618 | 1997-07-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990014270A true KR19990014270A (ko) | 1999-02-25 |
KR100293133B1 KR100293133B1 (ko) | 2001-06-15 |
Family
ID=16477038
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980030565A Expired - Fee Related KR100293133B1 (ko) | 1997-07-29 | 1998-07-29 | 출력 지연 회로 |
Country Status (6)
Country | Link |
---|---|
US (1) | US6127870A (ko) |
JP (1) | JPH1155084A (ko) |
KR (1) | KR100293133B1 (ko) |
CN (1) | CN100334805C (ko) |
DE (1) | DE19834190C2 (ko) |
IT (1) | IT1303111B1 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6807613B1 (en) | 2000-08-21 | 2004-10-19 | Mircon Technology, Inc. | Synchronized write data on a high speed memory bus |
WO2003034194A1 (en) * | 2001-09-19 | 2003-04-24 | Thomson Licensing S.A. | Programmable bandwidth limiter using handshake suppression |
CN102495348B (zh) * | 2011-12-07 | 2014-10-22 | 成都芯源系统有限公司 | 故障检测电路及其方法 |
CN111429826B (zh) * | 2020-04-15 | 2023-06-20 | 京东方科技集团股份有限公司 | 一种同步电路及其同步方法、显示装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5313338A (en) * | 1976-07-21 | 1978-02-06 | Matsushita Electric Ind Co Ltd | Digital delay circuit |
JPS6211089Y2 (ko) * | 1978-01-30 | 1987-03-16 | ||
JPS5983254A (ja) * | 1982-11-04 | 1984-05-14 | Oki Electric Ind Co Ltd | ウオツチドツグタイマ |
DE3302744A1 (de) * | 1983-01-27 | 1984-08-02 | Siemens AG, 1000 Berlin und 8000 München | Taktgesteuerter impulsgenerator |
DE3321530A1 (de) * | 1983-06-15 | 1984-12-20 | Diehl Gmbh & Co | Verfahren zur erzeugung von steuersignalen in einer vorgebbaren phasenlage, schaltungsanordnung zur durchfuehrung des verfahrens und verwendung der schaltungsanordnung |
JPS60249417A (ja) * | 1984-05-24 | 1985-12-10 | Mitsubishi Electric Corp | ゲ−ト信号遅延回路 |
JPS61156596A (ja) * | 1984-12-28 | 1986-07-16 | Mitsubishi Electric Corp | 半導体記憶装置 |
JPH01166155A (ja) * | 1987-12-22 | 1989-06-30 | Fujitsu Ltd | メモリアクセス制御回路 |
KR930000965B1 (ko) * | 1989-08-17 | 1993-02-11 | 금성 일렉트론 주식회사 | 프로그래머블 구형파 발생기 |
DE4020652C2 (de) * | 1990-06-29 | 1999-05-27 | Bosch Gmbh Robert | Elektronisches System zur Ausgabe eines Zeitdauersignals |
JP2611034B2 (ja) * | 1990-07-10 | 1997-05-21 | 三菱電機株式会社 | 遅延回路 |
KR0151261B1 (ko) * | 1995-07-14 | 1998-12-15 | 문정환 | 펄스폭 변조 회로 |
US5867050A (en) * | 1995-12-28 | 1999-02-02 | Ando Electric Co., Ltd. | Timing generator circuit |
-
1997
- 1997-07-29 JP JP9203618A patent/JPH1155084A/ja active Pending
-
1998
- 1998-07-23 US US09/121,802 patent/US6127870A/en not_active Expired - Lifetime
- 1998-07-29 KR KR1019980030565A patent/KR100293133B1/ko not_active Expired - Fee Related
- 1998-07-29 CN CNB981198260A patent/CN100334805C/zh not_active Expired - Fee Related
- 1998-07-29 DE DE19834190A patent/DE19834190C2/de not_active Expired - Fee Related
- 1998-07-29 IT IT1998TO000660A patent/IT1303111B1/it active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
DE19834190A1 (de) | 1999-02-04 |
JPH1155084A (ja) | 1999-02-26 |
CN1212516A (zh) | 1999-03-31 |
KR100293133B1 (ko) | 2001-06-15 |
ITTO980660A1 (it) | 2000-01-29 |
DE19834190C2 (de) | 2001-03-01 |
US6127870A (en) | 2000-10-03 |
CN100334805C (zh) | 2007-08-29 |
ITTO980660A0 (it) | 1998-07-29 |
IT1303111B1 (it) | 2000-10-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5144627A (en) | Test mode switching system for lsi | |
KR100293133B1 (ko) | 출력 지연 회로 | |
EP0463243A1 (en) | Semiconductor integrated circuit including a detection circuit | |
US4922457A (en) | Serial access memory system provided with improved cascade buffer circuit | |
US5065052A (en) | Arbiter circuit using plural-reset rs flip-flops | |
US5221906A (en) | Program control digital pulse generator | |
US7055051B2 (en) | Clock switch device and microcontroller for selecting one of a plurality of clocks based on signal levels | |
JP3207392B2 (ja) | データ格納制御回路 | |
US3997872A (en) | Synchronizer circuit | |
US5867431A (en) | Memory device and method of controlling the same | |
US7454649B2 (en) | Marginless status determination circuit | |
JP2604482B2 (ja) | Fifoレジスタ | |
KR910009296B1 (ko) | 순차접근 기억장치 | |
JPS6343930B2 (ko) | ||
KR200300385Y1 (ko) | 전전자 교환기에서의 동기용 클럭 모니터 회로 | |
KR100338402B1 (ko) | 기억장치및그제어방법 | |
KR0174512B1 (ko) | 리플레쉬 타이밍 발생회로 | |
JPS6120077B2 (ko) | ||
KR0120414Y1 (ko) | 에지 트리거 lsi 제어장치 | |
JP3216200B2 (ja) | データメモリ書き込み制御回路 | |
KR100214327B1 (ko) | 인터럽트 발생회로와 방법 | |
JPH04290143A (ja) | ステータスレジスタ装置 | |
JPH01264314A (ja) | 制御回路 | |
JPH02143989A (ja) | 半導体記憶装置 | |
JPH05308254A (ja) | 電子回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R14-asn-PN2301 |
|
FPAY | Annual fee payment |
Payment date: 20120302 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 12 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20130331 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20130331 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |