[go: up one dir, main page]

KR102765887B1 - 먹스를 포함하는 표시장치 및 그 구동방법 - Google Patents

먹스를 포함하는 표시장치 및 그 구동방법 Download PDF

Info

Publication number
KR102765887B1
KR102765887B1 KR1020200186107A KR20200186107A KR102765887B1 KR 102765887 B1 KR102765887 B1 KR 102765887B1 KR 1020200186107 A KR1020200186107 A KR 1020200186107A KR 20200186107 A KR20200186107 A KR 20200186107A KR 102765887 B1 KR102765887 B1 KR 102765887B1
Authority
KR
South Korea
Prior art keywords
data
green
blue
red
image data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020200186107A
Other languages
English (en)
Other versions
KR20220094668A (ko
Inventor
홍순환
오대석
김성영
진경아
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020200186107A priority Critical patent/KR102765887B1/ko
Priority to US17/558,549 priority patent/US11929037B2/en
Priority to CN202411199496.XA priority patent/CN120279852A/zh
Priority to CN202111588750.1A priority patent/CN114694597B/zh
Priority to DE102021006446.1A priority patent/DE102021006446A1/de
Publication of KR20220094668A publication Critical patent/KR20220094668A/ko
Priority to US18/420,120 priority patent/US12272319B2/en
Priority to KR1020250014587A priority patent/KR20250022746A/ko
Application granted granted Critical
Publication of KR102765887B1 publication Critical patent/KR102765887B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0804Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2380/00Specific applications
    • G09G2380/02Flexible displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/03Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays
    • G09G3/035Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays for flexible display surfaces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은, 영상데이터, 데이터제어신호 및 게이트제어신호를 생성하는 타이밍제어부와; 상기 영상데이터와 상기 데이터제어신호를 이용하여 데이터전압을 생성하는 데이터구동부와; 상기 게이트제어신호를 이용하여 게이트전압을 생성하는 게이트구동부와; 다수의 부화소를 포함하고, 상기 데이터전압 및 상기 게이트전압을 이용하여 영상을 표시하는 표시패널과; 상기 데이터전압을 상기 다수의 부화소 중 동일색상의 2개의 부화소에 순차적으로 전달하는 다수의 제1 및 제2먹스스위치를 포함하는 표시장치를 제공한다.

Description

먹스를 포함하는 표시장치 및 그 구동방법 {Display Device Including Multiplexer And Method Of Driving The Same}
본 발명은 표시장치에 관한 것으로, 특히 먹스를 이용하여 데이터구동부의 하나의 출력단자의 데이터전압을 동일 색상의 2개의 부화소에 공급하는 먹스를 포함하는 표시장치 및 그 구동방법에 관한 것이다.
정보화 시대에 발맞추어 디스플레이(display) 분야 또한 급속도로 발전해 왔고, 이에 부응해서 박형화, 경량화, 저소비전력화 장점을 지닌 평판표시장치(flat panel display device: FPD)로서 액정표시장치(liquid crystal display device: LCD), 플라즈마표시장치(plasma display panel device: PDP), 유기발광다이오드 표시장치(organic light emitting diode display device: OLED), 전계방출표시장치(field emission display device: FED) 등이 소개되어 기존의 브라운관(cathode ray tube: CRT)을 빠르게 대체하고 있다.
이러한 표시장치는, 데이터구동부로부터 출력되는 데이터전압을 표시패널의 화소에 공급하여 영상을 표시하는데, 해상도 증가에 따라 화소의 개수가 증가하고, 이에 따라 데이터구동부의 출력단자가 증가하여 데이터구동부의 크기 및 개수가 증가하고 표시장치의 제조비용이 증가하는 문제가 있다.
그리고, 표시패널을 터치표시장치에 적용할 경우 터치감지를 위한 별도의 구동부가 필요하여 터치표시장치의 부피가 증가하고, 특히 별도의 터치구동부와 표시구동부에 의하여 플렉시블 터치표시장치를 구현하기 어려워지는 문제가 있다.
본 발명은, 이러한 문제점을 해결하기 위하여 제시된 것으로, 데이터구동부의 하나의 출력단자로부터 순차적으로 출력되는 데이터전압을 먹스를 이용하여 표시패널의 동일 색상의 2개의 부화소에 공급함으로써, 데이터구동부의 디지털아날로그 변환기의 개수가 감소되어 데이터구동부의 크기 및 개수가 감소되고 제조비용이 절감되는 먹스를 포함하는 표시장치 및 그 구동방법을 제공하는 것을 목적으로 한다.
그리고, 본 발명은, 데이터구동부로부터 출력되는 데이터전압을 먹스를 이용하여 표시패널의 제1행제1열, 제1행제2열, 제2행제2열, 제2행제1열의 동일 색상의 부화소에 순차적으로 공급함으로써, 휘도편차가 감소되어 세로줄 얼룩과 같은 불량이 방지되고, 휘도균일도가 향상되어 광학보상이 최적화 되고, 먹스의 입력신호의 전환이 감소되어 소비전력이 절감되는 먹스를 포함하는 표시장치 및 그 구동방법을 제공하는 것을 다른 목적으로 한다.
위와 같은 과제의 해결을 위해, 본 발명은, 영상데이터, 데이터제어신호 및 게이트제어신호를 생성하는 타이밍제어부와; 상기 영상데이터와 상기 데이터제어신호를 이용하여 데이터전압을 생성하는 데이터구동부와; 상기 게이트제어신호를 이용하여 게이트전압을 생성하는 게이트구동부와; 다수의 부화소를 포함하고, 상기 데이터전압 및 상기 게이트전압을 이용하여 영상을 표시하는 표시패널과; 상기 데이터전압을 상기 다수의 부화소 중 동일색상의 2개의 부화소에 순차적으로 전달하는 다수의 제1 및 제2먹스스위치를 포함하는 표시장치를 제공한다.
그리고, 상기 데이터전압은, 제1 내지 제6적 데이터전압, 제1 내지 제6녹 데이터전압, 제1 내지 제6청 데이터전압을 포함하고, 상기 다수의 부화소는, 제1수평화소열에 배치되는 제1적, 제1녹, 제1청, 제2적, 제2녹, 제2청 부화소와, 제2수평화소열에 배치되는 제3적, 제3녹, 제3청, 제4적, 제4녹, 제4청 부화소와, 제3수평화소열에 배치되는 제5적, 제5녹, 제5청, 제6적, 제6녹, 제6청 부화소를 포함하고, 상기 다수의 제1먹스스위치는, 제1먹스신호에 따라, 상기 제1, 제3, 제5적 데이터전압을 각각 상기 제1, 제3, 제5적 부화소에 전달하고, 상기 제1, 제3, 제5녹 데이터전압을 각각 상기 제1, 제3, 제5녹 부화소에 전달하고, 상기 제1, 제3, 제5청 데이터전압을 각각 상기 제1, 제3, 제5청 부화소에 전달하고, 상기 다수의 제2먹스스위치는, 제2먹스신호에 따라, 상기 제2, 제4, 제6적 데이터전압을 각각 상기 제2, 제4, 제6적 부화소에 전달하고, 상기 제2, 제4, 제6녹 데이터전압을 각각 상기 제2, 제4, 제6녹 부화소에 전달하고, 상기 제2, 제4, 제6청 데이터전압을 각각 상기 제2, 제4, 제6청 부화소에 전달할 수 있다.
또한, 상기 다수의 제1 및 제2먹스스위치는, 상기 제1, 제2, 제4, 제3, 제5, 제6적 데이터전압을 각각 상기 제1, 제2, 제4, 제3, 제5, 제6적 부화소에 순차적으로 전달하고, 상기 제1, 제2, 제4, 제3, 제5, 제6녹 데이터전압을 각각 상기 제1, 제2, 제4, 제3, 제5, 제6녹 부화소에 순차적으로 전달하고, 상기 제1, 제2, 제4, 제3, 제5, 제6청 데이터전압을 각각 상기 제1, 제2, 제4, 제3, 제5, 제6청 부화소에 순차적으로 전달할 수 있다.
그리고, 상기 데이터구동부는, 상기 영상데이터를 입력 받아 출력하는 다수의 래치와; 상기 다수의 래치로부터 출력되는 상기 영상데이터를 순차적으로 전달하는 다수의 제1 및 제2소스스위치와; 상기 다수의 제1 및 제2소스스위치를 통하여 전달되는 상기 영상데이터를 상기 데이터전압으로 변환하여 순차적으로 출력하는 다수의 디지털 아날로그 변환기를 포함할 수 있다.
또한, 상기 데이터구동부는, 상기 다수의 디지털 아날로그 변환기와 다수의 출력단자 사이에 각각 연결되는 다수의 버퍼를 더 포함할 수 있다.
그리고, 상기 영상데이터는, 제1 내지 제6적 영상데이터, 제1 내지 제6녹 영상데이터, 제1 내지 제6청 영상데이터를 포함하고, 상기 다수의 아날로그 디지털 변환기는, 상기 제1 내지 제6적 영상데이터를 전달받는 제1적 아날로그 디지털 변환기와, 상기 제1 내지 제6녹 영상데이터를 전달받는 제1녹 아날로그 디지털 변환기와, 상기 제1 내지 제6청 영상데이터를 전달받는 제1청 아날로그 디지털 변환기를 포함할 수 있다.
또한, 상기 다수의 래치는, 상기 제1, 제3, 제5적 영상데이터를 입력 받아 순차적으로 출력하는 제1래치와, 상기 제2, 제4, 제6적 영상데이터를 입력 받아 순차적으로 출력하는 제2래치와, 상기 제1, 제3, 제5녹 영상데이터를 입력 받아 순차적으로 출력하는 제3래치와, 상기 제2, 제4, 제6녹 영상데이터를 입력 받아 순차적으로 출력하는 제4래치와, 상기 제1, 제3, 제5청 영상데이터를 입력 받아 순차적으로 출력하는 제5래치와, 상기 제2, 제4, 제6청 영상데이터를 입력 받아 순차적으로 출력하는 제6래치를 포함하고, 상기 제1적 디지털 아날로그 변환기는, 상기 제1소스스위치를 통하여 상기 제1래치의 상기 제1, 제3, 제5적 영상데이터를 전달받고, 상기 제2소스스위치를 통하여 상기 제2래치의 상기 제2, 제4, 제6적 영상데이터를 전달받고, 상기 제1녹 디지털 아날로그 변환기는, 상기 제1소스스위치를 통하여 상기 제3래치의 상기 제1, 제3, 제5녹 영상데이터를 전달받고, 상기 제2소스스위치를 통하여 상기 제4래치의 상기 제2, 제4, 제6녹 영상데이터를 전달받고, 상기 제1청 디지털 아날로그 변환기는, 상기 제1소스스위치를 통하여 상기 제5래치의 상기 제1, 제3, 제5청 영상데이터를 전달받고, 상기 제2소스스위치를 통하여 상기 제6래치의 상기 제2, 제4, 제6청 영상데이터를 전달받을 수 있다.
그리고, 상기 다수의 제1 및 제2소스스위치는, 상기 제1, 제2, 제3, 제4, 제5, 제6적 영상데이터를 상기 제1적 디지털 아날로그 변환기에 순차적으로 전달하고, 상기 상기 제1, 제2, 제3, 제4, 제5, 제6녹 영상데이터를 상기 제1녹 디지털 아날로그 변환기에 순차적으로 전달하고, 상기 상기 제1, 제2, 제3, 제4, 제5, 제6청 영상데이터를 상기 제1청 디지털 아날로그 변환기에 순차적으로 전달할 수 있다.
또한, 상기 다수의 부화소는, 각각 제1 내지 제10트랜지스터와, 스토리지 커패시터와, 발광다이오드를 포함할 수 있다.
한편, 본 발명은, 영상데이터, 데이터제어신호 및 게이트제어신호를 생성하는 단계와; 상기 영상데이터와 상기 데이터제어신호를 이용하여 데이터전압을 생성하는 단계와; 상기 게이트제어신호를 이용하여 게이트전압을 생성하는 단계와; 다수의 제1 및 제2먹스스위치를 통하여 상기 데이터전압을 다수의 부화소 중 동일색상의 2개의 부화소에 순차적으로 전달하는 단계와; 상기 데이터전압 및 상기 게이트전압을 이용하여 상기 다수의 부화소에 영상을 표시하는 단계를 포함하는 표시장치의 구동방법을 제공한다.
본 발명은, 데이터구동부의 하나의 출력단자로부터 순차적으로 출력되는 데이터전압을 먹스를 이용하여 표시패널의 동일 색상의 2개의 부화소에 공급함으로써, 데이터구동부의 디지털아날로그 변환기의 개수가 감소되어 데이터구동부의 크기 및 개수가 감소되고 제조비용이 절감되는 효과를 갖는다.
그리고, 본 발명은, 데이터구동부로부터 출력되는 데이터전압을 먹스를 이용하여 표시패널의 제1행제1열, 제1행제2열, 제2행제2열, 제2행제1열의 동일 색상의 부화소에 순차적으로 공급함으로써, 휘도편차가 감소되어 세로줄 얼룩과 같은 불량이 방지되고, 휘도균일도가 향상되어 광학보상이 최적화 되고, 먹스의 입력신호의 전환이 감소되어 소비전력이 절감되는 효과를 갖는다.
도 1은 본 발명의 제1실시예에 따른 표시장치를 도시한 도면.
도 2는 본 발명의 제1실시예에 따른 표시장치의 부화소를 도시한 도면.
도 3은 본 발명의 제1실시예에 따른 표시장치의 데이터구동부 및 표시패널을 도시한 도면.
도 4는 본 발명의 제1실시예에 따른 표시장치의 데이터구동부 및 표시패널의 다수의 신호를 도시한 파형도.
도 5는 본 발명의 제1실시예에 따른 표시장치의 다수의 부화소에 대한 데이터전압의 공급순서를 도시한 도면.
도 6은 본 발명의 제1실시예에 따른 표시장치의 전달배선 및 데이터배선 사이의 기생용량을 도시한 도면.
도 7은 본 발명의 제2실시예에 따른 표시장치의 데이터구동부 및 표시패널을 도시한 도면.
도 8은 본 발명의 제2실시예에 따른 표시장치의 데이터구동부 및 표시패널의 다수의 신호를 도시한 파형도.
도 9는 본 발명의 제2실시예에 따른 표시장치의 다수의 부화소에 대한 데이터전압의 공급순서를 도시한 도면.
도 10은 본 발명의 제2실시예에 따른 표시장치의 적, 녹, 청 부화소(SPr, SPg, SPb)를 도시한 도면.
도 11은 본 발명의 제2실시예에 따른 표시장치의 전달배선 및 데이터배선 사이의 기생용량을 도시한 도면.
도 12a는 본 발명의 제1 및 제2실시예에 따른 표시장치의 데이터구동부를 도시한 도면.
도 12b는 본 발명의 제1 및 제2실시예에 따른 표시장치를 도시한 도면.
도 12c는 본 발명의 제1 및 제2실시예에 따른 표시장치를 플렉시블 터치표시장치에 적용한 경우를 도시한 도면.
이하, 첨부한 도면을 참조하여 본 발명에 따른 표시장치 및 그 구동방법을 설명한다.
도 1은 본 발명의 제1실시예에 따른 표시장치를 도시한 도면으로, 표시장치는 유기발광다이오드 표시장치(organic light emitting diode display device: OLED display device) 일 수 있다.
도 1에 도시한 바와 같이, 본 발명의 제1실시예에 따른 표시장치(110)는, 타이밍제어부(120), 데이터구동부(130), 게이트구동부(140) 및 표시패널(150)을 포함한다.
타이밍제어부(120)는, 그래픽카드 또는 TV시스템과 같은 외부시스템(미도시)으로부터 전달되는 영상신호, 데이터인에이블신호, 수평동기신호, 수직동기신호, 클럭 등의 다수의 타이밍신호를 이용하여 영상데이터, 데이터제어신호 및 게이트제어신호를 생성할 수 있다. 그리고, 타이밍제어부(120)는, 생성된 영상데이터 및 데이터제어신호는 데이터구동부(130)로 전달하고, 생성된 게이트제어신호는 게이트구동부(140)로 전달한다.
데이터구동부(130)는, 타이밍제어부(120)로부터 전달되는 데이터제어신호 및 영상데이터를 이용하여 데이터전압(데이터신호)을 생성하고, 생성된 데이터전압을 표시패널(150)의 데이터배선(DL)에 인가한다.
게이트구동부(140)는, 타이밍제어부(120)로부터 전달되는 게이트제어신호를 이용하여 게이트전압(게이트신호)을 생성하고, 생성된 게이트전압을 표시패널(150)의 게이트배선(GL)에 인가한다.
여기서, 게이트구동부(140)는, 게이트배선(GL), 데이터배선(DL) 및 화소(P)가 형성되는 표시패널(150)의 기판에 함께 형성되는 게이트-인-패널(gate in panel: GIP) 타입일 수 있다.
표시패널(150)은, 게이트전압 및 데이터전압을 이용하여 영상을 표시한다. 표시패널(150)은, 영상을 표시하기 위하여, 표시영역에 배치되는 다수의 화소(P), 다수의 게이트배선(GL), 다수의 데이터배선(DL)을 포함한다.
다수의 화소(P) 각각은 적, 녹, 청 부화소(SPr, SPg, SPb)를 포함하고, 게이트배선(GL) 및 데이터배선(DL)은 서로 교차하여 적, 녹, 청 부화소(SPr, SPg, SPb)를 정의하고, 적, 녹, 청 부화소(SPr, SPg, SPb)는 각각 게이트배선(GL) 및 데이터배선(DL)에 연결된다.
표시장치(110)가 유기발광다이오드 표시장치인 경우, 적, 녹, 청 부화소(SPr, SPg, SPb)는 각각 스위칭 박막트랜지스터, 구동 박막트랜지스터 및 센싱 박막트랜지스터와 같은 다수의 박막트랜지스터와, 스토리지 커패시터 및 발광다이오드를 포함할 수 있다.
표시패널(150)의 각 부화소의 구성을 도면을 참조하여 설명한다.
도 2는 본 발명의 제1실시예에 따른 표시장치의 부화소를 도시한 도면으로, 도 1을 함께 참조하여 설명한다.
도 2에 도시한 바와 같이, 본 발명의 제1실시예에 따른 표시장치(110)의 표시패널(150)의 적, 녹, 청 부화소(SPr, SPg, SPb) 각각은 제1 내지 제10트랜지스터(T1 내지 T10), 스토리지 커패시터(Cst), 발광다이오드(Del)를 포함한다.
예를 들어, 제1 내지 제10트랜지스터(T1 내지 T10)는 P타입 일 수 있다.
스위칭트랜지스터인 제1트랜지스터(T1)는 제n게이트전압(Scan(n))에 따라 스위칭 되어 데이터전압(Vdata)을 전달하는데, 제1트랜지스터(T1)의 게이트전극은 제n게이트배선의 제n게이트전압(Scan(n))을 인가 받고, 제1트랜지스터(T1)의 소스전극은 데이터배선(DL)에 연결되고, 제1트랜지스터(T1)의 드레인전극은 제2 및 제4트랜지스터(T2, T4)의 소스전극에 연결된다.
구동트랜지스터인 제2트랜지스터(T2)는 스토리지 커패시터(Cst)의 일전극의 전압에 따라 스위칭 되는데, 제2트랜지스터(T2)의 게이트전극은 스토리지 커패시터(Cst)의 일전극, 제5트랜지스터(T5)의 드레인전극, 제8트랜지스터(T8)의 소스전극에 연결되고, 제2트랜지스터(T2)의 소스전극은 제1트랜지스터(T1)의 드레인전극, 제4트랜지스터(T4)의 소스전극에 연결되고, 제2트랜지스터(T2)의 드레인전극은 제3 및 제5트랜지스터(T3, T5)의 소스전극에 연결된다.
제3트랜지스터(T3)는 제n발광전압(Em(n))에 따라 스위칭 되는데, 제3트랜지스터(T3)의 게이트전극은 제n발광전압(Em(n))을 인가 받고, 제3트랜지스터(T3)의 소스전극은 제2트랜지스터(T2)의 드레인전극, 제5트랜지스터(T5)의 소스전극에 연결되고, 제3트랜지스터(T3)의 드레인전극은 제6트랜지스터(T6)의 소스전극, 발광다이오드(Del)의 양극에 연결된다.
제4트랜지스터(T4)는 제n발광전압(Em(n))에 따라 스위칭 되는데, 제4트랜지스터(T4)의 게이트전극은 제n발광전압(Em(n))을 인가 받고, 제4트랜지스터(T4)의 소스전극은 제1트랜지스터(T1)의 드레인전극, 제2트랜지스터(T2)의 소스전극에 연결되고, 제4트랜지스터(T3)의 드레인전극은 고전위전압(VDD)을 인가 받고 제7트랜지스터(T7)의 소스전극에 연결된다.
제5트랜지스터(T5)는 제n게이트전압(Scan(n))에 따라 스위칭 되는데, 제5트랜지스터(T5)의 게이트전극은 제n게이트전압(Scan(n))을 인가 받고, 제5트랜지스터(T5)의 소스전극은 제2트랜지스터(T2)의 드레인전극, 제3트랜지스터(T3)의 소스전극에 연결되고, 제5트랜지스터(T5)의 드레인전극은 제2트랜지스터(T2)의 게이트전극, 스토리지 커패시터(Cst)의 일전극, 제8트랜지스터(T8)의 소스전극에 연결된다.
제6트랜지스터(T6)는 제n게이트전압(Scan(n))에 따라 스위칭 되는데, 제6트랜지스터(T6)의 게이트전극은 제n게이트전압(Scan(n))을 인가 받고, 제6트랜지스터(T6)의 소스전극은 제3트랜지스터(T3)의 드레인전극, 발광다이오드(Del)의 양극에 연결되고, 제6트랜지스터(T6)의 드레인전극은 초기화전압(Vini)을 인가 받고 제8트랜지스터(T8)의 드레인전극에 연결된다.
제7트랜지스터(T7)는 제n발광전압(Em(n))에 따라 스위칭 되는데, 제7트랜지스터(T7)의 게이트전극은 제n발광전압(Em(n))을 인가 받고, 제7트랜지스터(T7)의 소스전극은 고전위전압(VDD)을 인가 받고, 제7트랜지스터(T7)의 드레인전극은 스토리지 커패시터(Cst)의 타전극, 제9 및 제10트랜지스터(T9, T10)의 소스전극에 연결된다.
제8트랜지스터(T8)는 제(n-1)게이트전압(Scan(n-1))에 따라 스위칭 되는데, 제8트랜지스터(T8)의 게이트전극은 제(n-1)게이트전압(Scan(n-1))을 인가 받고, 제8트랜지스터(T8)의 소스전극은 스토리지 커패시터(Cst)의 일전극, 제2트랜지스터(T2)의 게이트전극, 제5트랜지스터(T5)의 드레인전극에 연결되고, 제8트랜지스터(T8)의 드레인전극은 초기화전압(Vini)을 인가 받고 제6트랜지스터(T6)의 드레인전극에 연결된다.
제9트랜지스터(T9)는 제n게이트전압(Scan(n))에 따라 스위칭 되는데, 제9트랜지스터(T9)의 게이트전극은 제n게이트전압(Scan(n))을 인가 받고, 제9트랜지스터(T9)의 소스전극은 스토리지 커패시터(Cst)의 타전극, 제7트랜지스터(T7)의 드레인전극에 연결되고, 제9트랜지스터(T9)의 드레인전극은 기준전압(Vref)을 인가 받는다.
제10트랜지스터(T10)는 제(n-1)게이트전압(Scan(n-1))에 따라 스위칭 되는데, 제10트랜지스터(T10)의 게이트전극은 제(n-1)게이트전압(Scan(n-1))을 인가 받고, 제10트랜지스터(T10)의 소스전극은 스토리지 커패시터(Cst)의 타전극, 제7트랜지스터(T7)의 드레인전극에 연결되고, 제10트랜지스터(T10)의 드레인전극은 기준전압(Vref)을 인가 받는다.
발광다이오드(Del)는 제3트랜지스터(T3)와 저전위전압(VSS) 사이에 연결되고, 제2트랜지스터(T2)의 전류에 비례하는 휘도의 빛을 방출한다.
제1 내지 제10트랜지스터(T1 내지 T10)와 스토리지 커패시터(Cst)의 동작에 따라 발광다이오드(Del)가 빛을 방출하여 영상을 표시하는데, 이러한 부화소를 이용하여 사용시간에 따른 문턱전압 변동 또는 발광다이오드의 열화를 보상할 수 있고, 발광다이오드(Del)를 발광시간에 대응되는 듀티비(duty ratio)에 따라 구동하여 휘도를 조절할 수 있다.
표시장치(110)의 데이터구동부 및 표시패널의 구성 및 동작을 도면을 참조하여 설명한다.
도 3은 본 발명의 제1실시예에 따른 표시장치의 데이터구동부 및 표시패널을 도시한 도면이고, 도 4는 본 발명의 제1실시예에 따른 표시장치의 데이터구동부 및 표시패널의 다수의 신호를 도시한 파형도이고, 도 5는 본 발명의 제1실시예에 따른 표시장치의 다수의 부화소에 대한 데이터전압의 공급순서를 도시한 도면으로, 도 1 및 도 2를 함께 참조하여 설명한다.
도 3에 도시한 바와 같이, 본 발명의 제1실시예에 따른 표시장치(110)의 데이터구동부(130)는 다수의 래치(L1 내지 L6), 다수의 제1 및 제2소스스위치(ST1, ST2), 다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACr2, DACg1, DACg2, DACb1, DACb2) 및 다수의 버퍼(BF1 내지 BF3)를 포함할 수 있다. 그리고, 본 발명의 제1실시예에 따른 표시장치(110)의 표시패널(150)은 다수의 제1 및 제2먹스스위치(MT1, MT2), 그리고 다수의 적, 녹, 청 부화소(SPr, SPg, SPb)를 포함한다.
데이터구동부(130)는 표시패널(150)의 표시영역 외측의 비표시영역에 연결되고, 다수의 제1 및 제2먹스스위치(MT1, MT2)는 표시패널(150)의 비표시영역에 배치될 수 있다.
다수의 래치(LT1 내지 LT6)는, 타이밍제어부(120)로부터 각 색상의 영상데이터를 순차적으로 입력 받아 1클럭에 대응되는 시간 동안 저장한 후, 다수의 제1 및 제2소스스위치(ST1, ST2)를 통하여 각 색상의 영상데이터를 다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACr2, DACg1, DACg2, DACb1, DACb2)로 순차적으로 출력한다.
예를 들어, 제1래치(LT1)에는 제1, 제3, 제5적 영상데이터(R1, R3, R5)가 순차적으로 입력 및 출력 되고, 제2래치(LT2)에는 제1, 제3, 제5녹 영상데이터(G1, G3, G5)가 순차적으로 입력 및 출력 되고, 제3래치(LT3)에는 제1, 제3, 제5청 영상데이터(B1, B3, B5)가 순차적으로 입력 및 출력 될 수 있다. 그리고, 제4래치(LT4)에는 제2, 제4, 제6적 영상데이터(R2, R4, R6)가 순차적으로 입력 및 출력 되고, 제5래치(LT5)에는 제2, 제4, 제6녹 영상데이터(G2, G4, G6)가 순차적으로 입력 및 출력 되고, 제6래치(LT6)에는 제2, 제4, 제6청 영상데이터(B2, B4, B6)가 순차적으로 입력 및 출력 될 수 있다.
다수의 제1 및 제2소스스위치(ST1, ST2)는 제1 및 제2소스인에이블신호(SOE1, SOE2)에 따라 인접 래치(LT1 내지 LT6)로부터 출력되는 각 색상의 영상데이터를 다른 타이밍에 다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACr2, DACg1, DACg2, DACb1, DACb2)로 순차적으로 전달한다.
예를 들어, 다수의 제1소스스위치(ST1)는 제1소스인에이블신호(SOE1)에 따라, 제1래치(LT1)의 제1, 제3, 제5적 영상데이터(R1, R3, R5)를 제1적 디지털 아날로그 변환기(DACr1)로 순차적으로 전달하고, 제3래치(LT3)의 제1, 제3, 제5청 영상데이터(B1, B3, B5)를 제1청 디지털 아날로그 변환기(DACb1)로 순차적으로 전달하고, 제5래치(LT5)의 제2, 제4, 제6녹 영상데이터(G2, G4, G6)를 제2녹 디지털 아날로그 변환기(DACg2)로 순차적으로 전달할 수 있다.
그리고, 다수의 제2소스스위치(ST2)는 제2소스인에이블신호(SOE2)에 따라, 제2래치(LT2)의 제1, 제3, 제5녹 영상데이터(G1, G3, G5)를 제1녹 디지털 아날로그 변환기(DACg1)로 순차적으로 전달하고, 제4래치(LT4)의 제2, 제4, 제6적 영상데이터(R2, R4, R6)를 제2적 디지털 아날로그 변환기(DACr2)로 순차적으로 전달하고, 제6래치(LT6)의 제2, 제4, 제6청 영상데이터(B2, B4, B6)를 제2청 디지털 아날로그 변환기(DACb2)로 순차적으로 전달할 수 있다.
다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACr2, DACg1, DACg2, DACb1, DACb2)는 다수의 래치(LT1 내지 LT6)로부터 입력 받은 영상데이터를 데이터전압으로 변환하여 순차적으로 출력한다.
예를 들어, 제1적 디지털 아날로그 변환기(DACr1)는 제1래치(LT1)의 제1, 제3, 제5적 영상데이터(R1, R3, R5)를 제1, 제3, 제5적 데이터전압(Vr1, Vr3, Vr5)으로 변환하여 제1버퍼(BF1)에 전달하고, 제1녹 디지털 아날로그 변환기(DACg1)는 제2래치(LT2)의 제1, 제3, 제5녹 영상데이터(G1, G3, G5)를 제1, 제3, 제5녹 데이터전압(Vg1, Vg3, Vg5)으로 변환하여 제1버퍼(BF1)에 전달할 수 있다. 그리고, 제1청 디지털 아날로그 변환기(DACb1)는 제3래치(LT3)의 제1, 제3, 제5청 영상데이터(B1, B3, B5)를 제1, 제3, 제5청 데이터전압(Vb1, Vb3, Vb5)으로 변환하여 제2버퍼(BF2)에 전달하고, 제2적 디지털 아날로그 변환기(DACr2)는 제4래치(LT4)의 제2, 제4, 제6적 영상데이터(R2, R4, R6)를 제2, 제4, 제6적 데이터전압(Vr2, Vr4, Vr6)으로 변환하여 제2버퍼(BF2)에 전달할 수 있다. 또한, 제2녹 디지털 아날로그 변환기(DACg2)는 제5래치(LT5)의 제2, 제4, 제6녹 영상데이터(G2, G4, G6)를 제2, 제4, 제6녹 데이터전압(Vg2, Vg4, Vg6)으로 변환하여 제3버퍼(BF3)에 전달하고, 제2청 디지털 아날로그 변환기(DACb2)는 제6래치(LT6)의 제2, 제4, 제6청 영상데이터(B2, B4, B6)를 제2, 제4, 제6청 데이터전압(Vb2, Vb4, Vb6)으로 변환하여 제3버퍼(BF3)에 전달할 수 있다.
다수의 버퍼(BF1, BF2, BF3)는 다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACr2, DACg1, DACg2, DACb1, DACb2)로부터 입력 받은 다수의 데이터전압을 안정화하여 출력단자(채널)를 통하여 순차적으로 출력한다.
예를 들어, 제1버퍼(BF1)는 제1출력단자를 통하여 제1적, 제1녹 디지털 아날로그 변환기(DACr1, DACg1)의 제1적, 제1녹, 제3적, 제3녹, 제5적, 제5녹 데이터전압(Vr1, Vg1, Vr3, Vg3, Vr5, Vg5)을 순차적으로 출력할 수 있다. 그리고, 제2버퍼(BF2)는 제2출력단자를 통하여 제1청, 제2적 디지털 아날로그 변환기(DACb1, DACr2)의 제1청, 제2적, 제3청, 제4적, 제5청, 제6적 데이터전압(Vb1, Vr2, Vb3, Vr4, Vb5, Vr6)을 순차적으로 출력할 수 있다. 또한, 제3버퍼(BF3)는 제3출력단자를 통하여 제2녹, 제2청 디지털 아날로그 변환기(DACg2, DACb2)의 제2녹, 제2청, 제4녹, 제4청, 제6녹, 제6청 데이터전압(Vg2, Vb2, Vg4, Vb4, Vg6, Vb6)을 순차적으로 출력할 수 있다.
다수의 제1 및 제2먹스스위치(MT1, MT2)는 제1 및 제2먹스신호(MUX1, MUX2)에 따라 다수의 버퍼(BF1, BF2, BF3)로부터 출력되는 다수의 전압을 데이터배선(DL)에 순차적으로 전달한다.
예를 들어, 다수의 제1먹스스위치(MT1)는 제1먹스신호(MUX1)에 따라, 제1버퍼(BF1)의 제1적, 제3적, 제5적 데이터전압(Vr1, Vr3, Vr5)을 제1데이터배선에 순차적으로 전달하고, 제2버퍼(BF2)의 제1청, 제3청, 제5청 데이터전압(Vb1, Vb3, Vb5)을 제3데이터배선에 순차적으로 전달하고, 제3버퍼(BF3)의 제2녹, 제4녹, 제6녹 데이터전압(Vg2, Vg4, Vg6)을 제5데이터배선에 순차적으로 전달할 수 있다.
그리고, 다수의 제2먹스스위치(MT2)는 제2먹스신호(MUX2)에 따라, 제1버퍼(BF1)의 제1녹, 제3녹, 제5녹 데이터전압(Vg1, Vg3, Vg5)을 제2데이터배선에 순차적으로 전달하고, 제2버퍼(BF2)의 제2적, 제4적, 제6적 데이터전압(Vr2, Vr4, Vr6)을 제4데이터배선에 순차적으로 전달하고, 제3버퍼(BF3)의 제2청, 제4청, 제6청 데이터전압(Vb2, Vb4, Vb6)을 제6데이터배선에 순차적으로 전달할 수 있다.
다수의 적, 녹, 청 부화소(SPr, SPg, SPb)는 다수의 제1 및 제2먹스스위치(MT1, MT2)와 데이터배선(DL)을 통하여 전달되는 다수의 데이터전압을 이용하여 영상을 표시한다.
여기서, 각 부화소(SPr, SPg, SPb)가 데이터배선(DL) 및 게이트배선(GL)에 연결되는 것은 각 부화소(SPr, SPg, SPb)의 제1트랜지스터(도 2의 T1)의 소스전극 및 게이트전극이 각각 데이터배선(DL) 및 게이트배선(GL)에 연결되는 것을 의미한다.
예를 들어, 제1수평화소열에 배치되는 제1적, 제1녹, 제1청, 제2적, 제2녹, 제2청 부화소(SPr1, SPg1, SPb1, SPr2, SPg2, SPb2)는 각각 제1적, 제1녹, 제1청, 제2적, 제2녹, 제2청 데이터전압(Vr1, Vg1, Vb1, Vr2, Vg2, Vb2)에 대응되는 휘도의 빛을 방출할 수 있다. 그리고, 제2수평화소열에 배치되는 제3적, 제3녹, 제3청, 제4적, 제4녹, 제4청 부화소(SPr3, SPg3, SPb3, SPr4, SPg4, SPb4)는 각각 제3적, 제3녹, 제3청, 제4적, 제4녹, 제4청 데이터전압(Vr3, Vg3, Vb3, Vr4, Vg4, Vb4)에 대응되는 휘도의 빛을 방출할 수 있다. 또한, 제3수평화소열에 배치되는 제5적, 제5녹, 제5청, 제6적, 제6녹, 제6청 부화소(SPr5, SPg5, SPb5, SPr6, SPg6, SPb6)는 각각 제5적, 제5녹, 제5청, 제6적, 제6녹, 제6청 데이터전압(Vr5, Vg5, Vb5, Vr6, Vg6, Vb6)에 대응되는 휘도의 빛을 방출할 수 있다.
구체적으로, 도 4에 도시한 바와 같이, 제1시간구간(TP1) 동안 제(n-1)게이트전압(Scan(n-1))이 로우레벨 전압이 되고 제8 및 제10트랜지스터(T8, T10)가 턴-온(turn-on) 되고 스토리지 커패시터(Cst)의 양단이 각각 초기화전압(Vini) 및 기준전압(Vref)이 되어 초기화 된다.
제1시간구간(TP1) 이후의 제2시간구간(TP2) 동안 제n게이트전압(Scan(n))이 로우레벨 전압이 되고 제1, 제5, 제6 및 제9트랜지스터(T1, T5, T6, T9)가 턴-온(turn-on) 되고 스토리지 커패시터(Cst)의 양단이 각각 데이터전압(Vdata)과 문턱전압(Vth)의 합(Vdata+Vth) 및 기준전압(Vref)이 되어 보상된 데이터전압이 저장된다.
제1 및 제2시간구간(TP1, TP2) 사이의 제3시간구간(TP3) 동안 제1먹스신호(MUX1)가 로우레벨 전압이 되고 다수의 제1먹스트랜지스터(MT1)가 턴-온 되고, 제3시간구간(TP3)보다 넓고 제3시간구간(TP3)에 중첩되는 제5시간구간(TP5) 동안 제1래치(LT1)의 제1, 제3, 제5적 영상데이터(R1, R3, R5: RGB1(R))가 입력되고, 그 결과 제5시간구간(TP5) 동안 제1, 제3, 제5적 데이터전압(Vr1, Vr3, Vr5)이 각각 제1, 제2, 제3수평화소열의 제1, 제3, 제5적 부화소(SPr1, SPr3, SPr5)에 순차적으로 전달된다.
제3시간구간(TP3)에 이어지고 제2시간구간(TP2)에 중첩되는 제4시간구간(TP4) 동안 제2먹스신호(MUX2)가 로우레벨 전압이 되고 다수의 제2먹스트랜지스터(MT2)가 턴-온 되고, 제4시간구간(TP4)보다 넓고 제4시간구간(TP4)에 중첩되는 제6시간구간(TP6) 동안 제2래치(LT2)의 제1, 제3, 제5녹 영상데이터(G1, G3, G5: RGB2(G))가 입력되고, 그 결과 제6시간구간(TP6) 동안 제1, 제3, 제5녹 데이터전압(Vg1, Vg3, Vg5)이 각각 제1, 제2, 제3수평화소열의 제1, 제3, 제5녹 부화소(SPg1, SPg3, SPg5)에 순차적으로 전달된다.
이에 따라, 제1수평화소열에서는, 제5시간구간(TP5) 동안 제1적, 제1청, 제2녹 데이터전압(Vr1, Vb1, Vg2)이 각각 제1적, 제1청, 제2녹 부화소(SPr1, SPb1, SPg2)에 동시에 전달되고, 제5시간구간(TP6) 이후의 제6시간구간(TP6) 동안 제1녹, 제2적, 제2청 데이터전압(Vg1, Vr2, Vb2)이 각각 제1녹, 제2적, 제2청 부화소(SPg1, SPr2, SPb2)에 동시에 전달된다.
제2수평화소열에서는, 제5시간구간(TP5) 동안 제3적, 제3청, 제4녹 데이터전압(Vr3, Vb3, Vg4)이 각각 제3적, 제3청, 제4녹 부화소(SPr3, SPb3, SPg4)에 동시에 전달되고, 제5시간구간(TP6) 이후의 제6시간구간(TP6) 동안 제3녹, 제4적, 제4청 데이터전압(Vg3, Vr4, Vb4)이 각각 제3녹, 제4적, 제4청 부화소(SPg3, SPr4, SPb4)에 동시에 전달된다.
제3수평화소열에서는, 제5시간구간(TP5) 동안 제5적, 제5청, 제6녹 데이터전압(Vr5, Vb5, Vg6)이 각각 제5적, 제5청, 제6녹 부화소(SPr5, SPb5, SPg6)에 동시에 전달되고, 제5시간구간(TP6) 이후의 제6시간구간(TP6) 동안 제5녹, 제5적, 제6청 데이터전압(Vg5, Vr6, Vb6)이 각각 제5녹, 제6적, 제6청 부화소(SPg5, SPr6, SPb6)에 동시에 전달된다.
이러한 데이터전압의 인가 결과, 도 5에 도시한 바와 같이, 다수의 수평화소열 각각에서는, 적, 녹, 청 부화소(SPr, SPg, SPb)의 인접한 2개 중 왼쪽 부화소에 먼저(1st) 데이터전압이 전달되고 오른쪽 부화소에 나중에(2nd) 데이터전압이 인가된다.
이와 같이, 본 발명의 제1실시예에 따른 표시장치(110)에서는, 데이터구동부(130)의 1개의 출력단자(채널)로부터 순차적으로 출력되는 데이터전압이 표시패널(150)의 다수의 제1 및 제2먹스스위치(MT1, MT2)를 통하여 동일한 수평화소열의 인접한 2개의 부화소에 순차적으로 전달된다.
이에 따라, 데이터구동부(130)의 출력단자의 개수(핀수)가 감소되고, 그 결과 필요한 데이터구동부(집적회로)(130)의 개수가 감소되어 제조비용이 절감된다.
그런데, 본 발명의 제1실시예에 따른 표시장치(110)에서는, 도 3 및 도 5에 도시된 바와 같이, 다수의 수평화소열의 인접한 2개의 부화소에 데이터전압이 지그재그 형상으로 인가된다.
즉, 모든 수평화소열의 인접한 2개의 부화소에서, 왼쪽 부화소에 데이터전압이 첫 번째(1st)로 인가되고, 오른쪽 부화소에 데이터전압이 두 번째(2nd)로 인가되는데, 첫 번째(1st)로 인가되는 데이터전압의 충전시간이 두 번째(2nd)로 인가되는 데이터전압의 충전시간보다 길어서 첫 번째(1st)로 인가되는 데이터전압이 두 번째(2nd)로 인가되는 데이터전압보다 높은 휘도의 빛을 방출할 수 있다.
이와 같이, 데이터전압의 인가 순서의 차이는 데이터전압의 충전 정도의 차이와 그에 따른 휘도편차를 야기할 수 있으며, 그 결과 세로줄 얼룩과 같은 불량이 발생할 수 있다.
그리고, 본 발명의 제1실시예에 따른 표시장치(110)에 대하여 카메라와 같은 휘도 감지장치를 이용한 광학보상을 수행할 경우, 도 5에 도시된 바와 같이 휘도편차에 의한 휘도 불균일을 고려하여야 하므로 부화소에 대응되는 제1분해능(R1)(해상도)을 갖는 휘도 감지장치를 사용해야 하는 제한이 있다.
도 6은 본 발명의 제1실시예에 따른 표시장치의 전달배선 및 데이터배선 사이의 기생용량을 도시한 도면으로, 도 1 내지 도 5를 함께 참조하여 설명한다.
도 6에 도시한 바와 같이, 본 발명의 제1실시예에 따른 표시장치(110)에서는, 각 부화소의 구동소자를 간소화 하기 위하여 인접한 적, 녹, 청 부화소(SPr, SPg, SPb)의 제1노드(N1)를 전달배선(TL)을 통하여 연결하고 1쌍의 제9 및 제10트랜지스터(T9, T10)로 적, 녹, 청 부화소(SPr, SPg, SPb)에 기준전압(Vref)을 공급하는데, 이에 따라 전달배선(TL)과 각 부화소의 데이터배선(DL)이 중첩하여 기생용량(Cpara)이 발생한다.
여기서, 듀티비에 따라 발광다이오드(Del)가 빛을 방출하지 않는 구간에서는 오프에 대응되는 발광전압(Em(n))에 따라 제7트랜지스터(T7)가 턴-오프(turn-off) 되어 고전위전압(VDD)이 인가되지 않고 제1노드(N1)가 플로팅(floating) 된다.
이에 따라, 제3시간구간(TP3)에 제1적, 제1청, 제2녹 데이터전압(Vr1, Vb1, Vg2)이 데이터배선(DL)을 통하여 전달된 후, 제1녹, 제2적, 제2청 데이터전압(Vg1, Vr2, Vb2)이 데이터배선(DL)을 통하여 전달되는 제4시간구간(TP4) 동안 기생용량(Cpara)을 통한 제1녹, 제2적, 제2청 데이터전압(Vg1, Vr2, Vb2)의 커플링에 의하여 이미 공급되어 부화소에 충전되어 있는 제1적, 제1청, 제2녹 데이터전압(Vr1, Vb1, Vg2)이 변동되어 색감 차이가 발생할 수 있다.
본 발명의 제2실시예에 따른 표시장치에서는 제1 및 제2먹스스위치를 통하여 동일색상의 부화소에 순차적으로 데이터전압을 전달함으로써, 단점을 개선할 수 있는데, 이를 도면을 참조하여 설명한다.
도 7은 본 발명의 제2실시예에 따른 표시장치의 데이터구동부 및 표시패널을 도시한 도면이고, 도 8은 본 발명의 제2실시예에 따른 표시장치의 데이터구동부 및 표시패널의 다수의 신호를 도시한 파형도이고, 도 9는 본 발명의 제2실시예에 따른 표시장치의 다수의 부화소에 대한 데이터전압의 공급순서를 도시한 도면으로, 제1실시예와 동일한 부분에 대한 설명은 생략한다.
도 7에 도시한 바와 같이, 본 발명의 제2실시예에 따른 표시장치(210)(도 11b)의 데이터구동부(230)는 다수의 래치(L1 내지 L6), 다수의 제1 및 제2소스스위치(ST1, ST2), 다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACg1, DACb1), 다수의 버퍼(BF1 내지 BF3)를 포함할 수 있다. 그리고, 본 발명의 제2실시예에 따른 표시장치(210)의 표시패널(250)은 다수의 제1 및 제2먹스스위치(MT1, MT2), 그리고 다수의 적, 녹, 청 부화소(SPr, SPg, SPb)를 포함한다.
데이터구동부(230)는 표시패널(250)의 표시영역 외측의 비표시영역에 연결되고, 다수의 제1 및 제2먹스스위치(MT1, MT2)는 표시패널(250)의 비표시영역에 배치될 수 있다.
다수의 래치(LT1 내지 LT6)는, 타이밍제어부로부터 각 색상의 영상데이터를 순차적으로 입력 받아 1클럭에 대응되는 시간 동안 저장한 후, 다수의 제1 및 제2소스스위치(ST1, ST2)를 통하여 각 색상의 영상데이터를 다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACg1, DACb1)로 순차적으로 출력한다.
예를 들어, 제1래치(LT1)에는 제1, 제3, 제5적 영상데이터(R1, R3, R5)가 순차적으로 입력 및 출력 되고, 제2래치(LT2)에는 제2, 제4, 제6적 영상데이터(R2, R4, R6)가 순차적으로 및 출력 입력 되고, 제3래치(LT3)에는 제1, 제3, 제5녹 영상데이터(G1, G3, G5)가 순차적으로 입력 및 출력 될 수 있다. 그리고, 제4래치(LT4)에는 제2, 제4, 제6녹 영상데이터(G2, G4, G6)가 순차적으로 입력 및 출력 되고, 제5래치(LT5)에는 제1, 제3, 제5청 영상데이터(B1, B3, B5)가 순차적으로 입력 및 출력 되고, 제6래치(LT6)에는 제2, 제4, 제6청 영상데이터(B2, B4, B6)가 순차적으로 입력 및 출력 될 수 있다.
다수의 제1 및 제2소스스위치(ST1, ST2)는 제1 및 제2소스인에이블신호(SOE1, SOE2)에 따라 인접 래치(LT1 내지 LT6)로부터 출력되는 각 색상의 영상데이터를 다른 타이밍에 다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACg1, DACb1)로 순차적으로 전달한다.
예를 들어, 다수의 제1소스스위치(ST1)는 제1소스인에이블신호(SOE1)에 따라, 제1래치(LT1)의 제1, 제3, 제5적 영상데이터(R1, R3, R5)를 제1적 디지털 아날로그 변환기(DACr1)로 순차적으로 전달하고, 제3래치(LT3)의 제1, 제3, 제5녹 영상데이터(G1, G3, G5)를 제1녹 디지털 아날로그 변환기(DACg1)로 순차적으로 전달하고, 제5래치(LT5)의 제1, 제3, 제5청 영상데이터(B1, B3, B5)를 제1청 디지털 아날로그 변환기(DACb1)로 순차적으로 전달할 수 있다.
그리고, 다수의 제2소스스위치(ST2)는 제2소스인에이블신호(SOE2)에 따라, 제2래치(LT2)의 제2, 제4, 제6적 영상데이터(R2, R4, R6)를 제1적 디지털 아날로그 변환기(DACr1)로 순차적으로 전달하고, 제4래치(LT4)의 제2, 제4, 제6녹 영상데이터(G2, G4, G6)를 제1녹 디지털 아날로그 변환기(DACg1)로 순차적으로 전달하고, 제6래치(LT6)의 제2, 제4, 제6청 영상데이터(B2, B4, B6)를 제2청 디지털 아날로그 변환기(DACb2)로 순차적으로 전달할 수 있다.
다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACg1, DACb1)는 다수의 래치(LT1 내지 LT6)로부터 입력 받은 영상데이터를 데이터전압으로 변환하여 순차적으로 출력한다.
예를 들어, 제1적 디지털 아날로그 변환기(DACr1)는 제1 및 제2래치(LT1, LT2)의 제1, 제2, 제4, 제3, 제5, 제6적 영상데이터(R1, R2, R4, R3, R5, R6)를 제1, 제2, 제4, 제3, 제5, 제6적 데이터전압(Vr1, Vr2, Vr4, Vr3, Vr5, Vr6)으로 변환하여 제1버퍼(BF1)에 순차적으로 전달할 수 있다. 그리고, 제1녹 디지털 아날로그 변환기(DACg1)는 제3 및 제4래치(LT3, LT4)의 제1, 제2, 제4, 제3, 제5, 제6녹 영상데이터(G1, G2, G4, G3, G5, G6)를 제1, 제2, 제4, 제3, 제5, 제6녹 데이터전압(Vg1, Vg2, Vg4, Vg3, Vg5, Vg6)으로 변환하여 제2버퍼(BF2)에 순차적으로 전달할 수 있다. 또한, 제1청 디지털 아날로그 변환기(DACb1)는 제5 및 제6래치(LT5)의 제1, 제2, 제4, 제3, 제5, 제6청 영상데이터(B1, B2, B4, B3, B5, B6)를 제1, 제2, 제4, 제3, 제5, 제6청 데이터전압(Vb1, Vb2, Vb4, Vb3, Vb5, Vb6)으로 변환하여 제3버퍼(BF3)에 순차적으로 전달할 수 있다.
다수의 버퍼(BF1, BF2, BF3)는 다수의 적, 녹, 청 디지털 아날로그 변환기(DACr1, DACg1, DACb1)로부터 입력 받은 다수의 데이터전압을 안정화하여 출력단자(채널)를 통하여 순차적으로 출력한다.
예를 들어, 제1버퍼(BF1)는 제1출력단자를 통하여 제1적 디지털 아날로그 변환기(DACr1)의 제1, 제2, 제4, 제3, 제5, 제6적 데이터전압(Vr1, Vr2, Vr4, Vr3, Vr5, Vr6)을 순차적으로 출력하고, 제2버퍼(BF2)는 제2출력단자를 통하여 제1녹 디지털 아날로그 변환기(DACg1)의 제1, 제2, 제4, 제3, 제5, 제6녹 데이터전압(Vg1, Vg2, Vg4, Vg3, Vg5, Vg6)을 순차적으로 출력하고, 제3버퍼(BF3)는 제3출력단자를 통하여 제1청 디지털 아날로그 변환기(DACb1)의 제1, 제2, 제4, 제3, 제5, 제6청 데이터전압(Vb1, Vb2, Vb4, Vb3, Vb5, Vb6)을 순차적으로 출력할 수 있다.
다수의 제1 및 제2먹스스위치(MT1, MT2)는 제1 및 제2먹스신호(MUX1, MUX2)에 따라 다수의 버퍼(BF1, BF2, BF3)로부터 출력되는 다수의 전압을 데이터배선(DL)에 순차적으로 전달한다.
예를 들어, 다수의 제1먹스스위치(MT1)는 제1먹스신호(MUX1)에 따라, 제1버퍼(BF1)의 제1적, 제3적, 제5적 데이터전압(Vr1, Vr3, Vr5)을 제1데이터배선에 순차적으로 전달하고, 제2버퍼(BF2)의 제1녹, 제3녹, 제5녹 데이터전압(Vg1, Vg3, Vg5)을 제2데이터배선에 순차적으로 전달하고, 제3버퍼(BF3)의 제1청, 제3청, 제5청 데이터전압(Vb1, Vb3, Vb5)을 제3데이터배선에 순차적으로 전달할 수 있다.
그리고, 다수의 제2먹스스위치(MT2)는 제2먹스신호(MUX2)에 따라, 제1버퍼(BF1)의 제2적, 제4적, 제6적 데이터전압(Vr2, Vr4, Vr6)을 제4데이터배선에 순차적으로 전달하고, 제2버퍼(BF2)의 제2녹, 제4녹, 제6녹 데이터전압(Vg2, Vg4, Vg6)을 제5데이터배선에 순차적으로 전달하고, 제3버퍼(BF3)의 제2청, 제4청, 제6청 데이터전압(Vb2, Vb4, Vb6)을 제6데이터배선에 순차적으로 전달할 수 있다.
다수의 적, 녹, 청 부화소(SPr, SPg, SPb)는 다수의 제1 및 제2먹스스위치(MT1, MT2)와 데이터배선(DL)을 통하여 전달되는 다수의 데이터전압을 이용하여 영상을 표시한다.
예를 들어, 제1수평화소열에 배치되는 제1적, 제1녹, 제1청, 제2적, 제2녹, 제2청 부화소(SPr1, SPg1, SPb1, SPr2, SPg2, SPb2)는 각각 제1적, 제1녹, 제1청, 제2적, 제2녹, 제2청 데이터전압(Vr1, Vg1, Vb1, Vr2, Vg2, Vb2)에 대응되는 휘도의 빛을 방출하고, 제2수평화소열에 배치되는 제3적, 제3녹, 제3청, 제4적, 제4녹, 제4청 부화소(SPr3, SPg3, SPb3, SPr4, SPg4, SPb4)는 각각 제3적, 제3녹, 제3청, 제4적, 제4녹, 제4청 데이터전압(Vr3, Vg3, Vb3, Vr4, Vg4, Vb4)에 대응되는 휘도의 빛을 방출하고, 제3수평화소열에 배치되는 제5적, 제5녹, 제5청, 제6적, 제6녹, 제6청 부화소(SPr5, SPg5, SPb5, SPr6, SPg6, SPb6)는 각각 제5적, 제5녹, 제5청, 제6적, 제6녹, 제6청 데이터전압(Vr5, Vg5, Vb5, Vr6, Vg6, Vb6)에 대응되는 휘도의 빛을 방출할 수 있다.
구체적으로, 도 8에 도시한 바와 같이, 제1시간구간(TP1) 동안 제(n-1)게이트전압(Scan(n-1))이 로우레벨 전압이 되고 제8 및 제10트랜지스터(T8, T10)가 턴-온(turn-on) 되고 스토리지 커패시터(Cst)의 양단이 각각 초기화전압(Vini) 및 기준전압(Vref)이 되어 초기화 된다.
제1시간구간(TP1) 이후의 제2시간구간(TP2) 동안 제n게이트전압(Scan(n))이 로우레벨 전압이 되고 제1, 제5, 제6 및 제9트랜지스터(T1, T5, T6, T9)가 턴-온(turn-on) 되고 스토리지 커패시터(Cst)의 양단이 각각 데이터전압(Vdata)과 문턱전압(Vth)의 합(Vdata+Vth) 및 기준전압(Vref)이 되어 보상된 데이터전압이 저장된다.
제1시간구간(TP1)보다 넓고 제1시간구간(TP1)에 중첩되는 제3시간구간(TP3) 동안 제1먹스신호(MUX1)가 로우레벨 전압이 되고 다수의 제1먹스트랜지스터(MT1)가 턴-온 되고, 제3시간구간(TP3)에 중첩되는 제5시간구간(TP5) 동안 제1래치(LT1)의 제1, 제3, 제5적 영상데이터(R1, R3, R5: RGB1(R))가 입력되고, 그 결과 제5시간구간(TP5) 동안 제1, 제2, 제3수평화소열의 제1, 제3, 제5적 데이터전압(Vr1, Vr3, Vr5)이 각각 제1, 제3, 제5적 부화소(SPr1, SPr3, SPr5)에 순차적으로 전달된다.
제3시간구간(TP3)에 이어지고 제2시간구간(TP2)에 중첩되는 제4시간구간(TP4) 동안 제2먹스신호(MUX2)가 로우레벨 전압이 되고 다수의 제2먹스트랜지스터(MT2)가 턴-온 되고, 제4시간구간(TP4)보다 넓고 제4시간구간(TP4)에 중첩되는 제6시간구간(TP6) 동안 제2래치(LT2)의 제2, 제4, 제6적 영상데이터(R2, R4, R6: RGB2(R))가 입력되고, 그 결과 제2, 제4, 제6적 데이터전압(Vr2, Vr4, Vr6)이 각각 제1, 제3, 제5수평화소열의 제2, 제4, 제6적 부화소(SPr2, SPr4, SPr6)에 순차적으로 전달된다.
이에 따라, 제1수평화소열에서는, 제5시간구간(TP5) 동안 제1적, 제1녹, 제1청 데이터전압(Vr1, Vg1, Vb1)이 각각 제1적, 제1녹, 제1청 부화소(SPr1, SPg1, SPb1)에 동시에 전달되고, 제5시간구간(TP6) 이후의 제6시간구간(TP6) 동안 제2적, 제2녹, 제2청 데이터전압(Vr2, Vg2, Vb2)이 각각 제2적, 제2녹, 제2청 부화소(SPr2, SPg2, SPb2)에 동시에 전달된다.
제2수평화소열에서는, 제5시간구간(TP5) 동안 제4적, 제4녹, 제4청 데이터전압(Vr4, Vg4, Vb4)이 각각 제4적, 제4녹, 제4청 부화소(SPr4, SPg4, SPb4)에 동시에 전달되고, 제5시간구간(TP6) 이후의 제6시간구간(TP6) 동안 제3적, 제3녹, 제3청 데이터전압(Vr3, Vg3, Vb3)이 각각 제3적, 제3녹, 제3청 부화소(SPr3, SPg3, SPb3)에 동시에 전달된다.
제3수평화소열에서는, 제5시간구간(TP5) 동안 제5적, 제5녹, 제5청 데이터전압(Vr5, Vg5, Vb5)이 각각 제5적, 제5녹, 제5청 부화소(SPr5, SPg5, SPb5)에 동시에 전달되고, 제5시간구간(TP6) 이후의 제6시간구간(TP6) 동안 제6적, 제6녹, 제6청 데이터전압(Vr6, Vg6, Vb6)이 각각 제6적, 제6녹, 제6청 부화소(SPr6, SPg6, SPb6)에 동시에 전달된다.
이러한 데이터전압의 인가 결과, 도 7 및 도 9에 도시한 바와 같이, 다수의 수평화소열의 인접한 2개의 화소의 부화소에 데이터전압이 'ㄹ' 형상으로 인가된다.
즉, 제1, 제3, 제5수평화소열을 포함하는 홀수번째 수평화소열의 인접한 2개의 화소에서, 왼쪽 화소의 적, 녹, 청 부화소(SPr, SPg, SPb)에 첫 번째(1st)로 데이터전압이 인가되고, 오른쪽 화소의 적, 녹, 청 부화소(SPr, SPg, SPb)에 두 번째(2nd)로 데이터전압이 인가되고, 제2, 제4, 제6수평화소열을 포함하는 짝수번째 수평화소열의 인접한 2개의 화소에서, 오른쪽 화소의 적, 녹, 청 부화소(SPr, SPg, SPb)에 첫 번째(1st)로 데이터전압이 인가되고, 왼쪽 화소의 적, 녹, 청 부화소(SPr, SPg, SPb)에 두 번째(2nd)로 데이터전압이 인가된다.
여기서, 첫 번째(1st)로 인가되는 데이터전압의 충전시간이 두 번째(2nd)로 인가되는 데이터전압의 충전시간보다 길어서 첫 번째(1st)로 인가되는 데이터전압이 두 번째(2nd)로 인가되는 데이터전압보다 높은 휘도의 빛을 방출할 수 있지만, 홀수번째 수평화소열과 짝수번째 수평화소열에 대한 데이터전압의 인가순서가 서로 반대이므로, 표시패널(250) 전체에서는 고휘도 및 저휘도가 균일하게 혼합 분포되어 휘도편차가 최소화 된다.
이와 같이, 본 발명의 제2실시예에 따른 표시장치(210)에서는, 데이터구동부(230)의 1개의 출력단자(채널)로부터 순차적으로 출력되는 데이터전압이 표시패널(150)의 다수의 제1 및 제2먹스스위치(MT1, MT2)를 통하여 동일한 수평화소열의 인접한 2개의 화소의 동일색상의 2개의 부화소에 순차적으로 전달된다.
이에 따라, 데이터구동부(230)의 출력단자의 개수(핀수)가 감소되고 디지털 아날로그 변환기의 개수가 감소되고, 그 결과 필요한 데이터구동부(집적회로)(230)의 개수가 감소되어 제조비용이 절감된다.
그리고, 도 9에 도시된 바와 같이, 홀수번째 수평화소열의 인접한 2개의 화소의 동일색상의 2개의 부화소에 대한 데이터전압의 인가 순서와 짝수번째 수평화소열의 인접한 2개의 화소의 동일색상의 2개의 부화소에 대한 데이터전압의 인가 순서가 반대이므로, 표시패널 전체에서 데이터전압의 인가 순서가 균일하게 되고, 그 결과 휘도편차가 감소하고 세로줄 얼룩과 같은 불량이 방지된다.
그리고, 본 발명의 제2실시예에 따른 표시장치(210)에 대하여 카메라와 같은 휘도 감지장치를 이용한 광학보상을 수행할 경우, 도 9에 도시된 바와 같이 휘도편차에 의한 휘도 불균일을 고려하지 않아도 되므로 다수의 부화소에 대응되는 제2분해능(R2)(해상도)을 갖는 휘도 감지장치를 사용할 수 있어 제한이 제거된다.
도 10은 본 발명의 제2실시예에 따른 표시장치의 적, 녹, 청 부화소(SPr, SPg, SPb)를 도시한 도면이고, 도 11은 본 발명의 제2실시예에 따른 표시장치의 전달배선 및 데이터배선 사이의 기생용량을 도시한 도면으로, 도 7 내지 도 9를 함께 참조하여 설명한다.
도 10 및 도 11에 도시한 바와 같이, 본 발명의 제2실시예에 따른 표시장치(210)는 적, 녹, 청 부화소(SPr, SPg, SPb)를 포함하고, 적, 녹, 청 부화소(SPr, SPg, SPb)는 각각 제1 내지 제10트랜지스터(T1 내지 T10), 스토리지 커패시터(Cst), 발광다이오드(Del)를 포함한다.
스위칭트랜지스터인 제1트랜지스터(T1)는, 데이터전압(Vdata)과 제2 및 제4트랜지스터(T2, T4) 사이에 연결되고, 제n게이트전압(Scan(n))에 따라 스위칭 된다.
구동트랜지스터인 제2트랜지스터(T2)는, 제1 및 제4트랜지스터(T1, T4)와 제3 및 제5트랜지스터(T3, T5) 사이에 연결되고, 스토리지 커패시터(Cst)의 일전극의 전압에 따라 스위칭 된다.
제3트랜지스터(T3)는, 제2 및 제5트랜지스터(T2, T5)와 제6트랜지스터(T6) 및 발광다이오드(Del) 사이에 연결되고, 제n발광전압(Em(n))에 따라 스위칭 된다.
제4트랜지스터(T4)는, 제 1및 제2트랜지스터(T1, T2)와 제7트랜지스터(T7) 및 고전위전압(VDD) 사이에 연결되고, 제n발광전압(Em(n))에 따라 스위칭 된다.
제5트랜지스터(T5)는, 제2 및 제3트랜지스터(T2, T3)와 제8트랜지스터(T8) 사이에 연결되고, 제n게이트전압(Scan(n))에 따라 스위칭 된다.
제6트랜지스터(T6)는, 제3트랜지스터(T3)와 제8트랜지스터(T8) 사이에 연결되고, 제n게이트전압(Scan(n))에 따라 스위칭 된다.
제7트랜지스터(T7)는, 제4트랜지스터(T4) 및 고전위전압(VDD)과 스토리지 커패시터(Cst), 제9 및 제10트랜지스터(T9, T10) 사이에 연결되고, 제n발광전압(Em(n))에 따라 스위칭 된다.
제8트랜지스터(T8)는, 스토리지 커패시터(Cst)와 제6트랜지스터(T6) 및 초기화전압(Vini) 사이에 연결되고, 제(n-1)게이트전압(Scan(n-1))에 따라 스위칭 된다.
제9트랜지스터(T9)는, 스토리지 커패시터(Cst), 제7 및 제10트랜지스터(T7, T10)와 기준전압(Vref) 사이에 연결되고, 제n게이트전압(Scan(n))에 따라 스위칭 된다.
제10트랜지스터(T10)는, 스토리지 커패시터(Cst), 제7 및 제9트랜지스터(T7, T9)와 기준전압(Vref) 사이에 연결되고, 제(n-1)게이트전압(Scan(n-1))에 따라 스위칭 된다.
표시장치(210)에서는, 각 부화소의 구동소자를 간소화 하기 위하여 인접한 적, 녹, 청 부화소(SPr, SPg, SPb)의 제1노드(N1)를 전달배선(TL)을 통하여 연결하고 1쌍의 제9 및 제10트랜지스터(T9, T10)로 적, 녹, 청 부화소(SPr, SPg, SPb)에 기준전압(Vref)을 공급하는데, 이에 따라 전달배선(TL)과 각 부화소의 데이터배선(DL)이 중첩하여 기생용량(Cpara)이 발생한다.
여기서, 듀티비에 따라 발광다이오드(Del)가 빛을 방출하지 않는 구간에서는 제1노드(N1)가 플로팅(floating) 되지만, 제3시간구간(TP3)에서 제1적, 제1녹, 제1청 데이터전압(Vr1, Vg1, Vb1)이 데이터배선(DL)을 통하여 제1적, 제1녹, 제1청 부화소(SPr1, SPg1, SPb1)에 동시에 전달된 후, 제4시간구간(TP4)에서 제2적, 제2녹, 제2청 데이터전압(Vr2, Vg2, Vb2)이 데이터배선(DL)을 통하여 제2적, 제2녹, 제2청 부화소(SPr2, SPg2, SPb2)에 동시에 전달된다. 따라서, 기생용량(Cpara)을 통한 현재 공급되는 데이터전압의 커플링에 의하여 이미 공급되어 부화소에 충전되어 있는 데이터전압이 변동되는 상황은 발생하지 않는다. 즉, 1개의 화소의 적, 녹, 청 부화소(SPr, SPg, SPb)에 동시에 데이터전압이 전달되므로, 해당 화소에 공통적으로 연결되는 전달배선(TL)과 적, 녹, 청 부화소(SPr, SPg, SPb)의 데이터배선(DL) 사이의 기생용량(Cpara)을 통한 커플링은 문제가 되지 않으며, 충전된 데이터전압의 변동이 방지되어 색감 차이가 최소화 된다.
그리고, 본 발명의 제2실시예에 따른 표시장치(210)에서는, 수평화소열에 따라 데이터전압의 인가 순서가 반대로 되므로, 제1 및 제2먹스신호(MUX1, MUX2)의 주기가 증가하고, 그 결과 소비전력이 감소되고, 센싱구간이 감소된다.
이러한 본 발명의 제1 및 제2실시예에 다른 표시장치를 플렉시블 터치표시장치에 적용한 경우를 도면을 참조하여 설명한다.
도 12a는 본 발명의 제1 및 제2실시예에 따른 표시장치의 데이터구동부를 도시한 도면이고, 도 12b는 본 발명의 제1 및 제2실시예에 따른 표시장치를 도시한 도면이고, 도 12c는 본 발명의 제1 및 제2실시예에 따른 표시장치를 플렉시블 터치표시장치에 적용한 경우를 도시한 도면이다.
도 12a에 도시한 바와 같이, 본 발명의 제1실시예에 따른 표시장치(110)의 데이터구동부(130)는 하나의 집적회로로 이루어지는 표시구동회로(DIC)와 집적회로가 장착되는 칩온필름(COF)을 포함하는 반면, 본 발명의 제2실시예에 따른 표시장치(210)의 데이터구동부(130)는 하나의 집적회로로 이루어지는 표시구동회로(DIC) 및 터치구동회로(TIC)와 집적회로가 장착되는 칩온필름(COF)를 포함한다.
제2실시예에 따른 데이터구동부(230)의 표시구동회로는, 제1실시예에 따른 데이터구동부(130)의 표시구동회로에 비하여 디지털 아날로그 변화기의 개수가 작으므로, 제1실시예에 따른 데이터구동부(130)의 표시구동회로보다 작은 크기로 형성할 수 있으며, 축소되어 남는 공간은 터치구동회로(TIC)로 활용할 수 있으며, 그 결과 표시구동회로(DIC) 및 터치구동회로(TIC)를 하나의 집적회로로 구성할 수 있다.
도 12b에 도시한 바와 같이, 본 발명의 제1실시예에 따른 표시장치(110)에서는, 표시패널의 상부에 영상표시용 데이터구동부(130) 및 제1인쇄회로기판(PCB1)을 포함하는 표시구동부가 연결되고, 표시패널의 하부에 터치감지용 터치구동부 및 제2인쇄회로기판(PCB2)를 포함하는 터치구동부가 연결되는데, 신호전송을 위하여 제1 및 제2인쇄회로기판(PCB1, PCB2)는 서로 전기적으로 연결된다.
반면에, 본 발명의 제2실시예에 따른 표시장치(210)에서는, 표시패널의 상부에만 영상표시 및 터치감지 겸용 데이터구동부(230) 및 제1인쇄회로기판(PCB1)을 포함하는 터치표시구동부가 연결되고, 표시패널의 하부에는 인쇄회로기판이 연결되지 않는다.
도 12c에 도시한 바와 같이, 본 발명의 제1실시예에 따른 표시장치(110)를 롤러블 터치표시장치에 적용할 경우, 표시패널의 감겨진 단부에 제1인쇄회로기판(PCB1)이 연결되고 표시패널의 펼쳐진 단부에 제2인쇄회로기판(PCB2)이 연결된다.
이 경우, 외측으로부터 감겨지는 표시패널의 단부에 연결된 제2인쇄회로기판(PCB2)은 롤러블 터치표시장치의 동작에 방해가 될 수 있고, 제1 및 제2인쇄회로기판(PCB1, PCB2)을 전기적으로 연결하는데 어려움이 있을 수 있다.
반면에, 본 발명의 제2실시예에 따른 표시장치(210)를 롤러블 터치표시장치에 적용할 경우, 표시패널의 감겨진 단부에만 제1인쇄회로기판(PCB1)이 연결되고 표시패널의 펼쳐진 단부에는 인쇄회로기판이 연결되지 않을 수 있다.
이 경우, 롤러블 터치표시장치를 자유롭게 동작할 수 있으며, 이격된 2개의 인쇄회로기판의 전기적 연결이 생략될 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 기술적 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
110, 210: 표시장치 120: 타이밍제어부
130, 230: 데이터구동부 140: 게이트구동부
150, 250: 표시패널

Claims (11)

  1. 영상데이터, 데이터제어신호 및 게이트제어신호를 생성하는 타이밍제어부와;
    상기 영상데이터와 상기 데이터제어신호를 이용하여 데이터전압을 생성하는 데이터구동부와;
    상기 게이트제어신호를 이용하여 게이트전압을 생성하는 게이트구동부와;
    다수의 부화소를 포함하고, 상기 데이터전압 및 상기 게이트전압을 이용하여 영상을 표시하는 표시패널과;
    상기 데이터전압을 상기 다수의 부화소 중 동일색상의 2개의 부화소에 순차적으로 전달하는 다수의 제1 및 제2먹스스위치
    를 포함하고,
    상기 데이터전압은 제1 내지 제6적 데이터전압을 포함하고,
    상기 다수의 부화소는,
    제1수평화소열의 왼쪽으로부터 오른쪽으로 순차적으로 배치되는 제1적, 제1녹, 제1청, 제2적, 제2녹, 제2청 부화소와;
    제2수평화소열의 왼쪽으로부터 오른쪽으로 순차적으로 배치되는 제3적, 제3녹, 제3청, 제4적, 제4녹, 제4청 부화소와;
    제3수평화소열의 왼쪽으로부터 오른쪽으로 순차적으로 배치되는 제5적, 제5녹, 제5청, 제6적, 제6녹, 제6청 부화소
    를 포함하고,
    상기 다수의 제1 및 제2먹스스위치는, 상기 데이터전압이 'ㄹ' 형상으로 인가되도록, 상기 제1적, 제2적, 제4적, 제3적, 제5적, 제6적 데이터전압을 각각 상기 제1적, 제2적, 제4적, 제3적, 제5적, 제6적 부화소에 순차적으로 전달하는 표시장치.
  2. 제 1 항에 있어서,
    상기 데이터전압은, 제1 내지 제6녹 데이터전압, 제1 내지 제6청 데이터전압을 더 포함하고,
    상기 다수의 제1먹스스위치는, 제1먹스신호에 따라, 상기 제1, 제3, 제5적 데이터전압을 각각 상기 제1, 제3, 제5적 부화소에 전달하고, 상기 제1, 제3, 제5녹 데이터전압을 각각 상기 제1, 제3, 제5녹 부화소에 전달하고, 상기 제1, 제3, 제5청 데이터전압을 각각 상기 제1, 제3, 제5청 부화소에 전달하고,
    상기 다수의 제2먹스스위치는, 제2먹스신호에 따라, 상기 제2, 제4, 제6적 데이터전압을 각각 상기 제2, 제4, 제6적 부화소에 전달하고, 상기 제2, 제4, 제6녹 데이터전압을 각각 상기 제2, 제4, 제6녹 부화소에 전달하고, 상기 제2, 제4, 제6청 데이터전압을 각각 상기 제2, 제4, 제6청 부화소에 전달하는 표시장치.
  3. 제 2 항에 있어서,
    상기 다수의 제1 및 제2먹스스위치는, 상기 제1, 제2, 제4, 제3, 제5, 제6녹 데이터전압을 각각 상기 제1, 제2, 제4, 제3, 제5, 제6녹 부화소에 순차적으로 전달하고, 상기 제1, 제2, 제4, 제3, 제5, 제6청 데이터전압을 각각 상기 제1, 제2, 제4, 제3, 제5, 제6청 부화소에 순차적으로 전달하는 표시장치.
  4. 제 1 항에 있어서,
    상기 데이터구동부는,
    상기 영상데이터를 입력 받아 출력하는 다수의 래치와;
    상기 다수의 래치로부터 출력되는 상기 영상데이터를 순차적으로 전달하는 다수의 제1 및 제2소스스위치와;
    상기 다수의 제1 및 제2소스스위치를 통하여 전달되는 상기 영상데이터를 상기 데이터전압으로 변환하여 순차적으로 출력하는 다수의 디지털 아날로그 변환기
    를 포함하는 표시장치.
  5. 제 4 항에 있어서,
    상기 데이터구동부는, 상기 다수의 디지털 아날로그 변환기와 다수의 출력단자 사이에 각각 연결되는 다수의 버퍼를 더 포함하는 표시장치.
  6. 제 4 항에 있어서,
    상기 영상데이터는, 제1 내지 제6적 영상데이터, 제1 내지 제6녹 영상데이터, 제1 내지 제6청 영상데이터를 포함하고,
    상기 다수의 디지털 아날로그 변환기는, 상기 제1 내지 제6적 영상데이터를 전달받는 제1적 디지털 아날로그 변환기와, 상기 제1 내지 제6녹 영상데이터를 전달받는 제1녹 디지털 아날로그 변환기와, 상기 제1 내지 제6청 영상데이터를 전달받는 제1청 디지털 아날로그 변환기를 포함하는 표시장치.
  7. 제 6 항에 있어서,
    상기 다수의 래치는, 상기 제1, 제3, 제5적 영상데이터를 입력 받아 순차적으로 출력하는 제1래치와, 상기 제2, 제4, 제6적 영상데이터를 입력 받아 순차적으로 출력하는 제2래치와, 상기 제1, 제3, 제5녹 영상데이터를 입력 받아 순차적으로 출력하는 제3래치와, 상기 제2, 제4, 제6녹 영상데이터를 입력 받아 순차적으로 출력하는 제4래치와, 상기 제1, 제3, 제5청 영상데이터를 입력 받아 순차적으로 출력하는 제5래치와, 상기 제2, 제4, 제6청 영상데이터를 입력 받아 순차적으로 출력하는 제6래치를 포함하고,
    상기 제1적 디지털 아날로그 변환기는, 상기 제1소스스위치를 통하여 상기 제1래치의 상기 제1, 제3, 제5적 영상데이터를 전달받고, 상기 제2소스스위치를 통하여 상기 제2래치의 상기 제2, 제4, 제6적 영상데이터를 전달받고,
    상기 제1녹 디지털 아날로그 변환기는, 상기 제1소스스위치를 통하여 상기 제3래치의 상기 제1, 제3, 제5녹 영상데이터를 전달받고, 상기 제2소스스위치를 통하여 상기 제4래치의 상기 제2, 제4, 제6녹 영상데이터를 전달받고,
    상기 제1청 디지털 아날로그 변환기는, 상기 제1소스스위치를 통하여 상기 제5래치의 상기 제1, 제3, 제5청 영상데이터를 전달받고, 상기 제2소스스위치를 통하여 상기 제6래치의 상기 제2, 제4, 제6청 영상데이터를 전달받는 표시장치.
  8. 제 6 항에 있어서,
    상기 다수의 제1 및 제2소스스위치는, 상기 제1, 제2, 제3, 제4, 제5, 제6적 영상데이터를 상기 제1적 디지털 아날로그 변환기에 순차적으로 전달하고, 상기 상기 제1, 제2, 제3, 제4, 제5, 제6녹 영상데이터를 상기 제1녹 디지털 아날로그 변환기에 순차적으로 전달하고, 상기 상기 제1, 제2, 제3, 제4, 제5, 제6청 영상데이터를 상기 제1청 디지털 아날로그 변환기에 순차적으로 전달하는 표시장치.
  9. 제 1 항에 있어서,
    상기 다수의 부화소는, 각각 제1 내지 제10트랜지스터와, 스토리지 커패시터와, 발광다이오드를 포함하는 표시장치.
  10. 영상데이터, 데이터제어신호 및 게이트제어신호를 생성하는 단계와;
    상기 영상데이터와 상기 데이터제어신호를 이용하여 데이터전압을 생성하는 단계와;
    상기 게이트제어신호를 이용하여 게이트전압을 생성하는 단계와;
    다수의 제1 및 제2먹스스위치를 통하여 상기 데이터전압을 다수의 부화소 중 동일색상의 2개의 부화소에 순차적으로 전달하는 단계와;
    상기 데이터전압 및 상기 게이트전압을 이용하여 상기 다수의 부화소에 영상을 표시하는 단계
    를 포함하고,
    상기 데이터전압은 제1 내지 제6적 데이터전압을 포함하고,
    상기 다수의 부화소는,
    제1수평화소열의 왼쪽으로부터 오른쪽으로 순차적으로 배치되는 제1적, 제1녹, 제1청, 제2적, 제2녹, 제2청 부화소와;
    제2수평화소열의 왼쪽으로부터 오른쪽으로 순차적으로 배치되는 제3적, 제3녹, 제3청, 제4적, 제4녹, 제4청 부화소와;
    제3수평화소열의 왼쪽으로부터 오른쪽으로 순차적으로 배치되는 제5적, 제5녹, 제5청, 제6적, 제6녹, 제6청 부화소
    를 포함하고,
    상기 다수의 제1 및 제2먹스스위치는, 상기 데이터전압이 'ㄹ' 형상으로 인가되도록, 상기 제1적, 제2적, 제4적, 제3적, 제5적, 제6적 데이터전압을 각각 상기 제1적, 제2적, 제4적, 제3적, 제5적, 제6적 부화소에 순차적으로 전달하는 표시장치의 구동방법.
  11. 제 1 항에 있어서,
    상기 데이터전압을 수신하는 다수의 데이터배선과, 상기 게이트전압을 수신하는 다수의 게이트배선을 더 포함하고,
    상기 다수의 데이터배선은 제1 내지 제6데이터배선을 포함하고, 상기 다수의 게이트배선은 제1 내지 제3게이트배선을 포함하고,
    상기 제1적, 제1녹, 제1청, 제2적, 제2녹, 제2청 부화소는, 각각 상기 제1 내지 제6데이터배선에 연결되고, 상기 제1게이트배선에 연결되고,
    상기 제3적, 제3녹, 제3청, 제4적, 제4녹, 제4청 부화소는, 각각 상기 제1 내지 제6데이터배선에 연결되고, 상기 제2게이트배선에 연결되고,
    상기 제5적, 제5녹, 제5청, 제5적, 제5녹, 제5청 부화소는, 각각 상기 제1 내지 제6데이터배선에 연결되고, 상기 제3게이트배선에 연결되는 표시장치.
KR1020200186107A 2020-12-29 2020-12-29 먹스를 포함하는 표시장치 및 그 구동방법 Active KR102765887B1 (ko)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020200186107A KR102765887B1 (ko) 2020-12-29 2020-12-29 먹스를 포함하는 표시장치 및 그 구동방법
US17/558,549 US11929037B2 (en) 2020-12-29 2021-12-21 Display device including multiplexer and method of driving the same
CN202111588750.1A CN114694597B (zh) 2020-12-29 2021-12-23 包括多路复用器的显示装置及其驱动方法
CN202411199496.XA CN120279852A (zh) 2020-12-29 2021-12-23 包括多路复用器的显示装置
DE102021006446.1A DE102021006446A1 (de) 2020-12-29 2021-12-28 Anzeigeeinrichtung mit Multiplexer und Verfahren zur Steuerung dieser Anzeigeeinrichtung
US18/420,120 US12272319B2 (en) 2020-12-29 2024-01-23 Display device including multiplexer and method of driving the same
KR1020250014587A KR20250022746A (ko) 2020-12-29 2025-02-05 먹스를 포함하는 표시장치 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200186107A KR102765887B1 (ko) 2020-12-29 2020-12-29 먹스를 포함하는 표시장치 및 그 구동방법

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020250014587A Division KR20250022746A (ko) 2020-12-29 2025-02-05 먹스를 포함하는 표시장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20220094668A KR20220094668A (ko) 2022-07-06
KR102765887B1 true KR102765887B1 (ko) 2025-02-07

Family

ID=81972250

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020200186107A Active KR102765887B1 (ko) 2020-12-29 2020-12-29 먹스를 포함하는 표시장치 및 그 구동방법
KR1020250014587A Pending KR20250022746A (ko) 2020-12-29 2025-02-05 먹스를 포함하는 표시장치 및 그 구동방법

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020250014587A Pending KR20250022746A (ko) 2020-12-29 2025-02-05 먹스를 포함하는 표시장치 및 그 구동방법

Country Status (4)

Country Link
US (2) US11929037B2 (ko)
KR (2) KR102765887B1 (ko)
CN (2) CN114694597B (ko)
DE (1) DE102021006446A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115206257B (zh) * 2022-07-15 2024-02-27 广州华星光电半导体显示技术有限公司 一种显示面板及终端设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090273593A1 (en) 2006-01-20 2009-11-05 Sony Corporation Display Device and Electronic Device
US20160042695A1 (en) 2014-08-11 2016-02-11 Samsung Display Co., Ltd. Display apparatus
CN105810144A (zh) 2014-12-30 2016-07-27 昆山工研院新型平板显示技术中心有限公司 像素电路及其驱动方法和有源矩阵有机发光显示器
US20190080652A1 (en) 2017-09-13 2019-03-14 Lg Display Co., Ltd. Organic light emitting display

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080303767A1 (en) * 2007-06-01 2008-12-11 National Semiconductor Corporation Video display driver with gamma control
KR102028995B1 (ko) * 2013-06-28 2019-10-07 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치와 그 구동방법
KR102350392B1 (ko) * 2015-04-30 2022-01-17 엘지디스플레이 주식회사 표시장치
KR20180059664A (ko) * 2016-11-25 2018-06-05 엘지디스플레이 주식회사 표시장치
KR102578713B1 (ko) * 2016-11-29 2023-09-18 엘지디스플레이 주식회사 표시장치
KR102573334B1 (ko) * 2016-12-28 2023-09-01 엘지디스플레이 주식회사 유기발광표시장치 및 그의 구동방법
KR102655693B1 (ko) * 2018-12-18 2024-04-08 삼성디스플레이 주식회사 표시 장치
CN112885295B (zh) * 2020-08-24 2022-10-25 友达光电股份有限公司 发光二极管显示装置及其激光控制方法
KR20230051948A (ko) * 2021-10-12 2023-04-19 주식회사 엘엑스세미콘 슬루 레이트 제어기, 슬루 레이트 제어기의 구동 방법, 슬루 레이트 제어기를 포함하는 데이터 구동부, 및 데이터 구동부의 구동 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090273593A1 (en) 2006-01-20 2009-11-05 Sony Corporation Display Device and Electronic Device
US20160042695A1 (en) 2014-08-11 2016-02-11 Samsung Display Co., Ltd. Display apparatus
CN105810144A (zh) 2014-12-30 2016-07-27 昆山工研院新型平板显示技术中心有限公司 像素电路及其驱动方法和有源矩阵有机发光显示器
US20190080652A1 (en) 2017-09-13 2019-03-14 Lg Display Co., Ltd. Organic light emitting display

Also Published As

Publication number Publication date
US11929037B2 (en) 2024-03-12
CN114694597B (zh) 2024-09-17
KR20220094668A (ko) 2022-07-06
US20240203366A1 (en) 2024-06-20
CN120279852A (zh) 2025-07-08
US20220208125A1 (en) 2022-06-30
US12272319B2 (en) 2025-04-08
CN114694597A (zh) 2022-07-01
KR20250022746A (ko) 2025-02-17
DE102021006446A1 (de) 2022-06-30

Similar Documents

Publication Publication Date Title
US11488542B2 (en) Organic light emitting display device
KR102755218B1 (ko) 데이터 구동회로와 이를 이용한 표시장치
US9064455B2 (en) Display device having a power line arrangement for reducing voltage drop
CN101494023B (zh) 有机发光显示器及其驱动方法
US8823619B2 (en) Display apparatus, layout method for a display apparatus and an electronic apparatus
US20130002632A1 (en) Pixel and organic light emitting display using the same
US20060044236A1 (en) Light emitting display and driving method including demultiplexer circuit
CN113096600B (zh) 折叠显示面板、装置及其驱动方法、电子设备
KR20160090442A (ko) 유기발광표시장치
CN101123070A (zh) 像素、有机发光显示器及其驱动方法
KR20140133415A (ko) 화소 회로 및 그 구동 방법
KR20250022746A (ko) 먹스를 포함하는 표시장치 및 그 구동방법
WO2018173132A1 (ja) 表示装置の駆動方法および表示装置
KR102683915B1 (ko) 발광표시장치 및 이의 구동방법
US20090219233A1 (en) Organic light emitting display and method of driving the same
KR102740141B1 (ko) 듀얼 데이터배선을 포함하는 표시장치 및 그 구동방법
CN115050323B (zh) 像素阵列、显示面板和显示装置
KR20190043767A (ko) 전계발광 표시장치 및 이의 구동방법
KR20230100929A (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR20230076493A (ko) 전이 트랜지스터를 포함하는 표시장치 및 그 구동방법
KR20230098985A (ko) 보상부를 포함하는 유기발광다이오드 표시장치 및 그 구동방법
CN114882835A (zh) 一种显示面板及显示装置

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20201229

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20221219

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20201229

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20240318

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20241106

A107 Divisional application of patent
GRNT Written decision to grant
PA0107 Divisional application

Comment text: Divisional Application of Patent

Patent event date: 20250205

Patent event code: PA01071R01D

PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20250205

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20250205

End annual number: 3

Start annual number: 1

PG1601 Publication of registration