[go: up one dir, main page]

KR102581759B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR102581759B1
KR102581759B1 KR1020160063019A KR20160063019A KR102581759B1 KR 102581759 B1 KR102581759 B1 KR 102581759B1 KR 1020160063019 A KR1020160063019 A KR 1020160063019A KR 20160063019 A KR20160063019 A KR 20160063019A KR 102581759 B1 KR102581759 B1 KR 102581759B1
Authority
KR
South Korea
Prior art keywords
row
pixels
data lines
rows
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020160063019A
Other languages
English (en)
Other versions
KR20170132399A (ko
Inventor
김일주
전무경
이안수
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160063019A priority Critical patent/KR102581759B1/ko
Priority to US15/378,715 priority patent/US10062316B2/en
Priority to CN202111286633.XA priority patent/CN113781974B/zh
Priority to CN202111286585.4A priority patent/CN113781973B/zh
Priority to CN201710269973.9A priority patent/CN107422554B/zh
Priority to EP17167930.1A priority patent/EP3249458B1/en
Publication of KR20170132399A publication Critical patent/KR20170132399A/ko
Priority to US16/111,552 priority patent/US10748469B2/en
Priority to US16/937,747 priority patent/US11238777B2/en
Priority to US17/571,666 priority patent/US11776454B2/en
Application granted granted Critical
Publication of KR102581759B1 publication Critical patent/KR102581759B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/56Substrates having a particular shape, e.g. non-rectangular
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

표시 장치는 행들 및 열들로 배열된 복수의 화소들, 제1 방향으로 연장되어 상기 화소들에 연결된 게이트 라인들, 상기 화소들에 연결된 복수의 데이터 라인들, 및 상기 화소들, 상기 게이트 라인들, 및 상기 데이터 라인들이 배치된 표시 패널을 포함하고, 상기 행들 중 제a 행에 k개의 화소들이 배치되고, 제1 행 및 마지막 행인 제m 행 사이의 행들 중 제e 행 내지 제f 행 각각에 n개의 화소들이 배치되고, 나머지 행들 각각에 상기 k개보다 많고 상기 n개보다 적은 화소들이 배치되며, 상기 제a 행에 배치된 화소들 사이 및 상기 제a 행의 제1 열 및 마지막 열 중 어느 한 열에 배치된 화소의 일측에 인접한 영역으로 정의되는 제1 영역들 각각에 L개의 데이터 라인들이 배치되고, 상기 L은 상기 n을 상기 k로 나눈값이다.

Description

표시 장치{DISPLAY APPARATUS}
본 발명은 표시 장치에 관한 것으로 더욱 상세하게는 네로우 베젤을 구현할 수 있는 표시 장치에 관한 것이다.
표시 장치로서 액정 표시 장치(Liquid Crystal Display), 유기 발광 표시장치(Organic Light Emitting Display), 전기 습윤 표시 장치(Electro Wetting Display), 플라즈마 표시 장치(Plasma Display), 및 전기 영동 표시장치(Electrophoretic Display) 등 다양한 표시 장치가 개발되고 있다.
일반적으로 표시 장치들은 사각형의 형상을 갖는 표시 패널을 포함한다. 사각형 형상을 갖는 표시 패널은 행 방향으로 연장된 복수의 게이트 라인들(또는 스캔 라인들), 열 방향으로 연장된 복수의 데이터 라인들, 및 게이트 라인들 및 데이터 라인들에 연결된 복수의 화소들을 포함한다. 화소들은 게이트 라인들을 통해 수신된 게이트 신호들에 응답하여 데이터 라인들을 통해 데이터 전압들을 제공받고, 데이터 전압들에 대응하는 계조를 표시할 수 있다.
최근 표시 장치의 사용 증가에 따라서 사각형 형상을 갖는 표시 장치뿐만 아니라 원형 표시 장치 및 타원형 표시 장치와 같은 다양한 형상을 갖는 표시 장치들이 개발되고 있다.
본 발명의 목적은 네로우 베젤을 구현할 수 있는 표시 장치를 제공하는데 있다.
본 발명의 실시 예에 따른 표시 장치는 복수의 행들 및 복수의 열들로 배열된 복수의 화소들, 제1 방향으로 연장되어 상기 화소들에 연결된 게이트 라인들, 상기 화소들에 연결된 복수의 데이터 라인들, 및 상기 화소들, 상기 게이트 라인들, 및 상기 데이터 라인들이 배치된 표시 패널을 포함하고, 상기 행들 중 제a 행에 k개의 화소들이 배치되고, 제1 행 및 마지막 행인 제m 행 사이의 행들 중 제e 행 내지 제f 행 각각에 n개의 화소들이 배치되고, 나머지 행들 각각에 상기 k개보다 많고 상기 n개보다 적은 화소들이 배치되며, 상기 a,k,e,f, m 및 n은 자연수이고, 상기 f는 상기 e보다 크거나 같으며, 상기 제a 행에 배치된 화소들 사이 및 상기 제a 행의 제1 열 및 마지막 열 중 어느 한 열에 배치된 화소의 일측에 인접한 영역으로 정의되는 제1 영역들 각각에 L개의 데이터 라인들이 배치되고, 상기 L은 상기 n을 상기 k로 나눈값이며, 상기 L은 자연수이다.
상기 제m 행에는 상기 k개의 화소들이 배치되고, 상기 표시 패널은 원형 형상을 갖고, 상기 a 는 1이다.
상기 제1 행 및 상기 제e 행 사이의 행들에서, 현재 행에 배치된 화소들의 개수는 이전 행에 배치된 화소들의 개수보다 많거나 같고, 상기 제f 행 및 상기 제m 행 사이의 행들에서, 현재 행에 배치된 화소들의 개수는 이전 행에 배치된 화소들의 개수보다 적거나 같다.
상기 데이터 라인들은 상기 L개의 상기 데이터 라인들을 각각 포함하는 복수의 데이터 라인 그룹들을 포함하고, 상기 데이터 라인 그룹들은, 상기 데이터 라인 그룹들 각각의 첫 번째 데이터 라인으로 정의되는 스트레이트 데이터 라인들, 및 상기 스트레이트 라인들을 제외한 데이터 라인들로 정의되는 벤딩 데이터 라인들을 포함하고, 상기 데이터 라인들은 상기 제1 영역들에서 상기 제1 방향과 교차하는 제2 방향으로 연장되고, 상기 스트레이트 데이터 라인들은 상기 제2 방향으로 연장되고, 상기 벤딩 데이터 라인들은 상기 제1 행 내지 상기 제e 행에서 상기 제2 방향, 상기 제1 방향, 및 상기 제2 방향으로 연장되고 상기 제e 행부터 상기 제2 방향으로 연장되며, 상기 제1 방향은 행 방향에 대응하고, 상기 제2 방향은 열 방향에 대응한다.
상기 제1 행에 배치된 상기 k개의 화소들은 상기 열들 중 제1 열 및 마지막 열인 제n 열 사이의 제g 열 내지 제p 열에 배치되고, 상기 스트레이트 데이터 라인들 각각은 상기 제g 열 내지 상기 제p 열 중 대응하는 열에 배치된 화소들에 연결되고, 상기 g,p, 및 n은 자연수이다.
상기 제1 영역들은 상기 제1 행에 배치된 화소들 사이 및 상기 제1 행의 상기 제p 열의 우측에 인접한 영역이다.
상기 벤딩 데이터 라인들은 제1 벤딩 데이터 라인부터 상기 벤딩 데이터 라인들의 순서가 증가하면서 순차적으로 상기 제2 방향에서 상기 제1 방향으로 연장되고, 마지막 벤딩 데이터 라인인 제v 벤딩 데이터 라인부터 상기 벤딩 데이터 라인들의 순서가 감소하면서 순차적으로 상기 제2 방향에서 상기 제1 방향으로 연장된다.
상기 제1 방향으로 연장된 상기 벤딩 데이터 라인들은 상기 제1 벤딩 데이터 라인부터 순차적으로 그리고 상기 제v 벤딩 데이터 라인부터 순차적으로 상기 제1 방향에서 상기 제2 방향으로 연장되고, 상기 제1 방향에서 상기 제2 방향으로 연장된 상기 벤딩 데이터 라인들 각각은 상기 제1 열 내지 제g-1 열 및 제p+1 열 내지 상기 제n 열 중 대응하는 열에 배치된 화소들에 연결된다.
상기 제1 방향에서 상기 제2 방향으로 연장된 상기 벤딩 데이터 라인들은 상기 제1 벤딩 데이터 라인부터 순차적으로 상기 제g-1 열 내지 상기 제1 열에 배치된 화소들에 열 단위로 연결되고, 상기 제v 벤딩 데이터 라인부터 순차적으로 상기 제p+1 열 내지 상기 제n 열에 배치된 화소들에 열 단위로 연결된다.
상기 제1 행 내지 상기 제e 행에서, h번째 행에 배치된 화소들의 개수와 h+1 번째 행에 배치된 화소들의 개수가 다를 경우, 상기 벤딩 데이터 라인들 중 상기 h번째 행에 배치된 상기 화소들의 개수와 상기 h+1 번째 행에 배치된 상기 화소들의 개수의 차이값과 같은 개수의 벤딩 데이터 라인들이 상기 h번째 행에 배치된 상기 화소들과 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 h는 자연수이다.
상기 제1 방향에서 상기 표시 패널의 중심부보다 좌측에 배치된 상기 표시 패널의 영역으로 정의되는 상기 표시 패널의 좌측 영역 및 상기 제1 행 내지 상기 제e 행에서, h 번째 행에 배치된 화소들보다 h+1 번째 행에 배치된 화소들의 개수가 c개 많을 경우, 상기 c개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들 및 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 제1 방향에서 상기 표시 패널의 상기 중심부보다 우측에 배치된 상기 표시 패널의 영역으로 정의되는 상기 표시 패널의 우측 영역 및 상기 제1 행 내지 상기 제e 행에서, h 번째 행에 배치된 화소들보다 h+1 번째 행에 배치된 화소들의 개수가 d개 많을 경우, 상기 d개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들 및 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 c, d, 및 h는 자연수이다.
상기 제1 영역들 각각에 배치된 상기 L개의 데이터 라인들 중 서로 인접한 데이터 라인들은 상기 제1 방향으로 제1 간격을 두고 서로 이격되어 배치되고, 상기 제1 방향으로 소정의 폭을 갖고, 상기 제1 방향으로 상기 서로 인접한 데이터 라인들의 일측들 사이의 간격으로 정의되는 피치는 상기 폭에 상기 제1 간격을 더한 값으로 결정된다.
상기 표시 패널에서 상기 제2 방향으로 서로 인접한 행들에 배치된 화소들 사이의 제2 간격은, 상기 표시 패널의 상기 좌측 영역 및 상기 제1 행 내지 상기 제e 행에서 서로 인접한 행들에 배치된 화소들의 개수의 차이 값들 및 상기 표시 패널의 상기 우측 영역 및 상기 제1 행 내지 상기 제e 행에서, 서로 인접한 행들에 배치된 화소들의 개수의 차이 값들 중 최대 값에 상기 피치를 곱한 값보다 크거나 같은 값으로 결정된다.
상기 제2 방향으로 연장하는 어느 하나의 데이터 라인은 상기 제1 방향으로 연장하는 적어도 하나의 데이터 라인과 교차한다.
상기 제1 방향으로 연장하는 상기 적어도 하나의 상기 데이터 라인은, 상기 제2 방향으로 연장하는 상기 어느 하나의 상기 데이터 라인과 절연막을 사이에 두고 배치된 브릿지 전극 및 상기 제2 방향으로 연장하는 상기 어느 하나의 상기 데이터 라인을 사이에 두고 배치된 제1 서브 라인 및 제2 서브 라인을 포함하고, 상기 브릿지 전극은 상기 제1 서브 라인 및 상기 제2 서브 라인을 전기적으로 연결한다.
본 발명의 실시 예에 따른 표시 장치는 복수의 행들 및 복수의 열들로 배열된 복수의 화소들, 제1 방향으로 연장되어 상기 화소들에 연결된 게이트 라인들, 상기 화소들에 연결된 복수의 데이터 라인들, 및 상기 화소들, 상기 게이트 라인들, 및 상기 데이터 라인들이 배치된 표시 패널을 포함하고, 상기 행들 중 제a 행에 k개의 화소들이 배치되고, 제1 행 및 마지막 행인 제m 행 사이의 행들 중 제e 행 내지 제f 행 각각에 n개의 화소들이 배치되고, 나머지 행들 각각에 상기 k개보다 많고 상기 n개보다 적은 화소들이 배치되고, 상기 a,k,e,f,m 및 n은 자연수이고, 상기 f는 상기 e보다 크거나 같으며, 상기 n을 상기 k로 나눈값은 L이고, 나머지는 b이고, 상기 제a 행에 배치된 화소들 사이 및 상기 제a 행의 제1 열 및 마지막 열 중 어느 한 열에 배치된 화소의 일측에 인접한 영역으로 정의되는 제1 영역들 중 b개의 제1 영역들 각각에 L+1개의 데이터 라인들 배치되며, 나머지 제1 영역들 각각에 L개의 데이터 라인들이 배치되고, 상기 L 및 b는 자연수이다.
본 발명의 실시 예에 따른 표시 장치는 복수의 행들 및 복수의 열들로 배열된 복수의 화소들, 제1 방향으로 연장되어 상기 화소들에 연결된 게이트 라인들, 상기 화소들에 연결된 복수의 데이터 라인들, 및 상기 화소들, 상기 게이트 라인들, 및 상기 데이터 라인들이 배치된 표시 패널을 포함하고, 상기 행들 중 제1 행에 k개의 화소들이 배치되고, 제1 행 및 마지막 행인 제m 행 사이의 행들 중 제e 행 내지 제f 행 각각에 n개의 화소들이 배치되고, 나머지 행들 각각에 상기 k개보다 많고 상기 n개보다 적은 화소들이 배치되고, 상기 a,k,e,f,m 및 n은 자연수이고, 상기 f는 상기 e보다 크거나 같으며, 상기 제1 행에 배치된 화소들 사이 및 상기 제1 행의 제1 열 및 마지막 열 중 어느 한 열에 배치된 화소의 일측에 인접한 영역으로 정의되는 제1 영역들 각각에 L개의 데이터 라인들이 배치되고, 상기 제1 행 내지 상기 제e 행에서, 상기 데이터 라인들 중 h번째 행에 배치된 화소들의 개수와 h+1 번째 행에 배치된 화소들의 개수의 차이 값과 같은 개수의 데이터 라인들이 상기 h번째 행에 배치된 상기 화소들과 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 L 및 h는 자연수이다.
본 발명의 실시 예에 따른 표시 장치는 데이터 라인들을 소정의 개수씩 제a 행의 화소들 사이에 배치시켜, 비표시 영역을 줄임으로써 네로우 베젤을 구현할 수 있다.
도 1은 본 발명의 일 실시 예에 따른 표시 장치의 구성을 보여주는 도면이다.
도 2 및 도 3은 본 발명의 일 실시 예에 따른 표시 장치의 화소들 중 어느 하나의 화소의 등가 회로를 도시한 도면이다.
도 4a 및 도 4b는 도 1에 도시된 표시 패널의 데이터 라인들과 화소들의 연결 구성을 도시한 도면이다.
도 5는 도 4a에 도시된 어느 하나의 제1 영역에 배치된 L개 데이터 라인들을 도시한 도면이다.
도 6 내지 도 8은 도 4a 및 도 4b에서 제2 방향으로 서로 인접한 행들에 배치된 화소들 사이의 간격을 예시적으로 도시한 도면이다.
도 9는 도 4a에 도시된 B1 영역의 단면도이다.
도 10a 및 도 10b는 본 발명의 다른 실시 예에 따른 표시 패널의 데이터 라인들과 화소들의 연결 구성을 도시한 도면이다.
도 11은 본 발명의 다른 실시 예에 따른 표시 장치의 구성을 보여주는 도면이다.
도 12는 도 11에 도시된 표시 패널의 A2 영역에 배치된 화소들과 데이터 라인들을 도시한 도면이다.
도 13은 본 발명의 다른 실시 예에 따른 표시 장치의 구성을 보여주는 도면이다.
도 14는 도 13에 도시된 표시 패널에 배치된 화소들과 데이터 라인들을 도시한 도면이다.
도 15a 및 도 15b는 본 발명의 다른 실시 예에 따른 표시 패널의 데이터 라인들과 화소들을 도시한 도면이다.
도 16 내지 도 18은 도 15a 및 도 15b에서 제2 방향으로 서로 인접한 행들에 배치된 화소들 사이의 간격을 예시적으로 도시한 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)" 또는 "상(on)"으로 지칭되는 것은 다른 소자 또는 층의 바로 위뿐만 아니라 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 반면, 소자가 "직접 위(directly on)" 또는 "바로 위"로 지칭되는 것은 중간에 다른 소자 또는 층을 개재하지 않은 것을 나타낸다. "및/또는"은 언급된 아이템들의 각각 및 하나 이상의 모든 조합을 포함한다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작 시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 소자, 구성요소 및/또는 섹션들을 서술하기 위해서 사용되나, 이들 소자, 구성요소 및/또는 섹션들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 소자, 구성요소 또는 섹션들을 다른 소자, 구성요소 또는 섹션들과 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 소자, 제1 구성요소 또는 제1 섹션은 본 발명의 기술적 사상 내에서 제2 소자, 제2 구성요소 또는 제2 섹션일 수도 있음은 물론이다.
본 명세서에서 기술하는 실시 예들은 본 발명의 이상적인 개략도인 평면도 및 단면도를 참고하여 설명될 것이다. 따라서, 제조 기술 및/또는 허용 오차 등에 의해 예시도의 형태가 변형될 수 있다. 따라서, 본 발명의 실시 예들은 도시된 특정 형태로 제한되는 것이 아니라 제조 공정에 따라 생성되는 형태의 변화도 포함하는 것이다. 따라서, 도면에서 예시된 영역들은 개략적인 속성을 가지며, 도면에서 예시된 영역들의 모양은 소자의 영역의 특정 형태를 예시하기 위한 것이고, 발명의 범주를 제한하기 위한 것은 아니다.
이하, 첨부된 도면들을 참조하여 본 발명의 바람직한 실시 예를 보다 상세하게 설명한다.
도 1은 본 발명의 일 실시 예에 따른 표시 장치의 구성을 보여주는 도면이다.
도 1을 참조하면, 본 발명의 실시 예에 따른 표시 장치(100)는 표시 패널(110), 게이트 구동부(120), 데이터 구동부(130), 및 연성 회로 기판(140)을 포함한다. 게이트 구동부(120)는 스캔 구동부로 정의될 수도 있다. 표시 패널(110)은 다양한 형상을 가질 수 있으며, 예시적으로, 도 1에 도시된 바와 같이 원형 형상을 가질 수 있다.
표시 패널(110)은 유기 발광 소자들을 포함하는 유기 발광 표시 패널 또는 액정층을 포함하는 액정 표시 패널일 수 있다. 그러나, 이에 한정되지 않고, 표시 패널(110)로서 전기 습윤층을 포함하는 전기 습윤 표시 패널 및 전기 영동층을 포함하는 전기 영동 표시 패널 등 다양한 표시 패널들이 사용될 수 있다.
표시 패널(110)의 평면 영역은 원형 형상을 갖는 표시 영역(DA) 및 표시 영역(DA)을 둘러싸도록 배치된 비표시 영역(NDA)을 포함한다. 비표시 영역(NDA)의 외곽은 원형 형상을 가질 수 있다.
표시 패널(110)은 복수의 화소들(PX), 복수의 게이트 라인들(GL1~GLm), 및 복수의 데이터 라인들(DL1~DLn)을 포함한다. m 및 n은 자연수이다. 화소들(PX)은 표시 영역(DA)에 배치되고, 복수의 행들 및 복수의 열들로 배열되어 게이트 라인들(GL1~GLm) 및 데이터 라인들(DL1~DLn)에 연결된다. 화소들(PX)은 원형 형상의 표시 영역(DA)에 적합하도록 배치될 수 있으며, 이러한 화소들(PX)의 배치 구성은 이하, 도 4a 및 도 4b에서 상세히 설명될 것이다.
각 화소(PX)는 주요색(primary color) 중 하나를 표시할 수 있다. 주요색은 레드, 그린, 및 블루 색을 포함할 수 있다. 그러나, 이에 한정되지 않고, 주요색은 화이트, 옐로우, 시안, 및 마젠타 등 다양한 색을 더 포함할 수 있다.
게이트 라인들(GL1~GLm)은 제1 방향(DR1)으로 연장되어 게이트 구동부(120)에 연결된다. 게이트 라인들(GL1~GLm) 및 데이터 라인들(DL1~DLn)은 서로 절연되어 교차하도록 배치된다. 데이터 라인들(DL1~DLn)은 데이터 구동부(130)에 연결되며, 데이터 라인들(DL1~DLn) 중 소정의 개수의 데이터 라인들은 제1 방향(DR1)과 교차하는 제2 방향(DR2)으로 연장되고, 나머지 데이터 라인들은 제2 방향(DR2), 제1 방향(DR1), 및 제2 방향(DR2)으로 연장될 수 있다.
각 행에 배치된 화소들(PX)은 데이터 라인들(DL1~DLn) 중 대응하는 데이터 라인에 연결된다. 데이터 라인들(DL1~DLn)의 구체적인 연장 구성 및 화소들(PX)과 데이터 라인들(DL1~DLn)의 구체적인 연결 구성은 이하, 도 4a 및 도 4b에서 상세히 설명될 것이다.
게이트 구동부(120)는 비표시 영역(NDA)에 배치되어 게이트 라인들(GL1~GLm)에 연결된다. 게이트 구동부(120)는 화소들(PX)의 트랜지스터들과 동일한 공정으로 동시에 형성되어 표시 패널(110)의 비표시 영역(NDA)에 배치될 수 있다.
게이트 구동부(120)는 아모퍼스 실리콘 박막 트랜지스터 게이트 구동 회로(ASG: Amorphous Silicon TFT Gate driver circuit) 형태 또는 옥사이드 실리콘 박막 트랜지스터 게이트 구동 회로(OSG: Oxide Silicon TFT Gate driver circuit) 형태로 표시 패널(110)의 비표시 영역(NDA)에 실장될 수 있다. 그러나 이에 한정되지 않고, 게이트 구동부(120)는 복수의 구동 칩들로 형성되어 표시 패널(110)의 비표시 영역(NDA)에 칩 온 글래스 방식(COG: Chip on Glass)으로 실장될 수 있다.
데이터 구동부(130)는 구동 칩으로 형성되어, 연성 회로 기판(140) 상에 실장되고, 연성 회로 기판(140)은 표시 패널(110)의 비표시 영역(NDA)에 연결된다. 데이터 구동부(130)는 연성 회로 기판(140)을 통해 표시 패널(110)의 비표시 영역(NDA)에 연결될 수 있다. 그러나, 이에 한정되지 않고, 데이터 구동부(130)는 표시 패널(110)의 비표시 영역(NDA)에 칩 온 글래스 방식으로 실장될 수 있다.
게이트 구동부(120)는 복수의 게이트 신호들(또는 스캔 신호들)을 생성하여 게이트 라인들(GL1~GLm)에 순차적으로 인가한다. 데이터 구동부(130)는 아날로그 형태의 복수의 데이터 전압들을 생성하여 데이터 라인들(DL1~DLn)에 인가한다. 게이트 신호들은 게이트 라인들(GL1~GLm)을 통해 화소들(PX)에 제공되고, 데이터 전압들은 데이터 라인들(DL1~DLn)을 통해 화소들(PX)에 제공된다.
화소들(PX)은 게이트 라인들(GL1~GLm)을 통해 제공받은 게이트 신호들에 응답하여 데이터 라인들(DL1~DLn)을 통해 데이터 전압들을 제공받는다. 화소들(PX)은 데이터 전압들에 대응하는 계조를 표시하고, 그 결과, 영상이 표시될 수 있다.
도시하지 않았으나, 표시 장치(100)는 게이트 구동부(120)에 게이트 제어 신호를 제공하고, 데이터 구동부(130)에 데이터 제어 신호 및 영상 신호들을 제공하는 타이밍 컨트롤러를 포함한다. 타이밍 컨트롤러는 인쇄 회로 기판(미 도시됨) 상에 실장되어 연성 회로 기판(140)에 연결될 수 있다. 게이트 구동부(120)는 게이트 제어 신호에 응답하여 게이트 신호들을 생성하고, 데이터 구동부(130)는 데이터 제어 신호에 응답하여 영상 신호들에 대응하는 데이터 전압들을 생성한다.
도 2 및 도 3은 본 발명의 일 실시 예에 따른 표시 장치의 화소들 중 어느 하나의 화소의 등가 회로를 도시한 도면이다.
설명의 편의를 위해, 도 2 및 도 3에는 각각 하나의 화소(PX)가 도시되었으나, 다른 화소들(PX)도 도 2 및 도 3에 도시된 화소(PX)와 동일한 구성을 가질 것이다.
도 2를 참조하면, 화소(PX)는 발광 소자(OLED), 구동 소자(DT), 용량 소자(C), 및 스위칭 소자(ST)를 포함한다. 표시 패널(110)이 유기 발광 표시 패널일 경우, 표시 패널(110)은 도 2에 도시된 화소(PX)를 다수 개 포함할 수 있다.
발광 소자(OLED)는 유기 발광층을 포함하는 유기 발광 소자일 수 있으며, 용량 소자(C)은 커패시터일 수 있다. 구동 소자(DT) 및 스위칭 소자(ST)는 P 타입 트랜지스터이다. 그러나 이에 한정되지 않고 구동 소자(DT) 및 스위칭 소자(ST)는 N 타입 트랜지스터일 수 있다.
구동 소자(DT)는 용량 소자(C)의 제1 전극에 연결되고 제1 전원 전압(ELVDD)을 수신하는 입력 단자, 발광 소자(OLED)의 입력 단자(또는 애노드 전극)에 연결된 출력 단자, 및 스위칭 소자(ST)의 출력 단자에 연결된 제어 단자를 포함한다. 용량 소자(C)의 제2 전극은 구동 소자(DT)의 제어 단자에 연결된다. 발광 소자(OLED)의 출력 단자(또는 캐소드 전극)는 제2 전원 전압(ELVSS)을 수신한다.
스위칭 소자(ST)는 데이터 라인들(DL1~DLn) 중 대응하는 데이터 라인(DLj)에 연결된 입력 단자, 구동 소자(DT)의 제어 단자에 연결된 출력 단자, 및 게이트 라인들(GL1~GLm) 중 대응하는 게이트 라인(GLi)에 연결된 제어 단자를 포함한다. i 및 j는 자연수이다.
게이트 라인(GLi)을 통해 게이트 신호가 스위칭 소자(ST)의 제어 단자에 인가되고, 스위칭 소자(ST)는 게이트 신호에 응답하여 턴 온된다. 턴 온된 스위칭 소자(ST)는 데이터 라인(DLj)를 통해 제공받는 데이터 전압을 제1 노드(N1)에 제공한다. 용량 소자(C)는 제1 노드(N1)에 제공된 데이터 전압을 충전하고, 스위칭 소자(ST)가 턴 오프된 뒤에도 이를 유지한다.
구동 소자(DT)는 용량 소자(C)에 충전된 데이터 전압을 제공받아 턴 온된다. 구동 소자(DT)는 용량 소자(C)에 충전된 데이터 전압이 모두 방전될 때까지 턴 온될 수 있다. 턴 온된 구동 소자(DT)는 제1 전원 전압(ELVDD)을 제공받는다. 따라서, 구동 소자(DT)를 통해 발광 소자(OLED)에 전류가 제공되어 발광 소자(OLED)가 발광한다. 발광 소자(OLED)가 발광되어 데이터 전압에 대응하는 영상이 표시될 수 있다.
도 3을 참조하면, 표시 패널(110)은 제1 기판(111), 제1 기판(111)과 마주보는 제2 기판(112), 및 제1 기판(111)과 제2 기판(112) 사이에 배치된 액정층(LC)을 포함한다.
화소(PX)는 게이트 라인들(GL1~GLm) 중 대응하는 게이트 라인(GLi) 및 데이터 라인들(DL1~DLn) 중 대응하는 데이터 라인(DLj)에 연결된 트랜지스터(TR), 트랜지스터(TR)에 연결된 액정 커패시터(Clc), 및 액정 커패시터(Clc)에 병렬로 연결된 스토리지 커패시터(Cst)를 포함한다. 스토리지 커패시터(Cst)는 생략될 수 있다. 표시 패널(110)이 액정 표시 패널일 경우, 표시 패널(110)은 도 3에 도시된 화소(PX)를 다수 개 포함할 수 있다.
게이트 라인(GLi), 데이터 라인(DLj), 및 트랜지스터(TR)는 제1 기판(111)에 배치될 수 있다. 트랜지스터(TR)는 게이트 라인(GLi)에 연결된 게이트 전극, 데이터 라인(DLj)에 연결된 소스 전극, 및 액정 커패시터(Clc) 및 스토리지 커패시터(Cst)에 연결된 드레인 전극을 포함한다.
액정 커패시터(Clc)는 제1 기판(111)에 배치된 화소 전극(PE), 화소 전극(PE)과 마주보도록 제2 기판(112)에 배치된 공통 전극(CE), 및 화소 전극(PE)과 공통 전극(CE) 사이에 배치된 액정층(LC)을 포함한다. 액정층(LC)은 유전체로서의 역할을 한다. 화소 전극(PE)은 트랜지스터(TR)의 드레인 전극에 연결된다.
도 3에서 화소 전극(PE)은 비 슬릿 구조이나, 이에 한정되지 않고, 화소 전극(PE)은 십자 형상의 줄기부 및 줄기부로부터 방사형으로 연장된 복수의 가지부들을 포함하는 슬릿 구조를 가질 수 있다. 공통 전극(CE)은 제2 기판(112)에 전체적으로 형성될 수 있다. 그러나, 이에 한정되지 않고, 공통 전극(CE)은 제1 기판(111)에 배치될 수 있다. 이러한 경우, 화소 전극(PE) 및 공통 전극(CE) 중 적어도 하나는 슬릿 구조를 가질 수 있다.
스토리지 커패시터(Cst)는 화소 전극(PE), 스토리지 라인(미 도시됨)으로부터 분기된 스토리지 전극(미 도시됨), 및 화소 전극(PE)과 스토리지 전극 사이에 배치된 절연층을 포함할 수 있다. 스토리지 라인은 제1 기판(111)에 배치되며, 게이트 라인(GLi)과 동일층에 동시에 형성될 수 있다. 스토리지 전극은 화소 전극(PE)과 부분적으로 오버랩될 수 있다.
화소(PX)는 레드, 그린, 및 블루 색 중 하나를 나타내는 컬러 필터(CF)를 더 포함할 수 있다. 예시적인 실시 예로서 컬러 필터(CF)는 도 3에 도시된 바와 같이, 제2 기판(112)에 배치될 수 있다. 그러나, 이에 한정되지 않고, 컬러 필터(CF)는 제1 기판(111)에 배치될 수 있다.
트랜지스터(TR)는 게이트 라인(GLi)을 통해 제공받은 게이트 신호에 응답하여 턴 온된다. 데이터 라인(DLj)을 통해 수신된 데이터 전압은 턴 온된 트랜지스터(TR)를 통해 액정 커패시터(Clc)의 화소 전극(PE)에 제공된다. 공통 전극(CE)에는 공통 전압이 인가된다.
데이터 전압 및 공통 전압의 전압 레벨의 차이에 의해 화소 전극(PE)과 공통 전극(CE) 사이에 전계가 형성된다. 화소 전극(PE)과 공통 전극(CE) 사이에 형성된 전계에 의해 액정층(LC)의 액정 분자들이 구동된다. 전계에 의해 구동된 액정 분자들에 의해 광 투과율이 조절되어 영상이 표시될 수 있다.
스토리지 라인에는 일정한 전압 레벨을 갖는 스토리지 전압이 인가될 수 있다. 그러나, 이에 한정되지 않고, 스토리지 라인은 공통 전압을 인가받을 수 있다. 스토리지 커패시터(Cst)는 액정 커패시터(Clc)에 충전된 전압을 보완해 주는 역할을 한다.
도 4a 및 도 4b는 도 1에 도시된 표시 패널의 데이터 라인들과 화소들의 연결 구성을 도시한 도면이다.
예시적으로, 도 4a에는 표시 패널(110)의 중앙 부분 및 좌측 영역(LA)에 배치된 화소들(PX)이 도시되었고, 도 4b에는 표시 패널(110)의 우측 영역(RA)에 배치된 화소들(PX)이 도시되었다. 설명의 편의를 위해, 도 4a 및 도 4b에서 게이트 라인들(GL1~GLm)은 생략되었다.
도 4a 및 도 4b을 참조하면, 화소들(PX)은 복수의 행들(ROW_1~ROW_m) 및 복수의 열들(COL_1~COL_n)로 배열된다. 행들(ROW_1~ROW_m)은 제1 방향(DR1)에 대응되고, 열들(COL_1~COL_n)은 제2 방향(DR2)에 대응된다. 도 4a 및 도 4b에서 행들(ROW_1~ROW_m)의 순서는 하부에서 상부로 갈수록 증가하며, 열들(COL_1~COL_n)의 순서는 좌측에서 우측으로 갈수록 증가한다.
도시하지 않았으나, 화소들(PX)은 레드 색을 표시하는 복수의 레드 화소들, 그린 색을 표시하는 복수의 그린 화소들, 및 블루 색을 표시하는 복수의 블루 화소들을 포함할 수 있다. 그러나, 이에 한정되지 않고, 화소들(PX)은 복수의 화이트 화소들, 복수의 옐로우 화소들, 복수의 시안 화소들, 및 복수의 마젠타 화소들을 더 포함할 수 있다. 각 행(ROW_1~ROW_m)에서 화소들(PX)은 레드, 그린, 및 블루 화소들의 순서로 배치될 수 있으나, 이에 한정되지 않고, 다양한 순서로 배치될 수 있다.
행들(ROW_1~ROW_m) 중 제a 행에 k개의 화소들(PX)이 배치될 수 있으며, a 및 k는 자연수이다. 예시적으로 a는 1일 수 있으며, 이러한 경우, 도 4a 및 도 4b에 도시된 바와 같이 제1 행(ROW_1)에 k개의 화소들(PX)이 배치될 수 있다. 그러나, 이에 한정되지 않고, 제a 행은 제1 행(ROW_1) 및 마지막 행인 제m 행(ROW_m) 사이의 행일 수 있으며, 이러한 경우, 화소들(PX)의 배치 구성은 이하, 도 14를 참조하여 상세히 설명될 것이다.
제1 행(ROW_1)은 행들(ROW_1~ROW_m) 중 데이터 구동부(130)에 인접하게 배치될 수 있다. 제1 행(ROW_1)에 배치된 k개의 화소들(PX)은 열들(COL_1~COL_n) 중 제1 열(COL_1) 및 마지막 열인 제n 열(COL_n) 사이의 제g 열(COL_g) 내지 제p 열(COL_p)에 배치될 수 있다. g 및 p는 자연수이며, g는 1보다 크고, p보는 g보다 크며, n은 p보다 크다.
도 4a 및 도 4b에 도시된 바와 같이 제m 행(ROW_m)에는 제1 행(ROW_1)에 배치된 화소들(PX)의 개수와 같은 개수인 k개의 화소들(PX)이 배치될 수 있다. 그러나, 이에 한정되지 않고, 제m 행(ROW_m)에는 제1 행(ROW_1)에 배치된 화소들(PX)의 개수보다 많은 개수의 화소들(PX)이 배치될 수 있다. 제m 행(ROW_m)에 제1 행(ROW_1)에 배치된 화소들(PX)의 개수보다 많은 개수의 화소들(PX)이 배치되기 위한 표시 패널의 구성은 이하, 도 12를 참조하여 상세히 설명될 것이다.
제1 행(ROW_1)에 배치된 k개의 화소들(PX)은 행들(ROW_1~ROW_m)에 배치되는 화소들(PX) 중 최소 개수의 화소들(PX)일 수 있다. 예시적으로, 도 4a 및 도 4b에서 k는 9이나, 제1 행(ROW_1)에 배치되는 화소들(PX)의 개수는 이에 한정되지 않는다.
제1 행(ROW_1) 및 제m 행(ROW_m) 사이의 행들 중 제e 행(ROW_e) 내지 제f 행(ROW_f) 각각에 n개의 화소들(PX)이 배치될 수 있다. n은 k보다 크고, e 및 f는 자연수이며, e는 1보다 크고, f는 e보다 크거나 같으며, m은 f보다 크다.
제e 행(ROW_e) 내지 제f 행(ROW_f) 각각에 배치된 n개의 화소들(PX)은 행들(ROW_1~ROW_m)에 배치되는 화소들(PX) 중 최대 개수의 화소들(PX)일 수 있다. 예시적으로, 도 4a 및 도 4b에서 n은 27이나, 제e 행(ROW_e) 내지 제f 행(ROW_f) 각각에 배치되는 화소들(PX)의 개수는 이에 한정되지 않는다. 제1 행(ROW_1), 제m 행(ROW_m), 및 제e 행(ROW_e) 내지 제f 행(ROW_f)을 제외한 나머지 행들 각각에는 k개보다 많고 n개보다 적은 개수의 화소들(PX)이 배치된다.
제1 행(ROW_1) 및 제e 행(ROW_e) 사이의 행들에서, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 많거나 같을 수 있다. 예시적으로, 도 4a 및 도 4b에서, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 많으나, 이에 한정되지 않고, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수와 같을 수 있다.
제f 행(ROW_f) 및 제m 행(ROW_m) 사이의 행들에서, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 적거나 같을 수 있다. 예를 들어, 제f+2 행에 배치된 화소들(PX)의 개수는 제f+1 행에 배치된 화소들(PX)의 개수와 같고, 제f+3 행에 배치된 화소들(PX)의 개수는 제f+2 행에 배치된 화소들(PX)의 개수보다 적을 수 있다.
제1 행(ROW_1)에 배치된 화소들(PX) 중 서로 인접한 화소들(PX) 사이의 영역 및 제1 행(ROW_1)의 첫 번째 열 및 마지막 열 중 어느 한 열에 배치된 화소(PX)의 일측에 인접한 영역으로 정의되는 제1 영역들(A1) 각각에 L개의 데이터 라인들이 배치된다. L은 자연수이다. 예시적으로, 제1 행(ROW_1)의 마지막 열인 제p 열(COL_p)에 배치된 화소(PX)의 우측에 인접한 영역이 제1 영역(A1)으로 정의될 수 있다.
L은 행들(ROW_1~ROW_m)에 배치된 화소들(PX) 중 최대 개수의 화소들(PX)을 최소 개수의 화소들(PX)로 나눈 값으로 결정된다. 즉, L은 n을 k로 나눈 값으로 결정된다. L은 n을 k로 나눈 값의 몫에 해당하고, n을 k로 나눌 때, 나머지가 없을 경우, L개의 데이터 라인들이 제1 영역들(A1) 각각에 배치된다.
그러나, n을 k로 나눈 값에 나머지가 있을 경우, 나머지에 해당하는 데이터 라인들은 제1 영역들(A1)에 추가로 배치될 수 있다. 이러한 구성은 이하, 도 10a 및 도 10b를 참조하여, 상세히 설명될 것이다.
데이터 라인들(DL1~DLn)은 L개의 데이터 라인들을 각각 포함하는 복수의 데이터 라인 그룹들(DLG)을 포함할 수 있다. 예시적으로, 도 4a 및 도 4b에 도시된 바와 같이 n는 27이고 k는 9이므로, L은 3으로 결정될 수 있다. 따라서, 제1 영역들(A1) 각각에 3개의 데이터 라인들이 배치된다.
제1 영역들(A1)에서 데이터 라인들(DL1~DLn)은 제2 방향(DR2)으로 연장된다. 제1 영역들(A1)에 배치된 데이터 라인들(DL1~DLn)은 제2 방향(DR2)으로 데이터 구동부(130)를 향해 연장되어 데이터 구동부(130)에 연결된다.
데이터 라인 그룹들(DLG)은 복수의 스트레이트 라인들(SDL) 및 복수의 벤딩 데이터 라인들(BDL)을 포함한다. 스트레인트 라인들(SDL)은 데이터 라인 그룹들(DLG) 각각의 L개의 데이터 라인들 중 첫 번째 데이터 라인이고, 벤딩 데이터 라인들(BDL)은 스트레이트 라인들(SDL)을 제외한 데이터 라인들이다.
스트레이트 데이터 라인들(SDL)은 제2 방향(DR2)으로 연장되어 제g 열(COL_g) 내지 제p 열(COL_p) 중 대응하는 열에 배치된 화소들(PX)에 연결될 수 있다. 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 벤딩 데이터 라인들(BDL)은 제2 방향(DR2), 제1 방향(DR1), 및 제2 방향(DR2)으로 2 번 절곡되어 연장된다. 벤딩 데이터 라인들(BDL)은 제e 행(ROW_e)부터 제2 방향(DR2)으로 연장된다.
벤딩 데이터 라인들(BDL)은 표시 패널(110)의 중심부의 소정의 영역을 기준으로 좌우 대칭되는 형상을 갖도록 연장될 수 있다. 벤딩 데이터 라인들(BDL)은 제1 내지 제v 벤딩 데이터 라인들(BDL1~BDLv)을 포함하고, 스트레이트 데이터 라인들(SDL)에 연결되지 않은 화소들(PX)에 연결될 수 있다.
이하, 제1 방향(DR1)에서 표시 패널(110)의 중심부보다 좌측에 배치된 표시 패널(110)의 영역은 표시 패널(110)의 좌측 영역(LA)으로 정의된다. 제1 방향(DR1)에서 표시 패널(110)의 중심부보다 우측에 배치된 표시 패널(110)의 영역은 표시 패널(110)의 우측 영역(RA)으로 정의된다.
표시 패널(110)의 좌측 영역(LA)은 도 4a에 도시되었으며, 표시 패널(110)의 우측 영역(RA)은 도 4b에 도시되었다. 표시 패널(110)의 중심부에 배치된 화소들(PX)은 매트릭스 형태로 배열되며 제g+3 열 내지 제g+5열에 배치된 화소들(PX)일 수 있다.
제1 행(ROW_1) 내지 제e 행(ROW_e)에서, h번째 행에 배치된 화소들(PX)의 개수와 h+1 번째 행에 배치된 화소들(PX)의 개수가 다를 수 있으며, h는 자연수이다. 이러한 경우, h번째 행에 배치된 화소들(PX)의 개수와 h+1 번째 행에 배치된 화소들(PX)의 개수의 차이 값과 같은 개수의 벤딩 데이터 라인들(BDL)이 h번째 행에 배치된 화소들(PX)과 h+1 번째 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장된다.
제2 방향(DR2)에서 제1 방향(DR1)으로 절곡되어 연장된 벤딩 데이터 라인들(BDL)은 제1 방향(DR1)에서 제2 방향(DR2)으로 절곡되어 연장된다. 제1 방향(DR1)에서 제2 방향(DR2)으로 연장된 벤딩 데이터 라인들(BDL) 각각은 열들(COL_1~COL_n) 중 대응하는 열에 배치된 화소들(PX)에 연결될 수 있다.
제1 영역들(A1)에 배치된 벤딩 데이터 라인들(BDL)은 제1 벤딩 데이터 라인(BDL1)부터 벤딩 데이터 라인들(BDL)의 순서가 증가하면서 순차적으로 제2 방향(DR2)에서 제1 방향(DR1)으로 연장된다. 또한, 제1 영역들(A1)에 배치된 벤딩 데이터 라인들(BDL)은 제v 벤딩 데이터 라인(BDLv)부터 벤딩 데이터 라인들(BDL)의 순서가 감소하면서 순차적으로 제2 방향(DR2)에서 제1 방향(DR1)으로 연장된다.
표시 패널(110)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, h 번째 행에 배치된 화소들(PX)보다 h+1 번째 행에 배치된 화소들(PX)의 개수가 c개 많을 경우, 표시 패널(110)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, c개의 벤딩 데이터 라인들(BDL)이 h 번째 행에 배치된 화소들(PX) 및 h+1 번째 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장된다. c는 자연수이다.
표시 패널(110)의 우측 영역(RA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, h 번째 행에 배치된 화소들(PX)보다 h+1 번째 행에 배치된 화소들(PX)의 개수가 d개 많을 경우, 표시 패널(110)의 우측 영역(RA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, d개의 벤딩 데이터 라인들(BDL)이 h 번째 행에 배치된 화소들(PX) 및 h+1 번째 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장된다. d는 자연수이다.
예를 들어, 제1 행(RWO_1)에 배치된 화소들(PX)의 개수는 9개이고, 제2 행에 배치된 화소들(PX)의 개수는 15일 수 있다. 제1 행(RWO_1)에 배치된 화소들(PX)의 개수와 제2 행에 배치된 화소들(PX)의 개수의 차이값은 6이고, 6개의 벤딩 데이터 라인들(BDL)이, 제1 행(RWO_1)에 배치된 화소들(PX)과 제2 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장된다.
도 4a 및 도 4b에서 화소들(PX)이 좌우 대칭되도록 배치되므로, c 및 d는 각각 3으로서 같은 값을 가질 수 있다. 그러나, 이에 한정되지 않고, 화소들(PX)이 좌우 대칭되도록 배치되지 않을 경우, c 및 d는 서로 다른 값을 가질 수도 있다.
c 및 d가 각각 3으로서 같은 값을 가질 경우, 제1 벤딩 데이터 라인(BDL1)부터 벤딩 데이터 라인들(BDL)의 순서가 증가하면서 순차적으로 3개의 벤딩 데이터 라인들(BDL)이 제2 방향(DR2)에서 제1 방향(DR1)으로 절곡되어 연장된다. 또한, 제v 벤딩 데이터 라인(BDLv)부터 벤딩 데이터 라인들(BDL)의 순서가 감소하면서 순차적으로 3개의 벤딩 데이터 라인들(BDL)이 제2 방향(DR2)에서 제1 방향(DR1)으로 절곡되어 연장된다.
표시 패널(110)의 좌측 영역(LA)에서, 제1 영역들(A1)에 배치되어 제2 방향(DR2)으로 연장된 벤딩 데이터 라인들(BDL) 중 제1 벤딩 데이터 라인(BDL1), 제2 벤딩 데이터 라인, 및 제3 벤딩 데이터 라인이 순차적으로 제1 행(ROW_1)에 배치된 화소들(PX) 및 제2 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 절곡되어 연장된다.
표시 패널(110)의 우측 영역(RA)에서, 제1 영역들(A1)에 배치되어 제2 방향(DR2)으로 연장된 벤딩 데이터 라인들(BDL) 중 제v 벤딩 데이터 라인(BDLv), 제v-1 벤딩 데이터 라인, 및 제v-2 벤딩 데이터 라인이 순차적으로 제1 행(ROW_1)에 배치된 화소들(PX) 및 제2 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 절곡되어 연장된다.
제2 행에 배치된 화소들(PX)의 개수는 15개이고, 제3 행에 배치된 화소들(PX)의 개수는 19개이므로, 제2 행에 배치된 화소들(PX)의 개수와 제3 행에 배치된 화소들(PX)의 개수의 차이값은 4이다. 표시 패널(110)의 좌측 영역(LA) 및 우측 영역(RA)에서 제4 및 제5 벤딩 데이터 라인들과 제v-3 및 제v-4 벤딩 데이터 라인들이 순차적으로 제2 행에 배치된 화소들(PX) 및 제3 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 절곡되어 연장될 수 있다.
이러한 방식으로, 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 벤딩 데이터 라인들(BDL)이 제2 방향(DR2)에서 제1 방향(DR1)으로 절곡되어 연장될 수 있다. 제1 방향(DR1)으로 연장된 벤딩 데이터 라인들(BDL)은 제1 벤딩 데이터 라인(BDL1)부터 순차적으로, 그리고 제v 벤딩 데이터 라인(BDLv)부터 순차적으로 제1 방향(DR1)에서 제2 방향(DR2)으로 절곡되어 연장된다.
제1 방향(DR1)에서 제2 방향(DR2)으로 절곡되어 연장된 벤딩 데이터 라인들(BDL) 각각은 제1 열(COL_1) 내지 제g-1 열 및 제p+1 열 내지 제n 열(COL_n) 중 대응하는 열에 배치된 화소들(PX)에 연결된다. 제1 방향(DR1)에서 제2 방향(DR2)으로 절곡되어 연장된 벤딩 데이터 라인들(BDL)은 제1 벤딩 데이터 라인(BDL1)부터 순차적으로 제e-1 열 내지 제1 열들(COL_1)에 배치된 화소들(PX)에 열 단위로 연결되고, 제v 벤딩 데이터 라인(BDLv)부터 순차적으로 제p+1 열 내지 제n 열들(COL_n)에 배치된 화소들(PX)에 열 단위로 연결된다.
예를 들어, 표시 패널(110)의 좌측 영역(LA)에서, 제1 행(ROW_1)에 배열된 화소들(PX) 및 제2 행에 배열된 화소들 (PX)사이에서 제1 방향(DR1)으로 연장된 제1, 제2, 및 제3 벤딩 데이터 라인들은 순차적으로 제1 방향(DR1)에서 제2 방향(DR2)으로 절곡되어 연장된다. 표시 패널(110)의 좌측 영역(LA)에서, 제1 방향(DR1)에서 제2 방향(DR2)으로 연장된 제1, 제2, 및 제3 벤딩 데이터 라인들은 제e-1 열 내지 제e-3 열에 배치된 화소들(PX)에 열 단위로 순차적으로 연결된다.
제1 벤딩 데이터 라인(BDL1)은 제1 방향(DR1)에서 제2 방향(DR2)으로 연장되어 제1 열(COL_1) 내지 제e-1 열 중 대응하는 제e-1 열에 배치된 화소들(PX)에 연결된다. 제2 벤딩 데이터 라인은 제1 방향(DR1)에서 제2 방향(DR2)으로 연장되어 제1 열(COL_1) 내지 제e-1 열 중 대응하는 제e-2 열에 배치된 화소들(PX)에 연결된다. 제3 벤딩 데이터 라인은 제1 방향(DR1)에서 제2 방향(DR2)으로 연장되어 제1 열(COL_1) 내지 제e-1 열 중 대응하는 제e-3 열에 배치된 화소들(PX)에 연결된다.
표시 패널(110)의 우측 영역(LA)에서 제v, 제v-1, 및 제v-2 벤딩 데이터 라인들(BDL)도 같은 방식으로 연장되어 제p+1 열, 제p+2열, 및 제p+3 열에 배치된 화소들(PX)에 열 단위로 순차적으로 연결될 수 있다. 나머지 벤딩 데이터 라인들(BDL)도 같은 방식으로 나머지 화소들(PX)에 연결될 수 있다.
예시적으로, 벤딩 데이터 라인들(BDL)이 제1 벤딩 데이터 라인(BDL1) 및 제v 벤딩 데이터 라인(BDLv)부터 순차적으로 제2 방향(DR2), 제1 방향(DR1), 및 제2 방향(DR2)으로 연장되는 것으로 설명되었다. 그러나, 이에 한정되지 않고 다양한 순서로 벤딩 데이터 라인들(BDL)이 제2 방향(DR2), 제1 방향(DR1), 및 제2 방향(DR2)으로 연장될 수 있다.
도 5는 도 4a에 도시된 어느 하나의 제1 영역에 배치된 L개 데이터 라인들을 도시한 도면이다. 도 6 내지 도 8은 도 4a 및 도 4b에서 제2 방향으로 서로 인접한 행들에 배치된 화소들 사이의 간격을 예시적으로 도시한 도면이다.
도 6 내지 도 8 각각에는 예시적으로 표시 패널(110)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 임의의 두 개 행들에 배치된 임의의 화소들(PX)이 도시되었다. 설명의 편의를 위해, 도 6 내지 도 8에서 게이트 라인들(GL1~GLm)은 생략되었다.
도 5를 참조하면, 제1 행(ROW_1)의 제1 영역(A1)에 배치된 L개의 데이터 라인들(DLj,DLj+1,DLj+2)은 제2 방향(DR2)으로 연장되고, 제1 방향(DR1)으로 서로 균등한 간격을 두고 배치될 수 있다. 제1 영역(A1)에서 데이터 라인들(DLj,DLj+1,DLj+2) 중 서로 인접한 데이터 라인들은 제1 방향(DR1)으로 제1 간격(GP1)을 두고 서로 이격되어 배치될 수 있다.
데이터 라인들(DLj,DLj+1,DLj+2) 각각은 제1 방향(DR1)으로 소정의 폭(WD)을 갖는다. 제1 방향(DR1)에서 L개의 데이터 라인들(DLj,DLj+1,DLj+2) 중 서로 인접한 데이터 라인들의 일측들 사이의 간격은 피치(PT)로 정의되며, 피치(PT)는 폭(WD)에 제1 간격(GP1)을 더한 값으로 결정된다.
도 6 내지 도 8을 참조하면, 화소들(PX)은 같은 크기를 갖고 h 번째 행에 배치된 화소들(PX) 및 h+1 번째 행에 배치된 화소들(PX)은 제1 방향(DR1)으로 배열된다. 표시 패널(110)에서 제2 방향(DR2)으로 서로 인접한 행들에 배치된 화소들(PX) 사이의 간격은 제2 간격(GP2)으로 정의된다.
제2 간격(GP2)은 표시 패널(110)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이값들 및 표시 패널(110)의 우측 영역(RA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이값들 중 최대값에 피치(PT)를 곱한 값보다 크거나 같은 값으로 결정된다.
도 4a 및 도 4b에서 설명한 바와 같이, 화소들(PX)이 좌우 대칭되도록 배치될 경우, c 및 d는 같은 값을 갖는다. 표시 패널(110)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 서로 인접한 행들에 배치되는 화소들(PX)의 개수의 차이 값들은 1개 내지 3개일 수 있다. 표시 패널(110)의 우측 영역(RA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 서로 인접한 행들에 배치되는 화소들(PX)의 개수의 차이 값들은 1개 내지 3개일 수 있다.
표시 패널(110)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이 값들 및 표시 패널(110)의 우측 영역(RA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이 값들 중 최대 값은 3이다. 따라서, 제2 간격(GP2)은 피치(PT)에 3을 곱한 값보다 크거나 같은 값으로 결정된다.
h는 1일 경우, 도 6에 도시된 바와 같이, 제1 행(ROW_1)에 배치된 화소들(PX)과 제2 행(ROW_2)에 배치된 화소들(PX) 사이의 제2 간격(GP2)은 피치(PT)에 3을 곱한 값보다 크거나 같은 값으로 결정될 수 있다. h는 2일 경우, 도 7에 도시된 바와 같이, 제2 행(ROW_2)에 배치된 화소들(PX)과 제3 행(ROW_3)에 배치된 화소들(PX) 사이의 제2 간격(GP2)은 피치(PT)에 3을 곱한 값보다 크거나 같은 값으로 결정될 수 있다.
h가 e-1일 경우, 도 8에 도시된 바와 같이, 제e-1 행(ROW_e-1)에 배치된 화소들(PX)과 제e 행(ROW_e)에 배치된 화소들(PX) 사이의 제2 간격(GP2)은 피치(PT)에 3을 곱한 값보다 크거나 같은 값으로 결정될 수 있다. 도시하지 않았으나, 나머지 행들에서 서로 인접한 행들에 배치된 화소들(PX) 사이의 제2 간격(GP2)도 피치(PT)에 3을 곱한 값보다 크거나 같은 값으로 결정될 수 있다.
비록 도시하지 않았으나, 화소들(PX)이 좌우 대칭되도록 배치되지 않을 수 있다. 예를 들어, 표시 패널(110)의 좌측 영역(LA) 및 제1 내지 제e 행들(ROW_1~ROW_e)에서, 서로 인접한 행들에 배치되는 화소들(PX)의 개수의 차이 값들은 1개 내지 4개일 수 있고, 표시 패널(110)의 우측 영역(RA) 및 제1 내지 제e 행들(ROW_1~ROW_e)에서, 서로 인접한 행들에 배치되는 화소들(PX)의 개수의 차이 값들은 1개 내지 3개일 수 있다. 이러한 경우, 제2 간격(GP2)은 피치(PT)에 4를 곱한 값보다 크거나 같은 값으로 결정될 수 있다.
데이터 라인들(DL1~DLn)이 L개 씩 제1 행(ROW_1)의 화소들(PX) 사이에 배치되지 않고, 제1 행(ROW_1)의 화소들(PX) 사이에 하나씩 배치될 경우, 화소들(PX) 사이에 배치되지 못한 데이터 라인들은 화소들(PX)이 배치되지 않은 비표시 영역(NDA)을 경유하여 연장될 수 있다. 화소들(PX) 사이에 배치되지 못한 데이터 라인들이 배치되기 위한 비표시 영역(NDA)의 공간이 확보되어야 하므로, 비표시 영역(NDA)으로 정의되는 베젤(bezel) 영역이 증가될 수 있다.
본 발명의 실시 예에서, 데이터 라인들(DL1~DLn)은 L개씩 제1 행(ROW_1)의 화소들(PX) 사이에 배치되므로, 베젤 영역이 감소될 수 있다. 결과적으로, 본 발명의 실시 예에 따른 표시 장치(100)는 내로우 베젤을 구현할 수 있다.
도 9는 도 4a에 도시된 B1 영역의 단면도이다.
도 9를 참조하면, 제2 방향(DR2)으로 연장되는 어느 하나의 데이터 라인은 제1 방향(DR1)으로 연장하는 적어도 하나의 데이터 라인과 교차할 수 있다. 제2 방향(DR2) 및 제1 방향(DR1)으로 연장하여 서로 교차하는 데이터 라인들은 절연되어 교차할 수 있다.
예를 들어, 제2 방향(DR2)으로 연장하는 j 번째 데이터 라인(DLj)은 제1 방향(DR1)으로 연장하는 j+1 번째 데이터 라인(DLj+1)과 교차하도록 연장할 수 있다. 서로 교차하는 j 번째 데이터 라인(DLj) 및 j+1 번째 데이터 라인(DLj+1) 중 j+1 번째 데이터 라인(DLj+1)은 브릿지 전극(BE), 제1 서브 라인(SL1), 및 제2 서브 라인(SL2)을 포함한다.
제1 기판(111) 상에 제1 절연막(INS1)이 배치되고, 제1 절연막(INS1) 상에 j 번째 및 j+1 번째 데이터 라인들(DLj,DLj+1)이 배치된다. j+1 번째 데이터 라인(DLj+1)의 제1 서브 라인(SL1) 및 제2 서브 라인(SL2)은 j 번째 데이터 라인(DLj)을 사이에 두고 배치된다. j 번째 및 j+1 번째 데이터 라인들(DLj,DLj+1)을 덮도록 제1 절연막(INS1) 상에 제2 절연막(INS2)이 배치된다.
j+1 번째 데이터 라인(DLj+1)의 브릿지 전극(BE)은 제2 절연막(INS2) 상에 배치된다. 브릿지 전극(BE)과 데이터 라인(DLj)이 제2 절연막(INS2)을 사이에 두고 배치될 수 있다. 브릿지 전극(BE)은 제2 절연막(INS2)을 관통하여 제1 및 제2 서브 라인들(SL1,SL2)의 소정의 영역을 노출시키는 컨택홀들(CH)을 통해 제1 및 제2 서브 라인들(SL1,SL2)에 연결된다.
제1 서브 라인(SL1) 및 제2 서브 라인(SL2)이 브릿지 전극(BE)을 통해 전기적으로 연결됨으로서, 제2 방향(DR2)으로 연장하는 j 번째 데이터 라인(DLj) 및 제1 방향(DR1)으로 연장하는 j+1 번째 데이터 라인(DLj+1)은 서로 절연되어 교차할 수 있다.
도 10a 및 도 10b는 본 발명의 다른 실시 예에 따른 표시 패널의 데이터 라인들과 화소들의 연결 구성을 도시한 도면이다.
이하, 도 4a 및 도 4b에 도시된 데이터 라인들(DL1~DLn)과 화소들(PX)의 연결구성과 다른 점을 위주로, 도 10a 및 도 10b에 도시된 데이터 라인들(DL1~DLn)과 화소들(PX)의 연결 구성이 설명될 것이다.
예시적으로, 도 10a에는 표시 패널(110_1)의 중앙 부분 및 좌측 영역(LA)에 배치된 화소들(PX)이 도시되었고, 도 10b에는 표시 패널(110_1)의 우측 영역(RA)에 배치된 화소들(PX)이 도시되었다. 설명의 편의를 위해, 도 10a 및 도 10b에서 게이트 라인들은 생략되었다.
도 10a 및 도 10b를 참조하면, 화소들(PX)은 복수의 행들(ROW_1~ROW_m) 및 복수의 열들(COL_1~COL_n)로 배열되고, 각 행(ROW_1~ROW_m)에서 화소들(PX) 각각은 데이터 라인들(DL1~DLn) 중 대응하는 데이터 라인에 연결된다. 제1 행(ROW_1) 및 제m 행(ROW_m) 각각에 배치된 화소들(PX)의 개수는 k개 이며, 제e 행(ROW_e) 내지 제f 행(ROW_f) 각각에 배치된 화소들(PX)의 개수는 n개 이고, 나머지 행들 각각에 배치된 화소들(PX)의 개수는 n개보다 적고 k개보다 많을 수 있다. 도 10a 및 도 10b에서 k는 9이고, n은 25일 수 있다.
제1 행(ROW_1) 및 제e 행(ROW_e) 사이의 행들에서 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 많거나 같을 수 있다. 제f 행(ROW_f) 및 제m 행(ROW_m) 사이의 행들에서 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 적거나 같을 수 있다.
n을 k로 나눈 값에 해당하는 L개의 데이터 라인들이 제1 영역들(A1)에 각각 배치된다. n을 k로 나눈 값에 나머지가 있을 수 있다. n을 k로 나눈 값의 나머지는 b이고, b개의 데이터 라인들은 b개의 제1 영역들(A1) 각각에 1개씩 추가로 배치될 수 있다. b는 자연수이다.
제1 영역들(A1) 중 b개의 제1 영역들(A1) 각각에는 L+1개의 데이터 라인들 배치되고, 나머지 제1 영역들(A1) 각각에는 L개의 데이터 라인들이 배치된다. L+1개의 데이터 라인들이 제1 영역들(A1) 중 최 좌측부터 순서대로 w개의 제1 영역들(A1) 및 최 우측부터 순서대로 b-w개의 제1 영역들(A1)에 배치된다. w는 0보다 크거나 같은 정수이고, b보다 작거나 같다.
예시적으로, 도 10a 및 도 10b에서, n은 25이고 k는 9이므로 n을 k로 나눈 값의 몫은 2이고 나머지는 7이다. L은 2이고 b는 7이며, 제1 영역들(A1) 각각에 2개의 데이터 라인들이 배치된다. w가 4일 경우, 7개의 데이터 라인들 중 4개의 데이터 라인은 제1 영역들(A1) 중 최 좌측부터 순서대로 4개의 제1 영역들(A1)에 1개씩 배치된다. 7개의 데이터 라인들 중 나머지 3개의 데이터 라인들은 제1 영역들(A1) 중 최 우측부터 순서대로 3개의 제1 영역(A1)들에 1개씩 배치될 수 있다.
데이터 라인들(DL1~DLn)의 연장 방식 및 h 번째 행에 배치된 화소들과 h+1 번째 화소들 사이의 간격은 실질적으로, 도 4a, 도 4b, 및 도 5 내지 도 8에서 설명된 방식과 동일하게 설정된다.
예를 들어, 도 4a 및 도 4b에서 설명된 바와 같이, 제1 영역들(A1)에 배치된 스트레이트 데이터 라인들(SDL)은 제2 방향(DR2)으로 연장되어 열들(COL_1~COL_n) 중 대응하는 열에 배치된 화소들에 연결될 수 있다. 벤딩 데이터 라인들(BDL)은 제2 방향(DR2), 제1 방향(DR1), 및 제2 방향(DR2)으로 연장되어 열들(COL_1~COL_n) 중 대응하는 열에 배치된 화소들에 연결될 수 있다.
도 6 내지 도 8에서 설명된 바와 같이, 표시 패널(110_1)에서 제2 방향(DR2)으로 서로 인접한 행들에 배치된 화소들(PX) 사이의 제2 간격(GP2)은 표시 패널(110_1)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이값들 및 표시 패널(110_1)의 우측 영역(RA) 및 제1 행(ROW_1) 내지 제e 행들(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이 값들 중 최대 값에 피치(PT)를 곱한 값보다 크거나 같은 값으로 결정된다.
도 10a 및 도 10b에 도시된 표시 패널(110_1)을 포함하는 표시 장치는 제1 행(ROW_1)의 화소들(PX) 사이에 L개 또는 L+1개의 데이터 라인들을 배치시킬 수 있으므로, 베젤 영역이 감소될 수 있다.
도 11은 본 발명의 다른 실시 예에 따른 표시 장치의 구성을 보여주는 도면이다. 도 12는 도 11에 도시된 표시 패널의 A2 영역에 배치된 화소들과 데이터 라인들을 도시한 도면이다.
예시적으로, 도 12에는 표시 패널(210)의 중심 영역보다 좌측에 배치된 표시 패널(210)의 좌측 영역의 화소들(PX)과 데이터 라인들이 도시되었다. 표시 패널(210)은 좌우 대칭 구조이므로, 도시하지 않았으나, 표시 패널(210)의 우측 영역에 배치된 화소들(PX)과 데이터 라인들은 표시 패널(210)의 좌측 영역과 대칭되도록 구성될 수 있다. 또한, 표시 패널(210)의 중심 영역에 배치된 화소들(PX)은 매트릭스 형태로 배열될 수 있다.
이하, 도 1, 도 4a, 및 도 4b에 도시된 표시 장치(100) 및 표시 패널(110)의 구성과 다른 점을 위주로, 도 11 및 도 12에 도시된 표시 장치(200)와 표시 패널(210)의 구성이 설명될 것이다.
도 11 및 도 12를 참조하면, 본 발명의 다른 실시 예에 따른 표시 장치(200)는 표시 패널(210), 게이트 구동부(220), 데이터 구동부(230), 및 연성 회로 기판(240)을 포함한다. 표시 패널(210)은 복수의 화소들(PX) 및 화소들(PX)에 연결된 복수의 게이트 라인들(GL1~GLm) 및 복수의 데이터 라인들(DL1~DLn)을 포함한다.
게이트 라인들(GL1~GLm)은 제1 방향(DR1)으로 연장되어 표시 패널(210)의 좌측의 비표시 영역(NDA)에 배치된 게이트 구동부(220)에 연결되고, 데이터 라인들(DL1~DLn)은 데이터 구동부(230)에 연결된다. 데이터 구동부(230)는 연성 회로 기판(240)에 실장되어 표시 패널(210)의 하단의 비표시 영역(NDA)에 연결된다.
실질적으로 표시 패널(210)의 형상이 다르고, 표시 패널(210)의 형상에 따라서 화소들(PX)의 배치 구성이 다른 것을 제외하면, 표시 장치(200)는 도 1에 도시된 표시 장치(100)와 동일한 구성을 갖는다. 따라서, 이하, 게이트 구동부(220), 데이터 구동부(230), 및 연성 회로 기판(240)에 대한 구체적인 설명은 생략한다.
표시 패널(210)은 자동차의 백미러와 같은 형상을 가질 수 있다. 표시 패널(210)은 제1 방향(DR1)으로 연장된 제1 변(S1), 제1 방향(DR1)으로 연장되어 제1 변(S1)과 마주보며 제1 변(S1)보다 작은 길이를 갖는 제2 변(S2), 제1 변(S1)의 일측 및 제2 변(S2)의 일측을 연결하는 제3 변(S3), 및 제1 변(S1)의 타측 및 제2 변(S2)의 타측을 연결하는 제4 변(S4)을 포함한다. 제3 변(S3)의 양측의 소정의 영역 및 제4 변(S4)의 양측의 소정의 영역은 표시 패널(210)의 외부를 향해 볼록한 곡선 형상을 갖는다.
표시 패널(210)은 표시 영역(DA) 및 표시 영역(DA)을 둘러싸는 비표시 영역(NDA)을 포함하고, 화소들(PX)은 복수의 행들 및 복수의 열들로 배열되어 표시 영역(DA)에 배치될 수 있다. 제a 행은 제1 행(ROW_1)일 수 있고, 제1 행(ROW_1)에 k개의 화소들(PX)이 배치될 수 있다. 제1 행(ROW_1) 및 제m 행(ROW_m) 사이의 행들 중 제e 행(ROW_e) 내지 제f 행(ROW_f) 각각에 n개의 화소들(PX)이 배치될 수 있다.
제m 행(ROW_m)에는 k개보다 많은 r개의 화소들(PX)이 배치될 수 있으며, r은 자연수이고, k보다 크고 n보다 작다. 제1 행(ROW_1) 및 제e 행(ROW_e) 사이의 행들 각각에 k개보다 많고 n개보다 적은 개수의 화소들(PX)이 배치될 수 있다. 제f 행(ROW_f) 및 제m 행(ROW_m) 사이의 행들 각각에 n개보다 적고 r개보다 많은 개수의 화소들(PX)이 배치될 수 있다.
제1 행(ROW_1) 및 제e 행(ROW_e) 사이의 행들에서, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 많거나 같을 수 있다. 제f 행(ROW_f) 및 제m 행(ROW_m) 사이의 행들에서, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 적거나 같을 수 있다.
표시 패널(210)의 형상만 다를 뿐 데이터 라인들(DL1~DLn)의 배치, 데이터 라인들(DL1~DLn)의 연장 방식, 및 h 번째 행에 배치된 화소들(PX)과 h+1 번째 화소들(PX) 사이의 간격은 실질적으로, 도 4a, 도 4b, 도 5 내지 도 8, 도 10a, 및 도 10b에서 설명된 방식과 동일하게 설정된다.
예를 들어, 도 4a 및 도 4b에 도시된 데이터 라인들(DL1~DLn)의 배치 방식과 같이, n을 k로 나눈 값인 L개의 데이터 라인들이 제1 행(ROW_1)의 제1 영역들(A1) 각각에 배치된다. 그러나, n을 k로 나눈 값에 나머지가 있을 경우, 도 10a 및 도 10b 도시된 데이터 라인들(DL1~DLn)의 배치 방식과 같이, 나머지에 해당하는 b개의 데이터 라인들이 b개의 제1 영역들(A1) 각각에 1개씩 추가로 배치될 수 있다.
스트레이트 데이터 라인들(SDL)은 제2 방향(DR2)으로 연장되어 열들 중 대응하는 열에 배치된 화소들(PX)에 연결될 수 있다. 벤딩 데이터 라인들(BDL)은 제2 방향(DR2), 제1 방향(DR1), 및 제2 방향(DR2)으로 연장되어 열들 중 대응하는 열에 배치된 화소들(PX)에 연결될 수 있다.
도 6 내지 도 9에서 설명된 바와 같이, 표시 패널(210)에서 제2 방향(DR2)으로 서로 인접한 행들에 배치된 화소들(PX) 사이의 제2 간격(GP2)은, 표시 패널(210)의 좌측 영역 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이값들 및 표시 패널(210)의 우측 영역 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이값들 중 최대값에 피치(PT)를 곱한 값보다 크거나 같은 값으로 결정된다.
본 발명의 다른 실시 예에 따른 표시 장치(200)는 제1 행(ROW_1)의 화소들(PX) 사이에 L개의 데이터 라인들을 배치시킬 수 있으므로, 베젤 영역이 감소될 수 있다.
도 13은 본 발명의 다른 실시 예에 따른 표시 장치의 구성을 보여주는 도면이다. 도 14는 도 13에 도시된 표시 패널에 배치된 화소들과 데이터 라인들을 도시한 도면이다.
이하, 도 1, 도 4a, 및 도 4b에 도시된 표시 장치(100) 및 표시 패널(110)의 구성과 다른 점을 위주로, 도 13 및 도 14에 도시된 표시 장치(300)와 표시 패널(310)의 구성이 설명될 것이다.
도 13 및 도 14를 참조하면, 본 발명의 다른 실시 예에 따른 표시 장치(300)는 표시 패널(310), 게이트 구동부(320), 데이터 구동부(330), 및 연성 회로 기판(340)을 포함한다. 표시 패널(310)은 복수의 화소들(PX) 및 화소들(PX)에 연결된 복수의 게이트 라인들(GL1~GLm) 및 복수의 데이터 라인들(DL1~DLn)을 포함한다.
게이트 라인들(GL1~GLm)은 제1 방향(DR1)으로 연장되어 표시 패널(310)의 우측의 비표시 영역(NDA)에 배치된 게이트 구동부(320)에 연결되고, 데이터 라인들(DL1~DLn)은 데이터 구동부(330)에 연결된다. 데이터 구동부(330)는 연성 회로 기판(340)에 실장되어 표시 패널(310)의 하단의 비표시 영역(NDA)에 연결된다.
실질적으로 표시 패널(310)의 형상이 다르고, 표시 패널(310)의 형상에 따라서 화소들(PX)의 배치 구성이 다른 것을 제외하면, 표시 장치(300)는 도 1에 도시된 표시 장치(100)와 동일한 구성을 갖는다. 따라서, 이하, 게이트 구동부(320), 데이터 구동부(330), 및 연성 회로 기판(340)에 대한 구체적인 설명은 생략한다.
표시 패널(310)은 고글(goggles)과 같은 형상을 가질 수 있다. 예를 들어, 표시 패널(310)은 제2 방향(DR2)으로 연장된 제1 변(S1_1), 제1 변(S1_1)의 양측에 연결되어 제1 방향(DR1)으로 연장된 2개의 제2 변들(S1_2), 및 제1 변(S1_1)과 마주보도록 배치되고 곡선 형상을 갖는 2개의 곡선 변들(CS1)을 포함한다.
곡선 변들(CS1)의 일측들은 서로 연결되고, 곡선 변들(CS1) 각각의 타측은 제2 변들(S1_2) 중 대응하는 제2 변(S1_2)의 끝단에 연결된다. 곡선 변들(CS1)은 표시 패널(310)의 외측을 향해 볼록한 곡선 형상을 갖는다.
화소들(PX)은 복수의 행들(ROW_1~ROW_m) 및 복수의 열들(COL1~COLn)로 배열될 수 있다. 제a 행(ROW_a)은 제1 행(ROW_1) 및 제m 행(ROW_m) 사이의 행일 수 있으며, 제a 행(ROW_a)에 k개의 화소들(PX)이 배치될 수 있다. 제1 행(ROW_1) 및 제a 행(ROW_a) 사이의 행들 중 제e 행(ROW_e) 내지 제f 행(ROW_f)에 n개의 화소들(PX)이 배치될 수 있다. 제a 행(ROW_a) 및 제m 행(ROW_m) 사이의 행들 중 제q 행(ROW_q) 내지 제u 행(ROW_u)에 n개의 화소들(PX)이 배치될 수 있다. q 및 u는 자연수이며, u는 q보다 크거나 같고, m은 u보다 크다.
제1 행(ROW_1) 및 제m 행(ROW_m)에 배치된 화소들(PX)의 개수는 k개보다 많은 r개 일 수 있다. 제a 행(ROW_a) 및 제q 행(ROW_g) 사이의 행들 및 제a 행(ROW_a) 및 제f 행(ROW_f) 사이의 행들 각각에 k개보다 많고 n개보다 적은 개수의 화소들(PX)이 배치될 수 있다. 제1 행(ROW_1) 및 제e 행(ROW_e) 사이의 행들 및 제u 행(ROW_u) 및 제m 행(ROW_m) 사이의 행들 각각에 r개보다 많고 n개보다 적은 개수의 화소들(PX)이 배치될 수 있다. 도 14에서 k는 7이고 n은 14일 수 있다.
제1 행(ROW_1) 및 제e 행(ROW_e) 사이의 행들에서, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 많거나 같을 수 있다. 제f 행(ROW_f) 및 제a 행(ROW_a) 사이의 행들에서, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 적거나 같을 수 있다.
제a 행(ROW_a) 및 제q 행(ROW_q) 사이의 행들에서, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 많거나 같을 수 있다. 제u 행(ROW_u) 및 제m 행(ROW_m) 사이의 행들에서, 현재 행에 배치된 화소들(PX)의 개수는 이전 행에 배치된 화소들(PX)의 개수보다 적거나 같을 수 있다. 제a 행(ROW_a)을 기준으로 화소들(PX)은 제2 방향(DR2)으로 상하 대칭되도록 배치될 수 있다.
제a 행(ROW_a)의 제1 영역들(A1) 각각에 L개의 데이터 라인들이 배치되고, 스트레이트 데이터 라인들(SDL)은 제2 방향(DR2)으로 연장되어 열들(COL_1~COL_n) 중 대응하는 열에 배치된 화소들(PX)에 연결될 수 있다. 벤딩 데이터 라인들(BDL)은 제2 방향(DR2)에서 제1 방향(DR1)으로 그리고 제1 방향(DR1)에서 제2 방향(DR2)으로 두 번 이상 절곡되어 연장되면서 열들(COL_1~COL_n) 중 대응하는 열에 배치된 화소들(PX)에 연결될 수 있다.
k는 7이고 n은 14이므로, L은 2로 결정된다. 제a 행(ROW_a)의 제1 영역들(A1) 각각에 2개의 데이터 라인들이 배치되고, 제1 영역들(A1)에서 데이터 라인들은 제2 방향(DR2)으로 연장된다.
화소들(PX)은 좌우 대칭되도록 배치되지 않을 수 있다. 예를 들어, 표시 패널(310)의 우측 영역에서 행들에 배치된 화소들(PX)의 개수는 동일하고, 표시 패널(310)의 좌측 영역에서 행들에 배치된 화소들(PX)의 개수는 서로 다를 수 있다. 즉, 도 4a 및 도 4b에서 예로 든 d값은 존재하지 않고 c값만 존재할 수 있다.
이러한 경우, 제1 행(ROW_1) 내지 제q 행(ROW_q)에서, h 번째 행에 배치된 화소들(PX)의 개수와 h+1 번째 행에 배치된 화소들(PX)의 개수의 차이 값인 z개와 같은 개수의 데이터 라인들이 h 번째 행에 배치된 화소들(PX)과 h+1 번째 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장될 수 있다. z는 자연수이다.
제1 영역들(A1)에 배치된 벤딩 데이터 라인들(BDL) 중 제1 벤딩 데이터 라인(BDL1)부터 순차적으로 제2 방향(DR2)에서 제1 방향(DR1)으로 절곡되어 연장된다. 제2 방향(DR2)에서 제1 방향(DR1)으로 절곡되어 연장된 벤딩 데이터 라인들(BDL)은 제1 방향(DR1)에서 제2 방향(DR2)으로 순차적으로 절곡되어 연장된다.
구체적으로, 제f 행(ROW_f) 내지 제a 행(ROW_a)에서, h 번째 행에 배치된 화소들(PX)의 개수와 h+1 번째 행에 배치된 화소들(PX)의 개수의 차이 값이 z개일 경우, z개의 벤딩 데이터 라인들(BDL)이 h 번째 행에 배치된 화소들(PX)과 h+1 번째 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장된다. 제1 방향(DR1)으로 연장된 z개의 벤딩 데이터 라인들(BDL) 각각은 제1 방향(DR1)에서 제2 방향(DR2)으로 연장되어 열들(COL1~COLn) 중 대응하는 열에 배치된 화소들(PX)에 연결된다.
예를 들어, 제a-1행에 배치된 화소들(PX)의 개수와 제a 행(ROW_a)에 배치된 화소들(PX)의 개수의 차이값은 3이다. 제1 영역들(A1)에서 제2 방향(DR2)으로 연장된 벤딩 데이터 라인들(BDL) 중 제1 내지 제3 벤딩 데이터 라인들이 제a-1행에 배치된 화소들(PX) 및 제a 행(ROW_a)에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 순차적으로 연장된다.
제1 방향(DR1)으로 연장된 제1 내지 제3 벤딩 데이터 라인들은 순차적으로 제1 방향(DR1)에서 제2 방향(DR2)으로 연장될 수 있다. 제1 방향(DR1)에서 제2 방향(DR2)으로 연장된 제1 내지 제3 벤딩 데이터 라인들 각각은 대응하는 열에 배치된 화소들(PX)에 연결된다.
제a-2행에 배치된 화소들(PX)의 개수와 제a-1행에 배치된 화소들(PX)의 개수는 같다. 따라서, 제a-2행에 배치된 화소들(PX)과 제a-1행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장되는 벤딩 데이터 라인들(BDL)은 존재하지 않는다.
제f 행(ROW_f) 내지 제a 행(ROW_a) 중 제a 내지 제a-2 행들을 제외한 나머지 행들에서 제1 내지 제3 벤딩 데이터 라인들을 제외한 벤딩 데이터 라인들(BDL)도 같은 방식으로 제2 방향(DR2)에서 제1 방향(DR1)으로 연장되고, 이후 제2 방향(DR2)으로 연장될 수 있다. 이러한 방식은, 실질적으로, 도 4a 및 도 4b에서 설명된 데이터 라인들(DL1~DLn)의 연장 방식과 같다.
제e 행(ROW_e) 내지 제1 행(ROW_1)에서도, h 번째 행에 배치된 화소들(PX)의 개수와 h+1 번째 화소들(PX)의 개수의 차이값이 z개일 경우, z개의 벤딩 데이터 라인들(BDL)이 h 번째 행에 배치된 화소들(PX)과 h+1 번째 화소들(PX) 사이에서 제1 방향(DR1)으로 연장된다.
예를 들어, 제e-1 행과 제e 행(ROW_e)에 배치된 화소들(PX)의 개수 차이 및 제e-2 행과 제e-1 행에 배치된 화소들(PX)의 개수 차이는 각각 1개이므로, 제e-1행에 배치된 화소들(PX)과 제e 행(ROW_e)에 배치된 화소들(PX) 사이 및 제e-2 행에 배치된 화소들(PX)과 제e-1 행에 배치된 화소들(PX) 사이에서 각각 1 개의 벤딩 데이터 라인(BDL)이 제1 방향(DR1)으로 연장된다. 다른 벤딩 데이터 라인들(BDL)도 같은 방식으로 연장될 수 있다.
제e 행(ROW_e) 내지 제1 행(ROW_1)에서, 벤딩 데이터 라인들(BDL)은 최 좌측에 배치된 벤딩 데이터 라인(BDL)부터 순차적으로 제2 방향(DR2)에서 제1 방향(DR1)으로 연장될 수 있다. 예를 들어, 제e 행(ROW_e)의 제1 열(COL_1)에 배치된 화소들(PX) 및 제2 열에 배치된 화소들(PX) 사이에서 제2 방향(DR2)으로 연장하는 벤딩 데이터 라인(BDL)은 제e-1행에 배치된 화소들(PX)과 제e 행(ROW_e)에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장된다.
다음으로, 제e 행(ROW_e)의 제2 열에 배치된 화소들(PX) 및 제3 열에 배치된 화소들(PX) 사이에서 제2 방향(DR2)으로 연장하는 벤딩 데이터 라인(BDL)은 제e-2행에 배치된 화소들(PX)과 제e-1행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장된다. 다른 벤딩 데이터 라인들(BDL)도 같은 방식으로 연장될 수 있다.
제e 행(ROW_e) 내지 제1 행(ROW_e~ROW_1)에서, 제1 방향(DR1)으로 연장된 벤딩 데이터 라인들(BDL)은 제a 행(ROW_a)에 배치된 벤딩 데이터 라인들(BDL)의 위치에 대응하는 위치에서 제2 방향(DR2)으로 연장될 수 있다. 예를 들어, 제v 벤딩 데이터 라인(BDLv)은 제a 행(ROW_a)의 제n 열(COLn)의 화소(PX)의 우측에 인접하게 배치된다.
제e 행(ROW_e) 내지 제1 행(ROW_1)에서 제1 방향(DR1)으로 연장된 제v 벤딩 데이터 라인(BDLv)은 제e-1 행(ROW_e-1) 내지 제1 행(ROW_1)의 제n 열(COLn)에 배치된 화소들(PX)의 우측에 인접하게 배치되어 제2 방향(DR2)으로 연장된다. 다른 벤딩 데이터 라인들(BDL)도 같은 방식으로 연장될 수 있다. 그러나 이에 한정되지 않고, 제e 행(ROW_e) 내지 제1 행(ROW_1)에서 제1 방향(DR1)으로 연장된 벤딩 데이터 라인들(BDL)은 제e 행(ROW_e) 내지 제1 행(ROW_1)의 다양한 열들에 배치되어 제2 방향(DR2)으로 연장될 수 있다.
제a 행(ROW_a) 내지 제q 행(ROW_q)에서, h 번째 행에 배치된 화소들(PX)의 개수와 h+1 번째 행에 배치된 화소들(PX)의 개수의 차이값이 z개일 경우, z개의 벤딩 데이터 라인들(BDL)이 h 번째 행에 배치된 화소들(PX)과 h+1 번째 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장된다. 이후 벤딩 데이터 라인들(BDL)은 제2 방향(DR2)으로 연장되어 대응하는 열에 배치된 화소들(PX)에 연결된다. 이러한 방식은 실질적으로, 도 4a 및 도 4b에서 설명된 방식과 같다.
표시 패널(310)에서 제2 방향(DR2)으로 서로 인접한 행들에 배치된 화소들(PX) 사이의 제2 간격(GP2)은 표시 패널(110)의 제1 행(ROW_1) 내지 제q 행(ROW_q)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이값들 중 최대값에 피치(PT)를 곱한 값보다 크거나 같은 값으로 결정된다. 예를 들어, 제1 행(ROW_1) 내지 제q 행(ROW_q)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이값들 중 최대값은 3이므로, 제2 간격(GP2)은 피치(PT)에 3을 곱한 값보다 크거나 같은 값으로 결정된다.
제q 행(ROW_q)부터 제m 행(ROW_m)까지 데이터 라인들(DL1~DLn)은 제2 방향(DR2)으로 연장된다. 그러나, 제e 행(ROW_e) 내지 제1 행들(ROW_1)에서 벤딩 데이터 라인들(BDL)은 제2 방향(DR2)에서 제1 방향(DR1)으로 연장되고 제2 방향(DR2)에서 제1 방향(DR1)으로 연장된다. 데이터 라인들(DL1~DLn)은 제1 행(ROW_1)의 화소들(PX) 사이를 경유하여 제1 행(ROW_1)에 인접한 데이터 구동부(330)에 연결될 수 있다.
데이터 라인들(DL1~DLn)이 소정의 개수씩 제1 행(ROW_1)의 화소들(PX) 사이에 배치되어 데이터 구동부(330)에 연결될 수 있으므로, 표시 장치(300)의 베젤 영역이 감소될 수 있다.
도 15a 및 도 15b는 본 발명의 다른 실시 예에 따른 표시 패널의 데이터 라인들과 화소들을 도시한 도면이다. 도 16 내지 도 18은 도 15a 및 도 15b에서 제2 방향으로 서로 인접한 행들에 배치된 화소들 사이의 간격을 예시적으로 도시한 도면이다.
예시적으로, 도 15a에는 표시 패널(400)의 중앙 부분 및 좌측 영역(LA)에 배치된 화소들(PX)이 도시되었고, 도 15b에는 표시 패널(400)의 우측 영역(RA)에 배치된 화소들(PX)이 도시되었다. 설명의 편의를 위해, 도 15a 및 도 15b에서 게이트 라인들은 생략되었다.
도 16 내지 도 18에는 예시적으로 표시 패널(110)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 임의의 두 개의 행들에 배치된 임의의 화소들(PX)이 도시되었다. 설명의 편의를 위해 도 16 내지 도 18에서 게이트 라인들은 생략되었다.
이하, 도 4a 및 도 4b에 도시된 표시 패널(110)의 구성과 다른 점을 위주로, 도 15a 및 도 15b에 도시된 표시 패널(410)의 구성이 설명될 것이다.
도 15a 및 도 15b를 참조하면, 화소들(PX)은 복수의 행들(ROW_1~ROW_m) 및 복수의 열들(COL_1~COL_n)로 배열된다. 화소들(PX)의 배치 구성은 실질적으로, 도 4a 및 도 4b에서 설명된 화소들(PX)의 배치 구성과 동일하므로, 설명을 생략한다.
제1 행(ROW_1)의 제1 영역들(A1) 각각에 L개의 데이터 라인들이 배치되며 도 15a 및 도 15b에서 k는 9이고, n은 27이므로, L은 3일 수 있다. 데이터 라인들(DL1~DLn)은 제1 영역들(A1)에서 제2 방향(DR2)으로 연장된다. 데이터 라인들(DL1~DLn) 중 중간 데이터 라인(DLc)은 제2 방향(DR2)으로 연장된다. 중간 데이터 라인(DLc)을 제외한 나머지 데이터 라인들은 벤딩 데이터 라인들(BDL)로 정의된다.
제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 벤딩 데이터 라인들(BDL)은 제2 방향(DR2)에서 제1 방향(DR1)으로 그리고 제1 방향(DR1)에서 제2 방향(DR2)으로 적어도 두 번 이상 절곡되어 연장된다. 벤딩 데이터 라인들(BDL)은 제e 행(ROW_e)부터 제2 방향(DR2)으로 연장된다. 벤딩 데이터 라인들(BDL)의 절곡 형상은 중간 데이터 라인(DLc)를 기준으로 대칭될 수 있다.
예를 들어, 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 중간 데이터 라인(DLc)의 좌측에 인접한 벤딩 데이터 라인은 제2 방향(DR2)의 상부 방향에서 제1 방향(DR1)의 좌측 방향으로 그리고 제1 방향(DR1)의 좌측 방향에서 제2 방향(DR2)의 상부 방향으로 절곡되어 연장된다. 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 중간 데이터 라인(DLc)의 우측에 인접한 벤딩 데이터 라인은 제2 방향(DR2)의 상부 방향에서 제1 방향(DR1)의 우측 방향으로 그리고 제1 방향(DR1)의 우측 방향에서 제2 방향(DR2)의 상부 방향으로 절곡되어 연장된다.
제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 제1 벤딩 데이터 라인(BDL1)은 제2 방향(DR2)의 상부 방향, 제1 방향(DR1)의 좌측 방향, 및 제2 방향(DR2)의 상부 방향으로 반복해서 연장된다. 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 제v 벤딩 데이터 라인(BDLv)은 제2 방향(DR2)의 상부 방향, 제1 방향(DR1)의 우측 방향, 및 제2 방향(DR2)의 상부 방향으로 반복해서 연장된다.
따라서, 중간 데이터 라인(DLc)의 좌측에 인접한 벤딩 데이터 라인과 중간 데이터 라인의 우측에 인접한 벤딩 데이터 라인의 절곡 형상이 서로 대칭될 수 있고, 제1 벤딩 데이터 라인(BDL1)과 제v 벤딩 데이터 라인(BDLv)의 절곡 형상이 서로 대칭될 수 있다. 다른 벤딩 데이터 라인들(BDL)의 절곡 형상 역시 중간 데이터 라인(DLc)을 기준으로 대칭될 수 있다.
제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 벤딩 데이터 라인들(BDL) 중 소정의 개수의 벤딩 데이터 라인들(BDL)이 h 번째 행에 배치된 화소들(PX) 및 h+1 번째 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장될 수 있다. 제1 행(ROW_1) 내지 제e 행(ROW_e)에서, 행이 증가할수록 제2 방향(DR2)에서 제1 방향(DR1)으로 절곡되어 연장되는 벤딩 데이터 라인들(BDL)의 개수는 증가한다.
예를 들어, 제1 행(ROW_1)에 배치된 화소들(PX)과 제2 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장되는 벤딩 데이터 라인들은 8개이나, 제2 행에 배치된 화소들(PX)과 제3 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장되는 벤딩 데이터 라인들(BDL)은 14개로 증가한다.
행이 증가할수록 제1 방향(DR1)으로 연장하는 벤딩 데이터 라인들(BDL)의 개수는 증가하여, 제e-1 행에 배치된 화소들(PX)과 제e 행(ROW_e)에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장되는 벤딩 데이터 라인들(BDL)의 개수가 가장 많을 수 있다.
h 번째 행에 배치된 화소들(PX) 및 h+1 번째 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장되는 벤딩 데이터 라인들(BDL) 각각은 h+1 번째 행의 열들 중 대응하는 t 번째 열 및 t+1 번째 열 사이에서 제2 방향(DR2)으로 연장되어 대응하는 t 번째 열에 배치된 화소(PX)에 연결된다.
예를 들어, 제1 행(ROW_1)에 배치된 화소들(PX)과 제2 행에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장되는 4개의 벤딩 데이터 라인들은 제2 행의 열들 중 첫 번째 및 두 번째 열들 사이, 두 번째 및 세 번째 열들 사이, 세 번째 및 네 번째 열들 사이, 및 네 번째 및 다섯 번째 열들 사이에 각각 하나씩 배치되어 제2 방향(DR2)으로 연장된다.
제2 방향(DR2)으로 연장된 4개의 벤딩 데이터 라인들은 제2 행의 열들 중 첫 번째 열에 배치된 화소(PX), 두 번째 열에 배치된 화소(PX), 세 번째 열에 배치된 화소(PX), 및 네 번째 열에 배치된 화소(PX)에 각각 연결된다. 다른 벤딩 데이터 라인들(BDL) 역시 같은 방식으로 연장되어 화소들(PX)에 연결된다.
제1 행(ROW_1) 내지 제e-1 행의 각 행에서 화소들(PX) 각각은 벤딩 데이터 라인들(BDL) 중 대응하는 벤딩 데이터 라인(BDL)에 연결된다. 중간 데이터 라인(DLc)은 제1 행(ROW_1) 내지 제e-1 행에서 화소들(PX)에 연결되지 않는다. 제e 행(ROW_e) 내지 제m 행(ROW_m)에서, 데이터 라인들(DL1~DLn) 각각은 제2 방향(DR2)으로 연장되어 열들(COL1~COLn) 중 대응하는 열에 배치된 화소들(PX)에 연결된다.
도 16 내지 도 18을 참조하면, 표시 패널(410)에서 제2 방향(DR2)으로 서로 인접한 행들에 배치된 화소들(PX) 사이의 제2 간격(GP2)은, 표시 패널(410)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이 값들 및 표시 패널(410)의 우측 영역(RA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이 값들 중 최대 값에 1을 더한 값에 피치(PT)를 곱한 값보다 크거나 같은 값으로 결정된다.
표시 패널(410)의 좌측 영역(LA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 행들에 배치된 화소들(PX)의 개수의 차이 값들 및 표시 패널(410)의 우측 영역(RA) 및 제1 행(ROW_1) 내지 제e 행(ROW_e)에서 서로 인접한 화소들(PX)의 개수의 차이 값들 중 최대 값은 3이다. 따라서, 제2 간격(GP2)은 피치(PT)에 4를 곱한 값보다 크거나 같은 값으로 결정된다.
h는 1일 경우, 도 16에 도시된 바와 같이, 제1 행(ROW_1)에 배치된 화소들(PX)과 제2 행(ROW_2)에 배치된 화소들(PX) 사이의 제2 간격(GP2)은 피치(PT)에 4를 곱한 값보다 크거나 같은 값으로 결정될 수 있다. h는 2일 경우, 도 17에 도시된 바와 같이, 제2 행(ROW_2)에 배치된 화소들(PX)과 제3 행(ROW_3)에 배치된 화소들(PX) 사이의 제2 간격(GP2)은 피치(PT)에 4를 곱한 값보다 크거나 같은 값으로 결정될 수 있다.
h가 e-1일 경우, 도 18에 도시된 바와 같이, 제e-1 행(ROW_e-1)에 배치된 화소들(PX)과 제e 행(ROW_e)에 배치된 화소들(PX) 사이의 제2 간격(GP2)은 피치(PT)에 4를 곱한 값보다 크거나 같은 값으로 결정될 수 있다. 도시하지 않았으나, 표시 패널(410)의 나머지 행들에서 서로 인접한 행들에 배치된 화소들(PX) 사이의 제2 간격(GP2)도 피치(PT)에 4를 곱한 값보다 크거나 같은 값으로 결정될 수 있다.
앞서 도 4a 및 도 4b에서 설명된 바와 같이, 표시 패널(410)의 제1 행(ROW_1) 내지 제e 행(ROW_e) 및 좌측 및 우측 영역들(LA,RA)에서 h 번째 행에 배치된 화소들(PX)의 개수와 h+1 번째 행에 배치된 화소들(PX)의 개수의 차이값은 c 및 d일 수 있다. 도 15a 및 도 15b에서 화소들(PX)이 좌우 대칭되도록 배치되어 있으므로, c와 d는 같은 값을 갖는다.
이러한 경우, h 번째 행에 배치된 화소들(PX)과 h+1 번째 행에 배치된 화소들(PX) 사이에는 c 및 d 중 어느 하나의 값에 1을 더한 값과 같은 개수의 배선 경로부들(LRP)(line routing part)이 정의된다. 배선 경로부들(LRP)은 제1 방향(DR1)으로 연장되며, 설명의 편의를 위해 도 16 내지 도 18에서 배선 경로부들(LRP)은 1 점 쇄선으로 도시되었다. 도시하지 않았으나, 각 배선 경로부(LRP)의 폭은 각 데이터 라인의 폭(WD)과 같을 수 있다.
도 16에 도시된 바와 같이, 표시 패널(410)의 좌측 영역(LA)에서 제1 행(ROW_1)에 배치된 화소들(PX)의 개수 및 제2 행(ROW_2)에 배치된 화소들(PX)의 개수의 차이 값은 3이다. 따라서, 제1 행(ROW_1)에 배치된 화소들(PX)과 제2 행(ROW_2)에 배치된 화소들(PX) 사이에 4개의 배선 경로부들(LRP)이 정의된다.
도 17에 도시된 바와 같이, 표시 패널(410)의 좌측 영역(LA)에서 제2 행(ROW_2)에 배치된 화소들(PX)의 개수 및 제3 행(ROW_3)에 배치된 화소들(PX)의 개수의 차이 값은 2이다. 따라서, 제2 행(ROW_2)에 배치된 화소들(PX)과 제3 행(ROW_3)에 배치된 화소들(PX) 사이에 3개의 배선 경로부들(LRP)이 정의된다.
도 18에 도시된 바와 같이, 표시 패널(410)의 좌측 영역(LA)에서 제e-1 행(ROW_e-1)에 배치된 화소들(PX)의 개수 및 제e 행(ROW_e)에 배치된 화소들(PX)의 개수의 차이 값은 1이다. 따라서, 제e-1 행(ROW_e-1)에 배치된 화소들(PX)과 제e 행(ROW_e)에 배치된 화소들(PX) 사이에 2개의 배선 경로부들(LRP)이 정의된다.
도시하지 않았으나, 화소들(PX)이 좌우 대칭되도록 배치되지 않을 경우, c와 d는 다른 값을 가질 수 있다. 이러한 경우, h 번째 행에 배치된 화소들(PX)과 h+1 번째 행에 배치된 화소들(PX) 사이에는 c 및 d 중 큰 값에 1을 더한 값과 같은 개수의 배선 경로부들(LRP)이 정의된다.
제1 방향(DR1)으로 연장하는 벤딩 데이터 라인들(BDL)은 배선 경로부들(LRP)을 경유하여 연장된다. 예를 들어, 도 16에 도시된 바와 같이, 제1 행(ROW_1)에 배치된 화소들(PX)과 제2 행(ROW_2)에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장하는 벤딩 데이터 라인들(BDL)은 4개의 배선 경로부들(LRP)을 경유하여 연장될 수 있다.
도 17에 도시된 바와 같이, 제2 행(ROW_2)에 배치된 화소들(PX)과 제3 행(ROW_3)에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장하는 벤딩 데이터 라인들(BDL)은 3개의 배선 경로부들(LRP)을 경유하여 연장될 수 있다. 도 18에 도시된 바와 같이, 제e-1 행(ROW_e-1)에 배치된 화소들(PX)과 제e 행(ROW_e)에 배치된 화소들(PX) 사이에서 제1 방향(DR1)으로 연장하는 벤딩 데이터 라인들(BDL)은 2개의 배선 경로부들(LRP)을 경유하여 연장될 수 있다.
도 15a 및 도 15b에 도시된 표시 패널(410)에서, 데이터 라인들(DL1~DLn)은 L개씩 제1 행(ROW_1)의 화소들(PX) 사이에 배치되므로, 베젤 영역이 감소될 수 있다.
이상 실시 예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 또한, 본 발명에 개시된 실시 예는 본 발명의 기술 사상을 한정하기 위한 것이 아니고, 하기의 특허 청구의 범위 및 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100,200,300: 표시 장치 110,110_1,210,310,410: 표시 패널
120,220,320: 게이트 구동부 130,230,330: 데이터 구동부
140,240,340: 연성 회로 기판 GP1: 제1 간격
GP2: 제2 간격 PT: 피치
WD: 폭 A1: 제1 영역
SDL: 스트레이트 데이터 라인 BDL: 벤딩 데이터 라인
DLG: 데이터 라인 그룹

Claims (41)

  1. 표시 패널을 포함하는 표시 장치에 있어서,
    상기 표시 패널은,
    복수의 행들 및 복수의 열들로 배열된 복수의 화소들;
    제1 방향으로 연장되어 상기 화소들에 연결된 게이트 라인들; 및
    상기 화소들에 연결된 복수의 데이터 라인들을 포함하고,
    상기 행들 중 제a 행에 k개의 화소들이 배치되고, 제1 행 및 마지막 행인 제m 행 사이의 행들 중 제e 행 내지 제f 행 각각에 n개의 화소들이 배치되고, 나머지 행들 각각에 상기 k개보다 많고 상기 n개보다 적은 화소들이 배치되며, 상기 a,k,e,f, m 및 n은 자연수이고, 상기 f는 상기 e보다 크거나 같으며,
    상기 제a 행에 배치된 화소들 사이의 영역들, 및 상기 제a 행의 제1 열의 화소의 좌측 영역 및 마지막 열의 화소의 우측 영역 중 어느 한 영역으로 정의되는 제1 영역들 각각에 L개의 데이터 라인들이 배치되고, 상기 n은 상기 k보다 크고, 상기 L은 상기 n을 상기 k로 나눈 값의 목이며, 상기 L은 2 이상의 자연수이고, 상기 n을 상기 k로 나눌 때, 나머지가 없으며, 상기 제a 행에서, 서로 인접한 화소들 사이에 복수개인 상기 L개의 데이터 라인들이 배치되는 표시 장치.
  2. 제 1 항에 있어서,
    상기 제m 행에는 상기 k개의 화소들이 배치되는 표시 장치.
  3. 제 1 항에 있어서,
    상기 표시 패널은 원형 형상을 갖는 표시 장치.
  4. 제 1 항에 있어서,
    상기 a 는 1인 표시 장치.
  5. 제 4 항에 있어서,
    상기 제1 행 및 상기 제e 행 사이의 행들에서, 현재 행에 배치된 화소들의 개수는 이전 행에 배치된 화소들의 개수보다 많거나 같고, 상기 제f 행 및 상기 제m 행 사이의 행들에서, 현재 행에 배치된 화소들의 개수는 이전 행에 배치된 화소들의 개수보다 적거나 같은 표시 장치.
  6. 제 4 항에 있어서,
    상기 데이터 라인들은 상기 L개의 상기 데이터 라인들을 각각 포함하는 복수의 데이터 라인 그룹들을 포함하고,
    상기 데이터 라인 그룹들은,
    상기 데이터 라인 그룹들 각각의 첫 번째 데이터 라인으로 정의되는 스트레이트 데이터 라인들; 및
    상기 스트레이트 데이터 라인들을 제외한 데이터 라인들로 정의되는 벤딩 데이터 라인들을 포함하고,
    상기 데이터 라인들은 상기 제1 영역들에서 상기 제1 방향과 교차하는 제2 방향으로 연장되고, 상기 스트레이트 데이터 라인들은 상기 제2 방향으로 연장되고, 상기 벤딩 데이터 라인들은 상기 제1 행 내지 상기 제e 행에서 상기 제2 방향, 상기 제1 방향, 및 상기 제2 방향으로 연장되고 상기 제e 행부터 상기 제2 방향으로 연장되며, 상기 제1 방향은 행 방향에 대응하고, 상기 제2 방향은 열 방향에 대응하는 표시 장치.
  7. 제 6 항에 있어서,
    상기 제1 행에 배치된 상기 k개의 화소들은 상기 열들 중 제1 열 및 마지막 열인 제n 열 사이의 제g 열 내지 제p 열에 배치되고, 상기 스트레이트 데이터 라인들 각각은 상기 제g 열 내지 상기 제p 열 중 대응하는 열에 배치된 화소들에 연결되고, 상기 g,p, 및 n은 자연수인 표시 장치.
  8. 제 7 항에 있어서,
    상기 제1 영역들은 상기 제1 행에 배치된 화소들 사이 및 상기 제1 행의 상기 제p 열의 우측에 인접한 영역인 표시 장치.
  9. 제 7 항에 있어서,
    상기 벤딩 데이터 라인들은 제1 벤딩 데이터 라인부터 상기 벤딩 데이터 라인들의 순서가 증가하면서 순차적으로 상기 제2 방향에서 상기 제1 방향으로 연장되고, 마지막 벤딩 데이터 라인인 제v 벤딩 데이터 라인부터 상기 벤딩 데이터 라인들의 순서가 감소하면서 순차적으로 상기 제2 방향에서 상기 제1 방향으로 연장되는 표시 장치.
  10. 제 9 항에 있어서,
    상기 제1 방향으로 연장된 상기 벤딩 데이터 라인들은 상기 제1 벤딩 데이터 라인부터 순차적으로 그리고 상기 제v 벤딩 데이터 라인부터 순차적으로 상기 제1 방향에서 상기 제2 방향으로 연장되고, 상기 제1 방향에서 상기 제2 방향으로 연장된 상기 벤딩 데이터 라인들 각각은 상기 제1 열 내지 제g-1 열 및 제p+1 열 내지 상기 제n 열 중 대응하는 열에 배치된 화소들에 연결되는 표시 장치.
  11. 제 10 항에 있어서,
    상기 제1 방향에서 상기 제2 방향으로 연장된 상기 벤딩 데이터 라인들은 상기 제1 벤딩 데이터 라인부터 순차적으로 상기 제g-1 열 내지 상기 제1 열에 배치된 화소들에 열 단위로 연결되고, 상기 제v 벤딩 데이터 라인부터 순차적으로 상기 제p+1 열 내지 상기 제n 열에 배치된 화소들에 열 단위로 연결되는 표시 장치.
  12. 제 6 항에 있어서,
    상기 제1 행 내지 상기 제e 행에서, h번째 행에 배치된 화소들의 개수와 h+1 번째 행에 배치된 화소들의 개수가 다를 경우, 상기 벤딩 데이터 라인들 중 상기 h번째 행에 배치된 상기 화소들의 개수와 상기 h+1 번째 행에 배치된 상기 화소들의 개수의 차이값과 같은 개수의 벤딩 데이터 라인들이 상기 h번째 행에 배치된 상기 화소들과 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 h는 자연수인 표시 장치.
  13. 제 6 항에 있어서,
    상기 제1 방향에서 상기 표시 패널의 중심부보다 좌측에 배치된 상기 표시 패널의 영역으로 정의되는 상기 표시 패널의 좌측 영역 및 상기 제1 행 내지 상기 제e 행에서, h 번째 행에 배치된 화소들보다 h+1 번째 행에 배치된 화소들의 개수가 c개 많을 경우, 상기 c개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들 및 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고,
    상기 제1 방향에서 상기 표시 패널의 상기 중심부보다 우측에 배치된 상기 표시 패널의 영역으로 정의되는 상기 표시 패널의 우측 영역 및 상기 제1 행 내지 상기 제e 행에서, h 번째 행에 배치된 화소들보다 h+1 번째 행에 배치된 화소들의 개수가 d개 많을 경우, 상기 d개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들 및 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 c, d, 및 h는 자연수인 표시 장치.
  14. 제 13 항에 있어서,
    상기 제1 영역들 각각에 배치된 상기 L개의 데이터 라인들 중 서로 인접한 데이터 라인들은 상기 제1 방향으로 제1 간격을 두고 서로 이격되어 배치되고, 상기 제1 방향으로 소정의 폭을 갖고, 상기 제1 방향으로 상기 서로 인접한 데이터 라인들의 일측들 사이의 간격으로 정의되는 피치는 상기 폭에 상기 제1 간격을 더한 값으로 결정되는 표시 장치.
  15. 제 14 항에 있어서,
    상기 표시 패널에서 상기 제2 방향으로 서로 인접한 행들에 배치된 화소들 사이의 제2 간격은, 상기 표시 패널의 상기 좌측 영역 및 상기 제1 행 내지 상기 제e 행에서 서로 인접한 행들에 배치된 화소들의 개수의 차이 값들 및 상기 표시 패널의 상기 우측 영역 및 상기 제1 행 내지 상기 제e 행에서, 서로 인접한 행들에 배치된 화소들의 개수의 차이 값들 중 최대 값에 상기 피치를 곱한 값보다 크거나 같은 값으로 결정되는 표시 장치.
  16. 제 6 항에 있어서,
    상기 제2 방향으로 연장하는 어느 하나의 데이터 라인은 상기 제1 방향으로 연장하는 적어도 하나의 데이터 라인과 교차하는 표시 장치.
  17. 제 16 항에 있어서,
    상기 제1 방향으로 연장하는 상기 적어도 하나의 상기 데이터 라인은,
    상기 제2 방향으로 연장하는 상기 어느 하나의 상기 데이터 라인과 절연막을 사이에 두고 배치된 브릿지 전극; 및
    상기 제2 방향으로 연장하는 상기 어느 하나의 상기 데이터 라인을 사이에 두고 배치된 제1 서브 라인 및 제2 서브 라인을 포함하고,
    상기 브릿지 전극은 상기 제1 서브 라인 및 상기 제2 서브 라인을 전기적으로 연결하는 표시 장치.
  18. 제 1 항에 있어서,
    상기 게이트 라인들에 연결되어 상기 게이트 라인들에 복수의 게이트 신호들을 인가하는 게이트 구동부; 및
    상기 제1 행에 인접하게 배치되어 상기 데이터 라인들에 연결되고, 상기 데이터 라인들에 복수의 데이터 전압들을 인가하는 데이터 구동부를 더 포함하는 표시 장치.
  19. 제 1 항에 있어서,
    상기 a는 1이고, 상기 제m 행에는 상기 k개보다 많은 r개의 화소들이 배치되고, 상기 제1 행 및 상기 제e 행 사이의 행들 각각에 배치되는 화소들의 개수는 상기 k개보다 많고 상기 n개보다 적으며, 상기 제f 행 및 상기 제m 행 사이의 행들 각각에 배치되는 화소들의 개수는 상기 n개보다 적고 상기 r개보다 많으며, 상기 r은 자연수인 표시 장치.
  20. 제 1 항에 있어서,
    상기 표시 패널은,
    상기 제1 방향으로 연장된 제1 변;
    상기 제1 방향으로 연장되어 상기 제1 변과 마주보며 상기 제1 변보다 작은 길이를 갖는 제2 변;
    상기 제1 변의 일측 및 상기 제2 변의 일측을 연결하는 제3 변; 및
    상기 제1 변의 타측 및 상기 제2 변의 타측을 연결하는 제4 변을 포함하고,
    상기 제3 변의 양측의 소정의 영역 및 상기 제4 변의 양측의 소정의 영역은 상기 표시 패널의 외부를 향해 볼록한 곡선 형상을 갖는 표시 장치.
  21. 제 1 항에 있어서,
    상기 제a 행은 상기 제1 행 및 상기 제m 행 사이의 행인 표시 장치.
  22. 제 21 항에 있어서,
    상기 제1 행 및 상기 제a 행 사이의 행들 중 상기 제e 행 내지 상기 제f 행 및 상기 제a 행 및 상기 제m 행 사이의 행들 중 제q 행 내지 제u 행 각각에 상기 n개의 화소들이 배치되고, 상기 제1 행 및 상기 제m 행 각각에 상기 k개보다 많은 r개의 화소들이 배치되고,
    상기 제a 행 및 상기 제q 행 사이의 행들 및 상기 제a 행 및 상기 제f 행 사이의 행들 각각에 상기 k개보다 많고 상기 n개보다 적은 개수의 화소들이 배치되고, 상기 제1 행 및 상기 제e 행 사이의 행들 및 상기 제u 행 및 상기 제m 행 사이의 행들 각각에 상기 r개보다 많고 상기 n개보다 적은 개수의 화소들이 배치되며, 상기 q,u, 및 r은 자연수이고, 상기 u는 상기 q보다 크거나 같은 표시 장치.
  23. 제 22 항에 있어서,
    상기 제1 행 및 상기 제e 행 사이의 행들에서 현재 행에 배치된 화소들의 개수는 이전 행에 배치된 화소들의 개수보다 많거나 같고, 상기 제f 행 및 상기 제a 행 사이의 행들에서 현재 행에 배치된 화소들의 개수는 이전 행에 배치된 화소들의 개수보다 적거나 같고, 상기 제a 행 및 상기 제q 행 사이의 행들에서 현재 행에 배치된 화소들의 개수는 이전 행에 배치된 화소들의 개수보다 많거나 같고, 상기 제u 행 및 상기 제m 행 사이의 행들에서 현재 행에 배치된 화소들의 개수는 이전 행에 배치된 화소들의 개수보다 적거나 같고, 상기 제a 행을 기준으로 상기 화소들은 상하 대칭되도록 배치되는 표시 장치.
  24. 제 22 항에 있어서,
    상기 제1 방향에서, 상기 표시 패널의 중심부보다 우측에 배치된 상기 표시 패널의 영역으로 정의되는 상기 표시 패널의 우측 영역에서 상기 행들에 배치된 화소들의 개수는 동일한 표시 장치.
  25. 제 24 항에 있어서,
    상기 데이터 라인들은 상기 L개의 상기 데이터 라인들을 각각 포함하는 복수의 데이터 라인 그룹들을 포함하고,
    상기 데이터 라인 그룹들은,
    상기 데이터 라인 그룹들 각각의 첫 번째 데이터 라인으로 정의되는 스트레이트 데이터 라인들; 및
    상기 스트레이트 라인들을 제외한 데이터 라인들로 정의되는 벤딩 데이터 라인들을 포함하고,
    상기 데이터 라인들은 상기 제1 영역들에서 상기 제1 방향과 교차하는 제2 방향으로 연장되고, 상기 스트레이트 데이터 라인들은 상기 제2 방향으로 연장되어 상기 열들 중 대응하는 열에 배치된 화소들에 연결되고, 상기 벤딩 데이터 라인들은 상기 제2 방향에서 상기 제1 방향으로 그리고 상기 제1 방향에서 상기 제2 방향으로 두 번 이상 절곡되어 연장되면서 상기 열들 중 대응하는 열에 배치된 화소들에 연결되는 표시 장치.
  26. 제 25 항에 있어서,
    상기 제1 행 내지 상기 제q 행들에서, h 번째 행에 배치된 화소들의 개수와 h+1 번째 행에 배치된 화소들의 개수의 차이 값이 z개일 경우, 상기 z개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들과 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 h 및 z는 자연수인 표시 장치.
  27. 제 26 항에 있어서,
    상기 제f 행 내지 상기 제a 행들에서, h 번째 행에 배치된 화소들의 개수와 h+1 번째 행에 배치된 화소들의 개수의 차이 값이 z개일 경우, 상기 z개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들과 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 제1 방향으로 연장된 상기 z개의 상기 벤딩 데이터 라인들 각각은 상기 제1 방향에서 상기 제2 방향으로 연장되어 상기 대응하는 열에 배치된 상기 화소들에 연결되는 표시 장치.
  28. 제 26 항에 있어서,
    상기 제e 행 내지 상기 제1 행들에서, h 번째 행에 배치된 화소들의 개수와 h+1 번째 화소들의 개수의 차이값이 z개일 경우, 상기 z개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들과 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 제1 방향으로 연장된 상기 z개의 상기 벤딩 데이터 라인들은 상기 제a 행에 배치된 벤딩 데이터 라인들의 위치에 대응하는 위치에서 상기 제2 방향으로 연장되며, 상기 벤딩 데이터 라인들은 최 좌측에 배치된 벤딩 데이터 라인부터 순차적으로 상기 제1 방향으로 연장되는 표시 장치.
  29. 제 26 항에 있어서,
    상기 제a 행 내지 상기 제q 행들에서, h 번째 행에 배치된 화소들의 개수와 h+1 번째 행에 배치된 화소들의 개수의 차이값이 z개일 경우, 상기 z개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들과 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 제1 방향으로 연장된 상기 z개의 상기 벤딩 데이터 라인들 각각은 상기 제2 방향으로 연장되어 상기 대응하는 열에 배치된 상기 화소들에 연결되는 표시 장치.
  30. 제 24 항에 있어서,
    상기 제1 영역들 각각에 배치된 상기 L개의 데이터 라인들 중 서로 인접한 데이터 라인들은 상기 제1 방향으로 제1 간격을 두고 서로 이격되어 배치되고, 상기 제1 방향으로 소정의 폭을 갖고, 상기 제1 방향으로 상기 서로 인접한 데이터 라인들의 일측들 사이의 간격으로 정의되는 피치는 상기 폭에 상기 제1 간격을 더한 값으로 결정되고,
    상기 표시 패널에서 상기 제2 방향으로 서로 인접한 행들에 배치된 화소들 사이의 제2 간격은 상기 제1 행 내지 상기 제q 행들에서 서로 인접한 행들에 배치된 화소들의 개수의 차이값들 중 최대값에 상기 피치를 곱한 값보다 크거나 같은 값으로 결정되는 표시 장치.
  31. 제 1 항에 있어서,
    상기 a는 1이고, 상기 제m 행에는 상기 k개의 화소들이 배치되고, 상기 데이터 라인들은 상기 제1 영역들에서 상기 제1 방향과 교차하는 제2 방향으로 연장되고, 상기 데이터 라인들 중 중간 데이터 라인은 상기 제2 방향으로 연장되고, 상기 중간 데이터 라인을 제외한 나머지 데이터 라인들로 정의되는 벤딩 데이터 라인들은 상기 제1 행 내지 상기 제e 행에서 상기 제2 방향에서 상기 제1 방향으로 그리고 상기 제1 방향에서 상기 제2 방향으로 두 번 이상 절곡되어 연장되고,
    상기 제1 행 내지 상기 제e 행에서, 행이 증가할수록 상기 제1 방향으로 절곡되어 연장되는 벤딩 데이터 라인들의 개수는 증가하고, 상기 벤딩 데이터 라인들은 상기 제e 행부터 상기 제2 방향으로 연장되며, 상기 벤딩 데이터 라인들의 절곡 형상은 상기 중간 데이터 라인을 기준으로 대칭되는 표시 장치.
  32. 제 31 항에 있어서,
    상기 제1 행 내지 상기 제e-1 행의 각 행에서 상기 화소들 각각은 상기 벤딩 데이터 라인들 중 대응하는 벤딩 데이터 라인에 연결되고, 상기 제e 행 내지 상기 제m 행에서, 상기 데이터 라인들 각각은 상기 열들 중 대응하는 열에 배치된 화소들에 연결되는 표시 장치.
  33. 제 31 항에 있어서,
    상기 제1 방향에서 상기 표시 패널의 중심부보다 좌측에 배치된 상기 표시 패널의 영역으로 정의되는 상기 표시 패널의 좌측 영역 및 상기 제1 행 내지 상기 제e 행에서, h 번째 행에 배치된 화소들보다 h+1 번째 행에 배치된 화소들의 개수가 c개 많고, 상기 제1 방향에서 상기 표시 패널의 상기 중심부보다 우측에 배치된 상기 표시 패널의 영역으로 정의되는 상기 표시 패널의 우측 영역 및 상기 제1 행 내지 상기 제e 행에서, h 번째 행에 배치된 화소들보다 h+1 번째 행에 배치된 화소들의 개수가 d개 많고,
    상기 c 및 d가 같을 경우, 상기 제1 행 내지 상기 제e 행에서, 상기 c 및 d 중 어느 하나의 값에 1을 더한 값과 같은 개수의 배선 경로부들이 h 번째 행에 배치된 화소들 및 h+1 번째 행에 배치된 화소들 사이에 정의되고, 상기 c 및 d가 다를 경우, 상기 c 및 d 중 큰 값에 1을 더한 값과 같은 개수의 배선 경로부들이 상기 h 번째 행에 배치된 상기 화소들 및 상기 h+1 번째 행에 배치된 상기 화소들 사이에 정의되고, 상기 제1 행 내지 상기 제e 행에서, 상기 h 번째 행에 배치된 상기 화소들 및 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장하는 상기 벤딩 데이터 라인들은 상기 배선 경로부들을 경유하여 연장되는 표시 장치.
  34. 제 33 항에 있어서,
    상기 제1 영역들 각각에 배치된 상기 L개의 데이터 라인들 중 서로 인접한 데이터 라인들은 상기 제1 방향으로 제1 간격을 두고 서로 이격되어 배치되고, 상기 제1 방향으로 소정의 폭을 갖고, 상기 제1 방향으로 상기 서로 인접한 데이터 라인들의 일측들 사이의 간격으로 정의되는 피치는 상기 폭에 상기 제1 간격을 더한 값으로 결정되고,
    상기 표시 패널에서 상기 제2 방향으로 서로 인접한 행들에 배치된 화소들 사이의 제2 간격은, 상기 표시 패널의 상기 좌측 영역 및 상기 제1 행 내지 상기 제e 행에서 서로 인접한 행들에 배치된 화소들의 개수의 차이 값들 및 상기 표시 패널의 상기 우측 영역 및 상기 제1 행 내지 상기 제e 행에서 서로 인접한 행들에 배치된 화소들의 개수의 차이 값들 중 최대 값에 1을 더한 값에 상기 피치를 곱한 값보다 크거나 같은 값으로 결정되는 표시 장치.
  35. 표시 패널을 포함하는 표시 장치에 있어서,
    상기 표시 패널은,
    복수의 행들 및 복수의 열들로 배열된 복수의 화소들;
    제1 방향으로 연장되어 상기 화소들에 연결된 게이트 라인들; 및
    상기 화소들에 연결된 복수의 데이터 라인들을 포함하고,
    상기 행들 중 제a 행에 k개의 화소들이 배치되고, 제1 행 및 마지막 행인 제m 행 사이의 행들 중 제e 행 내지 제f 행 각각에 n개의 화소들이 배치되고, 나머지 행들 각각에 상기 k개보다 많고 상기 n개보다 적은 화소들이 배치되고, 상기 a,k,e,f,m 및 n은 자연수이고, 상기 f는 상기 e보다 크거나 같으며,
    상기 n을 상기 k로 나눈값은 L이고, 나머지는 b이고, 상기 제a 행에 배치된 화소들 사이의 영역들, 및 상기 제a 행의 제1 열의 화소의 좌측 영역 및 마지막 열의 화소의 우측 영역 중 어느 한 영역으로 정의되는 제1 영역들 중 b개의 제1 영역들 각각에 L+1개의 데이터 라인들 배치되며, 나머지 제1 영역들 각각에 L개의 데이터 라인들이 배치되고, 상기 L 및 b는 자연수이고,
    상기 L+1개의 데이터 라인들은 상기 제1 영역들 중 최 좌측부터 순서대로 w개의 제1 영역들 및 최 우측부터 순서대로 b-w개의 제1 영역들 각각에 배치되고, 상기 w는 0보다 크거나 같은 정수이고, 상기 b보다 작거나 같은 표시 장치.
  36. 삭제
  37. 표시 패널을 포함하는 표시 장치에 있어서,
    상기 표시 패널은,
    복수의 행들 및 복수의 열들로 배열된 복수의 화소들;
    제1 방향으로 연장되어 상기 화소들에 연결된 게이트 라인들; 및
    상기 화소들에 연결된 복수의 데이터 라인들을 포함하고,
    상기 행들 중 제1 행에 k개의 화소들이 배치되고, 제1 행 및 마지막 행인 제m 행 사이의 행들 중 제e 행 내지 제f 행 각각에 n개의 화소들이 배치되고, 나머지 행들 각각에 상기 k개보다 많고 상기 n개보다 적은 화소들이 배치되고, 상기 k,e,f,m 및 n은 자연수이고, 상기 f는 상기 e보다 크거나 같으며,
    상기 제1 행에 배치된 화소들 사이의 영역들, 및 상기 제1 행의 제1 열의 화소의 좌측 영역 및 마지막 열의 화소의 우측 영역 중 어느 한 영역으로 정의되는 제1 영역들 각각에 L개의 데이터 라인들이 배치되고,
    상기 제1 행 내지 상기 제e 행에서, 상기 데이터 라인들 중 h번째 행에 배치된 화소들의 개수와 h+1 번째 행에 배치된 화소들의 개수의 차이 값과 같은 개수의 데이터 라인들이 상기 h번째 행에 배치된 상기 화소들과 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 L 및 h는 자연수이고, 상기 n은 상기 k보다 크고, 상기 L은 상기 n을 상기 k로 나눈 값의 몫이며, 상기 L은 2 이상의 자연수이고, 상기 n을 상기 k로 나눌 때, 나머지가 없는 표시 장치.
  38. 삭제
  39. 제 37 항에 있어서,
    상기 데이터 라인들은 상기 L개의 상기 데이터 라인들을 각각 포함하는 복수의 데이터 라인 그룹들을 포함하고,
    상기 데이터 라인 그룹들은,
    상기 데이터 라인 그룹들 각각의 첫 번째 데이터 라인으로 정의되는 스트레이트 데이터 라인들; 및
    상기 스트레이트 라인들을 제외한 데이터 라인들로 정의되는 벤딩 데이터 라인들을 포함하고,
    상기 데이터 라인들은 상기 제1 영역들에서 상기 제1 방향과 교차하는 제2 방향으로 연장되고, 상기 스트레이트 데이터 라인들은 상기 제2 방향으로 연장되고, 상기 벤딩 데이터 라인들은 상기 제1 행 내지 상기 제e 행에서 상기 제2 방향, 상기 제1 방향, 및 상기 제2 방향으로 연장되고 상기 제e 행부터 상기 제2 방향으로 연장되며, 상기 제1 방향은 행 방향에 대응하고, 상기 제2 방향은 열 방향에 대응하는 표시 장치.
  40. 제 39 항에 있어서,
    상기 제1 방향에서 상기 표시 패널의 중심부보다 좌측에 배치된 상기 표시 패널의 영역으로 정의되는 상기 표시 패널의 좌측 영역 및 상기 제1 행 내지 상기 제e 행에서, h 번째 행에 배치된 화소들보다 h+1 번째 행에 배치된 화소들의 개수가 c개 많을 경우, 상기 표시 패널의 상기 좌측 영역 및 상기 제1 행 내지 상기 제e 행에서, 상기 c개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들 및 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고,
    상기 제1 방향에서 상기 표시 패널의 중심부보다 우측에 배치된 상기 표시 패널의 영역으로 정의되는 상기 표시 패널의 우측 영역 및 상기 제1 행 내지 상기 제e 행에서, h 번째 행에 배치된 화소들보다 h+1 번째 행에 배치된 화소들의 개수가 d개 많을 경우, 상기 표시 패널의 상기 우측 영역 및 상기 제1 행 내지 상기 제e 행에서, 상기 d개의 벤딩 데이터 라인들이 상기 h 번째 행에 배치된 상기 화소들 및 상기 h+1 번째 행에 배치된 상기 화소들 사이에서 상기 제1 방향으로 연장되고, 상기 c 및 d는 자연수인 표시 장치.
  41. 제 39 항에 있어서,
    상기 제1 영역들 각각에 배치된 상기 L개의 데이터 라인들 중 서로 인접한 데이터 라인들은 상기 제1 방향으로 제1 간격을 두고 서로 이격되어 배치되고, 상기 제1 방향으로 소정의 폭을 갖고, 상기 제1 방향으로 상기 서로 인접한 데이터 라인들의 일측들 사이의 간격으로 정의되는 피치는 상기 폭에 상기 제1 간격을 더한 값으로 결정되고,
    상기 제2 방향으로 서로 인접한 행들에 배치된 화소들 사이의 제2 간격은, 상기 표시 패널의 상기 좌측 영역 및 상기 제1 행 내지 상기 제e 행에서 서로 인접한 행들에 배치된 화소들의 개수의 차이 값들 및 상기 표시 패널의 상기 우측 영역 및 상기 제1 행 내지 상기 제e 행에서 서로 인접한 행들에 배치된 화소들의 개수의 차이 값들 중 최대 값에 상기 피치를 곱한 값보다 크거나 같은 값으로 결정되는 표시 장치.
KR1020160063019A 2016-05-23 2016-05-23 표시 장치 Active KR102581759B1 (ko)

Priority Applications (9)

Application Number Priority Date Filing Date Title
KR1020160063019A KR102581759B1 (ko) 2016-05-23 2016-05-23 표시 장치
US15/378,715 US10062316B2 (en) 2016-05-23 2016-12-14 Non-rectangular display apparatus
CN202111286585.4A CN113781973B (zh) 2016-05-23 2017-04-24 显示设备
CN201710269973.9A CN107422554B (zh) 2016-05-23 2017-04-24 显示设备
CN202111286633.XA CN113781974B (zh) 2016-05-23 2017-04-24 显示设备
EP17167930.1A EP3249458B1 (en) 2016-05-23 2017-04-25 Display apparatus
US16/111,552 US10748469B2 (en) 2016-05-23 2018-08-24 Display apparatus with varying data line structure
US16/937,747 US11238777B2 (en) 2016-05-23 2020-07-24 Non-rectangular display apparatus with data lines that change direction
US17/571,666 US11776454B2 (en) 2016-05-23 2022-01-10 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160063019A KR102581759B1 (ko) 2016-05-23 2016-05-23 표시 장치

Publications (2)

Publication Number Publication Date
KR20170132399A KR20170132399A (ko) 2017-12-04
KR102581759B1 true KR102581759B1 (ko) 2023-09-25

Family

ID=58632278

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160063019A Active KR102581759B1 (ko) 2016-05-23 2016-05-23 표시 장치

Country Status (4)

Country Link
US (4) US10062316B2 (ko)
EP (1) EP3249458B1 (ko)
KR (1) KR102581759B1 (ko)
CN (3) CN107422554B (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102471113B1 (ko) * 2015-11-18 2022-11-28 삼성디스플레이 주식회사 표시장치
CN107390422B (zh) * 2017-08-22 2019-12-03 厦门天马微电子有限公司 一种异形显示面板和显示装置
CN108470751B (zh) * 2018-03-26 2019-09-27 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
KR102797644B1 (ko) * 2018-08-07 2025-04-18 삼성디스플레이 주식회사 표시 장치
KR102562837B1 (ko) * 2018-09-13 2023-08-03 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102729706B1 (ko) * 2018-09-14 2024-11-13 삼성디스플레이 주식회사 표시 장치
KR102749500B1 (ko) 2018-12-21 2025-01-03 삼성디스플레이 주식회사 디스플레이 장치
US11521545B2 (en) * 2019-07-30 2022-12-06 Samsung Display Co., Ltd. Display device
CN111192903B (zh) * 2020-01-03 2023-07-28 京东方科技集团股份有限公司 一种显示面板、显示模组和电子设备
KR20220140928A (ko) 2021-04-09 2022-10-19 삼성디스플레이 주식회사 표시 패널 및 표시 장치
KR20230076904A (ko) * 2021-11-22 2023-06-01 삼성디스플레이 주식회사 표시 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102265524B1 (ko) 2014-06-27 2021-06-18 엘지디스플레이 주식회사 표시장치

Family Cites Families (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3702858B2 (ja) * 2001-04-16 2005-10-05 セイコーエプソン株式会社 電気光学装置及び電子機器
JP4036001B2 (ja) * 2002-01-31 2008-01-23 カシオ計算機株式会社 液晶表示素子
JP2006276361A (ja) 2005-03-29 2006-10-12 Sanyo Epson Imaging Devices Corp 液晶表示パネル
JP2007114569A (ja) 2005-10-21 2007-05-10 Nec Corp ディスプレイおよび表示装置
US7852446B2 (en) * 2006-09-18 2010-12-14 Samsung Electronics Co., Ltd. Liquid crystal display and method of driving the same
JP5299730B2 (ja) * 2006-10-13 2013-09-25 Nltテクノロジー株式会社 表示装置
JP4201041B2 (ja) * 2006-11-20 2008-12-24 セイコーエプソン株式会社 アクティブマトリクス回路基板及び表示装置
CN100429566C (zh) * 2006-12-12 2008-10-29 友达光电股份有限公司 像素阵列及其显示面板与显示器
JP5278729B2 (ja) 2007-04-27 2013-09-04 Nltテクノロジー株式会社 非矩形表示装置
JP2009069768A (ja) 2007-09-18 2009-04-02 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP5191286B2 (ja) 2007-11-09 2013-05-08 株式会社ジャパンディスプレイウェスト 電気光学装置
JP4518199B2 (ja) * 2007-10-23 2010-08-04 エプソンイメージングデバイス株式会社 電気光学装置
JP2009128420A (ja) 2007-11-20 2009-06-11 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP5239368B2 (ja) * 2008-02-06 2013-07-17 三菱電機株式会社 アレイ基板および表示装置
JP2010032760A (ja) * 2008-07-29 2010-02-12 Hitachi Displays Ltd 表示装置
KR101535929B1 (ko) * 2008-12-02 2015-07-10 삼성디스플레이 주식회사 표시기판, 이를 갖는 표시패널 및 이를 갖는 표시장치
CN101487962B (zh) * 2009-01-20 2012-07-04 友达光电股份有限公司 具窄型边框区结构的显示装置与其驱动方法
KR101589974B1 (ko) 2009-05-06 2016-02-01 삼성디스플레이 주식회사 액정 표시 장치
TWI393946B (zh) * 2009-05-21 2013-04-21 Au Optronics Corp 顯示裝置
JP2011154161A (ja) * 2010-01-27 2011-08-11 Hitachi Displays Ltd 表示装置
EP2365699B1 (en) 2010-03-11 2018-10-17 Samsung Electronics Co., Ltd. Method for adjusting 3D image quality, 3D display apparatus, 3D glasses, and system for providing 3D image
KR101768848B1 (ko) * 2010-10-28 2017-08-18 삼성디스플레이 주식회사 유기 전계 발광 표시 장치
TWI427584B (zh) 2010-12-23 2014-02-21 Au Optronics Corp 顯示面板
US8952878B2 (en) * 2011-10-14 2015-02-10 Samsung Display Co., Ltd. Display device
CN103293727B (zh) * 2012-06-29 2016-02-17 上海中航光电子有限公司 液晶显示装置的阵列基板
CN103077955B (zh) * 2013-01-25 2016-03-30 京东方科技集团股份有限公司 一种有机发光二极管像素结构、显示装置
CN103197481B (zh) * 2013-03-27 2015-07-15 深圳市华星光电技术有限公司 阵列基板及液晶显示装置
KR102059942B1 (ko) 2013-07-24 2019-12-30 삼성디스플레이 주식회사 유기 발광 표시 장치
CN103424901A (zh) 2013-08-19 2013-12-04 京东方科技集团股份有限公司 一种显示面板及显示模组
KR102048437B1 (ko) * 2013-08-30 2019-11-25 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 그를 이용한 디스플레이 장치
TWI505010B (zh) * 2013-11-12 2015-10-21 E Ink Holdings Inc 主動元件陣列基板
KR102139698B1 (ko) * 2013-11-14 2020-07-31 삼성디스플레이 주식회사 표시 패널의 영상 보정 방법
KR102139972B1 (ko) * 2013-12-31 2020-07-31 엘지디스플레이 주식회사 유기전계 발광표시소자 및 이의 제조방법
KR102126435B1 (ko) 2014-02-11 2020-06-25 삼성디스플레이 주식회사 표시장치
KR102295874B1 (ko) 2014-07-24 2021-08-31 엘지디스플레이 주식회사 디스플레이 장치
KR102162257B1 (ko) * 2014-07-31 2020-10-07 엘지디스플레이 주식회사 디스플레이 장치
US20160055789A1 (en) * 2014-08-20 2016-02-25 Innolux Corporation Display pael
TWI555000B (zh) * 2015-02-05 2016-10-21 友達光電股份有限公司 顯示面板
CN104916252B (zh) * 2015-07-13 2017-08-25 京东方科技集团股份有限公司 圆形显示面板及其制作方法、显示装置
CN105242428B (zh) * 2015-10-29 2018-04-20 武汉华星光电技术有限公司 一种液晶显示器的阵列基板及液晶显示器
CN105425486B (zh) * 2015-12-11 2019-01-11 厦门天马微电子有限公司 一种阵列基板和显示面板
CN107305757A (zh) * 2016-04-21 2017-10-31 瀚宇彩晶股份有限公司 显示装置
JP6747156B2 (ja) * 2016-08-05 2020-08-26 天馬微電子有限公司 表示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102265524B1 (ko) 2014-06-27 2021-06-18 엘지디스플레이 주식회사 표시장치

Also Published As

Publication number Publication date
EP3249458A1 (en) 2017-11-29
CN107422554B (zh) 2021-11-19
CN113781974A (zh) 2021-12-10
CN113781974B (zh) 2023-02-21
KR20170132399A (ko) 2017-12-04
CN107422554A (zh) 2017-12-01
EP3249458B1 (en) 2019-03-27
CN113781973A (zh) 2021-12-10
CN113781973B (zh) 2023-07-14
US20220130319A1 (en) 2022-04-28
US11238777B2 (en) 2022-02-01
US11776454B2 (en) 2023-10-03
US10062316B2 (en) 2018-08-28
US20200357329A1 (en) 2020-11-12
US20180366053A1 (en) 2018-12-20
US10748469B2 (en) 2020-08-18
US20170337865A1 (en) 2017-11-23

Similar Documents

Publication Publication Date Title
KR102581759B1 (ko) 표시 장치
US9691996B2 (en) Stretchable display device and manufacturing method thereof
JP6756485B2 (ja) 非四角形ディスプレイ
US20190051228A1 (en) Array substrate, testing method, display panel and display apparatus
US9501960B2 (en) Display panel
TWI597707B (zh) 顯示面板、顯示裝置及電子設備
US10629109B2 (en) Array substrate, display panel and method of driving display panel
TWI657428B (zh) 顯示面板及顯示裝置
JP7235778B2 (ja) ディスプレイパネル、透光oled基板、及びoled基板
KR101697503B1 (ko) 디스플레이 장치
CN106918965A (zh) 显示装置
US10255836B2 (en) AMOLED display device and driving method thereof
US9472147B2 (en) Display apparatus
US10877342B2 (en) Display device
KR101095718B1 (ko) 표시장치
US10741133B2 (en) Display device
KR101901339B1 (ko) 액정표시장치
KR20150055293A (ko) 표시장치 및 이를 리페어하는 방법
CN115061319B (zh) 显示面板及显示装置
KR20240102557A (ko) 표시 장치

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20160523

PG1501 Laying open of application
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20210414

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20160523

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20220628

Patent event code: PE09021S01D

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20221228

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20230622

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20230919

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20230920

End annual number: 3

Start annual number: 1

PG1601 Publication of registration