KR102563162B1 - 집적회로 - Google Patents
집적회로 Download PDFInfo
- Publication number
- KR102563162B1 KR102563162B1 KR1020160113704A KR20160113704A KR102563162B1 KR 102563162 B1 KR102563162 B1 KR 102563162B1 KR 1020160113704 A KR1020160113704 A KR 1020160113704A KR 20160113704 A KR20160113704 A KR 20160113704A KR 102563162 B1 KR102563162 B1 KR 102563162B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- error
- output
- data
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1068—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in sector programmable memories, e.g. flash disk
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/38—Response verification devices
- G11C29/42—Response verification devices using error correcting codes [ECC] or parity check
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1048—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using arrangements adapted for a specific error detection or correction feature
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2906—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C2029/0411—Online error correction
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/52—Protection of memory contents; Detection of errors in memory contents
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
Description
도 2는 도 1에 도시된 집적회로에 포함된 제2 반도체장치의 일 실시예에 따른 내부구성을 도시한 블럭도이다.
도 3은 도 2에 도시된 제2 반도체장치에 포함된 에러정정회로의 일 실시예에 따른 내부구성을 도시한 블럭도이다.
도 4는 도 2에 도시된 제2 반도체장치에 포함된 에러정보출력회로의 일 실시예에 따른 내부구성을 도시한 블럭도이다.
도 5는 도 4에 도시된 에러정보출력회로에 포함된 래치회로의 일 실시예에 따른 회로도이다.
도 6은 본 발명의 일 실시예에 따른 집적회로의 동작을 설명하기 위한 타이밍도이다.
도 7은 도 1 내지 도 6에 도시된 집적회로가 적용된 전자시스템의 일 실시예에 따른 구성을 도시한 블럭도이다.
도 8은 도 1 내지 도 6에 도시된 집적회로가 적용된 전자시스템의 다른 실시예에 따른 구성을 도시한 블럭도이다.
300. 제3 반도체장치 210. 커맨드디코더
220. 패러티생성회로 230. 데이터저장회로
240. 에러정정회로 241. 신드롬생성회로
242. 감지신호생성회로 243. 데이터정정회로
250. 에러정보출력회로 251. 래치회로
252. 신호출력회로 2511. 제1 구동회로
2512. 제2 구동회로 2513. 래치
Claims (23)
- 제1 에러정정동작을 수행하여 제1 에러정보신호를 출력하는 제1 반도체장치; 및
제2 에러정정동작을 수행하여 제2 에러정보신호를 출력하는 제2 반도체장치를 포함하되, 상기 제1 에러정정동작 및 상기 제2 에러정정동작은 동시에 수행되고, 상기 제1 에러정보신호가 상기 제1 반도체장치에서 출력된 후 상기 제2 에러정보신호가 상기 제2 반도체장치에서 출력되는 집적회로.
- ◈청구항 2은(는) 설정등록료 납부시 포기되었습니다.◈제 1 항에 있어서, 상기 제1 에러정보신호 및 상기 제2 에러정보신호는 상기 제1 및 제2 반도체장치가 공유하는 전송라인을 통해 출력되는 집적회로.
- ◈청구항 3은(는) 설정등록료 납부시 포기되었습니다.◈제 1 항에 있어서, 상기 제1 및 제2 에러정정동작은 외부에서 입력되는 커맨드에 응답하여 라이트동작, 리드동작 및 에러감지동작이 순차적으로 수행되는 집적회로.
- ◈청구항 4은(는) 설정등록료 납부시 포기되었습니다.◈제 1 항에 있어서,
상기 제1 에러정보신호는 상기 제1 반도체장치에서 출력되는 제1 출력데이터의 비트 중 2비트 이상의 에러가 발생한 경우 인에이블되는 신호이고,
상기 제2 에러정보신호는 상기 제2 반도체장치에서 출력되는 제2 출력데이터의 비트 중 2비트 이상의 에러가 발생한 경우 인에이블되는 신호인 집적회로.
- ◈청구항 5은(는) 설정등록료 납부시 포기되었습니다.◈제 1 항에 있어서, 상기 제1 반도체장치는
커맨드를 디코딩하여 제1 라이트신호 및 제1 리드신호를 생성하는 제1 커맨드디코더;
제1 입력데이터의 불량정보를 포함하는 제1 패러티를 생성하는 제1 패러티생성회로;
상기 제1 라이트신호에 응답하여 상기 제1 입력데이터 및 상기 제1 패러티를 저장하고, 상기 제1 리드신호에 응답하여 제1 출력데이터와 제1 출력패러티를 생성하는 제1 데이터저장회로;
제1 에러감지동작 동작 시 상기 제1 출력패러티로부터 상기 제1 출력데이터의 2비트 에러를 감지하여 제1 감지신호를 생성하고, 상기 제1 출력패러티로부터 상기 제1 출력데이터의 에러를 정정하여 제1 데이터로 출력하는 제1 에러정정회로; 및
제1 칩선택신호에 응답하여 상기 제1 감지신호를 래치하고, 래치된 상기 제1 감지신호를 상기 제1 에러정보신호로 출력하는 제1 에러정보출력회로를 포함하는 집적회로.
- ◈청구항 6은(는) 설정등록료 납부시 포기되었습니다.◈제 5 항에 있어서, 상기 제1 에러정정회로는
상기 제1 출력패러티로부터 상기 제1 출력데이터의 에러를 정정하기 위한 제1 신드롬을 생성하는 제1 신드롬생성회로;
상기 제1 신드롬으로부터 상기 제1 출력데이터의 에러가 2비트 이상인 경우 인에이블되는 제1 감지신호를 생성하는 제1 감지신호생성회로; 및
상기 제1 신드롬으로부터 상기 제1 출력데이터의 에러를 정정하여 상기 제1 데이터를 생성하는 제1 데이터정정회로를 포함하는 집적회로.
- ◈청구항 7은(는) 설정등록료 납부시 포기되었습니다.◈제 5 항에 있어서, 상기 제1 에러정보출력회로는
제1 리셋신호 및 제1 래치펄스에 응답하여 상기 제1 감지신호를 래치하고, 래치된 상기 제1 감지신호를 제1 래치신호로 출력하는 제1 래치회로; 및
상기 제1 칩선택신호에 응답하여 상기 제1 래치신호를 상기 제1 에러정보신호로 출력하는 제1 신호출력회로를 포함하는 집적회로.
- ◈청구항 8은(는) 설정등록료 납부시 포기되었습니다.◈제 1 항에 있어서, 상기 제2 반도체장치는
커맨드를 디코딩하여 제2 라이트신호 및 제2 리드신호를 생성하는 제2 커맨드디코더;
제2 입력데이터의 불량정보를 포함하는 제2 패러티를 생성하는 제2 패러티생성회로;
상기 제2 라이트신호에 응답하여 상기 제2 입력데이터 및 상기 제2 패러티를 저장하고, 상기 제2 리드신호에 응답하여 제2 출력데이터와 제2 출력패러티를 생성하는 제2 데이터저장회로;
제2 에러감지동작 시 상기 제2 출력패러티로부터 상기 제2 출력데이터의 2비트 에러를 감지하여 제2 감지신호를 생성하고, 상기 제2 출력패러티로부터 상기 제2 출력데이터의 에러를 정정하여 제2 데이터로 출력하는 제2 에러정정회로; 및
제2 칩선택신호에 응답하여 상기 제2 감지신호를 래치하고, 래치된 상기 제2 감지신호를 상기 제2 에러정보신호로 출력하는 제2 에러정보출력회로를 포함하는 집적회로.
- ◈청구항 9은(는) 설정등록료 납부시 포기되었습니다.◈제 8 항에 있어서, 상기 제2 에러정정회로는
상기 제2 출력패러티로부터 상기 제2 출력데이터의 에러를 정정하기 위한 제2 신드롬을 생성하는 제2 신드롬생성회로;
상기 제2 신드롬으로부터 상기 제2 출력데이터의 에러가 2비트 이상인 경우 인에이블되는 제2 감지신호를 생성하는 제2 감지신호생성회로; 및
상기 제2 신드롬으로부터 상기 제2 출력데이터의 에러를 정정하여 상기 제2 데이터를 생성하는 제2 데이터정정회로를 포함하는 집적회로.
- ◈청구항 10은(는) 설정등록료 납부시 포기되었습니다.◈제 8 항에 있어서, 상기 제2 에러정보출력회로는
제2 리셋신호 및 제2 래치펄스에 응답하여 상기 제2 감지신호를 래치하고, 래치된 상기 제2 감지신호를 제2 래치신호로 출력하는 제2 래치회로; 및
상기 제2 칩선택신호에 응답하여 상기 제2 래치신호를 상기 제2 에러정보신호로 출력하는 제2 신호출력회로를 포함하는 집적회로.
- 커맨드, 제1 칩선택신호 및 제2 칩선택신호를 출력하는 제1 반도체장치;
상기 커맨드에 응답하여 제1 에러정정동작을 수행하고, 상기 제1 칩선택신호에 응답하여 제1 에러정보신호를 출력하는 제2 반도체장치; 및
상기 커맨드에 응답하여 제2 에러정정동작을 수행하고, 상기 제2 칩선택신호에 응답하여 제2 에러정보신호를 출력하는 제3 반도체장치를 포함하되, 상기 제1 에러정정동작 및 상기 제2 에러정정동작은 동시에 수행되는 집적회로.
- ◈청구항 12은(는) 설정등록료 납부시 포기되었습니다.◈제 11 항에 있어서, 상기 제2 에러정보신호는 상기 제1 에러정보신호가 출력된 이후 출력되는 집적회로.
- ◈청구항 13은(는) 설정등록료 납부시 포기되었습니다.◈제 11 항에 있어서, 상기 제1 에러정보신호 및 상기 제2 에러정보신호는 상기 제1 내지 제3 반도체장치가 공유하는 전송라인을 통해 출력되는 집적회로.
- ◈청구항 14은(는) 설정등록료 납부시 포기되었습니다.◈제 11 항에 있어서, 상기 제1 에러정보신호가 상기 제2 반도체장치에서 출력되는 구간과 상기 제2 에러정보신호가 상기 제3 반도체장치에서 출력되는 구간은 서로 상이한 구간인 집적회로.
- ◈청구항 15은(는) 설정등록료 납부시 포기되었습니다.◈제 11 항에 있어서, 상기 제1 및 제2 에러정정동작은 상기 커맨드에 응답하여 라이트동작, 리드동작 및 에러감지동작이 순차적으로 수행되는 집적회로.
- ◈청구항 16은(는) 설정등록료 납부시 포기되었습니다.◈제 11 항에 있어서,
상기 제1 에러정보신호는 상기 제2 반도체장치에서 출력되는 제1 출력데이터의 비트 중 2비트 이상의 에러가 발생한 경우 인에이블되는 신호이고,
상기 제2 에러정보신호는 상기 제3 반도체장치에서 출력되는 제2 출력데이터의 비트 중 2비트 이상의 에러가 발생한 경우 인에이블되는 신호인 집적회로.
- ◈청구항 17은(는) 설정등록료 납부시 포기되었습니다.◈제 11 항에 있어서, 상기 제1 반도체장치는 상기 제1 에러정보신호 및 상기 제2 에러정보를 수신하여 상기 제2 반도체장치 및 제3 반도체장치의 에러발생 여부를 감지하는 집적회로.
- ◈청구항 18은(는) 설정등록료 납부시 포기되었습니다.◈제 11 항에 있어서, 상기 제2 반도체장치는
상기 커맨드를 디코딩하여 제1 라이트신호 및 제1 리드신호를 생성하는 제1 커맨드디코더;
제1 입력데이터의 불량정보를 포함하는 제1 패러티를 생성하는 제1 패러티생성회로;
상기 제1 라이트신호에 응답하여 상기 제1 입력데이터 및 상기 제1 패러티를 저장하고, 상기 제1 리드신호에 응답하여 제1 출력데이터와 제1 출력패러티를 생성하는 제1 데이터저장회로;
제1 에러감지동작 동작 시 상기 제1 출력패러티로부터 상기 제1 출력데이터의 2비트 에러를 감지하여 제1 감지신호를 생성하고, 상기 제1 출력패러티로부터 상기 제1 출력데이터의 에러를 정정하여 제1 데이터로 출력하는 제1 에러정정회로; 및
상기 제1 칩선택신호에 응답하여 상기 제1 감지신호를 래치하고, 래치된 상기 제1 감지신호를 상기 제1 에러정보신호로 출력하는 제1 에러정보출력회로를 포함하는 집적회로.
- ◈청구항 19은(는) 설정등록료 납부시 포기되었습니다.◈제 18 항에 있어서, 상기 제1 에러정정회로는
상기 제1 출력패러티로부터 상기 제1 출력데이터의 에러를 정정하기 위한 제1 신드롬을 생성하는 제1 신드롬생성회로;
상기 제1 신드롬으로부터 상기 제1 출력데이터의 에러가 2비트 이상인 경우 인에이블되는 제1 감지신호를 생성하는 제1 감지신호생성회로; 및
상기 제1 신드롬으로부터 상기 제1 출력데이터의 에러를 정정하여 상기 제1 데이터를 생성하는 제1 데이터정정회로를 포함하는 집적회로.
- ◈청구항 20은(는) 설정등록료 납부시 포기되었습니다.◈제 18 항에 있어서, 상기 제1 에러정보출력회로는
제1 리셋신호 및 제1 래치펄스에 응답하여 상기 제1 감지신호를 래치하고, 래치된 상기 제1 감지신호를 제1 래치신호로 출력하는 제1 래치회로; 및
상기 제1 칩선택신호에 응답하여 상기 제1 래치신호를 상기 제1 에러정보신호로 출력하는 제1 에러정보신호출력회로를 포함하는 집적회로.
- ◈청구항 21은(는) 설정등록료 납부시 포기되었습니다.◈제 11 항에 있어서, 상기 제3 반도체장치는
상기 커맨드를 디코딩하여 제2 라이트신호 및 제2 리드신호를 생성하는 제2 커맨드디코더;
제2 입력데이터의 불량정보를 포함하는 제2 패러티를 생성하는 제2 패러티생성회로;
상기 제2 라이트신호에 응답하여 상기 제2 입력데이터 및 상기 제2 패러티를 저장하고, 상기 제2 리드신호에 응답하여 제2 출력데이터와 제2 출력패러티를 생성하는 제2 데이터저장회로;
제2 에러감지동작 시 상기 제2 출력패러티로부터 상기 제2 출력데이터의 2비트 에러를 감지하여 제2 감지신호를 생성하고, 상기 제2 출력패러티로부터 상기 제2 출력데이터의 에러를 정정하여 제2 데이터로 출력하는 제2 에러정정회로; 및
제2 칩선택신호에 응답하여 상기 제2 감지신호를 래치하고, 래치된 상기 제2 감지신호를 상기 제2 에러정보신호로 출력하는 제2 에러정보출력회로를 포함하는 집적회로.
- ◈청구항 22은(는) 설정등록료 납부시 포기되었습니다.◈제 21 항에 있어서, 상기 제2 에러정정회로는
상기 제2 출력패러티로부터 상기 제2 출력데이터의 에러를 정정하기 위한 제2 신드롬을 생성하는 제2 신드롬생성회로;
상기 제2 신드롬으로부터 상기 제2 출력데이터의 에러가 2비트 이상인 경우 인에이블되는 제2 감지신호를 생성하는 제2 감지신호생성회로; 및
상기 제2 신드롬으로부터 상기 제2 출력데이터의 에러를 정정하여 상기 제2 데이터를 생성하는 제2 데이터정정회로를 포함하는 집적회로.
- ◈청구항 23은(는) 설정등록료 납부시 포기되었습니다.◈제 21 항에 있어서, 상기 제2 에러정보출력회로는
제2 리셋신호 및 제2 래치펄스에 응답하여 상기 제2 감지신호를 래치하고, 래치된 상기 제2 감지신호를 제2 래치신호로 출력하는 제2 래치회로; 및
상기 제2 칩선택신호에 응답하여 상기 제2 래치신호를 상기 제2 에러정보신호로 출력하는 제2 에러정보신호출력회로를 포함하는 집적회로.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160113704A KR102563162B1 (ko) | 2016-09-05 | 2016-09-05 | 집적회로 |
US15/609,524 US10289485B2 (en) | 2016-09-05 | 2017-05-31 | Integrated circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160113704A KR102563162B1 (ko) | 2016-09-05 | 2016-09-05 | 집적회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20180026868A KR20180026868A (ko) | 2018-03-14 |
KR102563162B1 true KR102563162B1 (ko) | 2023-08-04 |
Family
ID=61282122
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020160113704A Active KR102563162B1 (ko) | 2016-09-05 | 2016-09-05 | 집적회로 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10289485B2 (ko) |
KR (1) | KR102563162B1 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11204836B1 (en) * | 2014-01-31 | 2021-12-21 | Pure Storage, Inc. | Using trap slices for anomaly detection in a distributed storage network |
US11983070B2 (en) | 2014-01-31 | 2024-05-14 | Pure Storage, Inc. | Determining segmentation size in a distributed storage network |
US11824009B2 (en) * | 2018-12-10 | 2023-11-21 | Preferred Networks, Inc. | Semiconductor device and data transferring method for semiconductor device |
KR102766657B1 (ko) * | 2019-05-31 | 2025-02-12 | 에스케이하이닉스 주식회사 | 반도체장치 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130249720A1 (en) | 2012-01-20 | 2013-09-26 | Renesas Electronics Corporation | Semiconductor integrated circuit device |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4564520B2 (ja) * | 2007-08-31 | 2010-10-20 | 株式会社東芝 | 半導体記憶装置およびその制御方法 |
JPWO2009069420A1 (ja) * | 2007-11-27 | 2011-04-07 | パナソニック株式会社 | 信号復調装置、信号復調方法、半導体集積回路および受信装置 |
JP2013031151A (ja) * | 2011-06-20 | 2013-02-07 | Renesas Electronics Corp | 暗号通信システムおよび暗号通信方法 |
US9183082B2 (en) * | 2013-01-29 | 2015-11-10 | Qualcomm Incorporated | Error detection and correction of one-time programmable elements |
KR102031074B1 (ko) | 2013-05-28 | 2019-10-15 | 에스케이하이닉스 주식회사 | 집적회로 칩 및 이를 포함하는 멀티 칩 시스템 |
-
2016
- 2016-09-05 KR KR1020160113704A patent/KR102563162B1/ko active Active
-
2017
- 2017-05-31 US US15/609,524 patent/US10289485B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130249720A1 (en) | 2012-01-20 | 2013-09-26 | Renesas Electronics Corporation | Semiconductor integrated circuit device |
Also Published As
Publication number | Publication date |
---|---|
US20180067801A1 (en) | 2018-03-08 |
US10289485B2 (en) | 2019-05-14 |
KR20180026868A (ko) | 2018-03-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10613928B2 (en) | Semiconductor devices and semiconductor systems including the same | |
KR102243582B1 (ko) | 반도체장치 | |
CN108305654B (zh) | 半导体器件 | |
KR102638790B1 (ko) | 반도체장치 및 반도체시스템 | |
US10162703B2 (en) | Methods of correcting data errors and semiconductor devices used therein | |
US10319462B2 (en) | Semiconductor device and semiconductor system | |
US20170286218A1 (en) | Semiconductor devices, and semiconductor systems | |
KR102563162B1 (ko) | 집적회로 | |
US10153028B2 (en) | Semiconductor devices | |
US10964406B2 (en) | Methods of scrubbing errors and semiconductor modules using the same | |
US20180060165A1 (en) | Semiconductor devices | |
CN108628696B (zh) | 半导体器件 | |
US10552277B2 (en) | Electronic devices | |
US10261860B2 (en) | Semiconductor systems | |
US9997234B1 (en) | Semiconductor devices | |
US20170344422A1 (en) | Semiconductor devices and semiconductor systems | |
US10181863B2 (en) | Semiconductor devices and semiconductor systems | |
US10379786B2 (en) | Semiconductor devices | |
US11429477B2 (en) | Semiconductor devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20160905 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20210831 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20160905 Comment text: Patent Application |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20230720 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20230731 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20230801 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration |