[go: up one dir, main page]

KR102193886B1 - 고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법 - Google Patents

고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법 Download PDF

Info

Publication number
KR102193886B1
KR102193886B1 KR1020140156625A KR20140156625A KR102193886B1 KR 102193886 B1 KR102193886 B1 KR 102193886B1 KR 1020140156625 A KR1020140156625 A KR 1020140156625A KR 20140156625 A KR20140156625 A KR 20140156625A KR 102193886 B1 KR102193886 B1 KR 102193886B1
Authority
KR
South Korea
Prior art keywords
storage capacitor
light emitting
thin film
capacitor electrode
film transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020140156625A
Other languages
English (en)
Other versions
KR20160056964A (ko
Inventor
김용민
김정오
백정선
남경진
윤정기
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140156625A priority Critical patent/KR102193886B1/ko
Priority to CN201510768045.8A priority patent/CN105590953B/zh
Priority to US14/939,079 priority patent/US9997581B2/en
Priority to EP15194213.3A priority patent/EP3021363B1/en
Publication of KR20160056964A publication Critical patent/KR20160056964A/ko
Application granted granted Critical
Publication of KR102193886B1 publication Critical patent/KR102193886B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6704Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
    • H10D30/6723Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device having light shields
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/01Manufacture or treatment
    • H10D86/021Manufacture or treatment of multiple TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/441Interconnections, e.g. scanning lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/451Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by the compositions or shapes of the interlayer dielectrics
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/481Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/38Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명에 의한 유기발광 다이오드 표시장치는 기판, 박막 트랜지스터, 보호층, 제1 보조 용량 전극, 제2 보조 용량 전극, 오버 코트 층, 및 애노드 전극을 포함한다. 기판에는 발광 영역과 비 발광 영역이 정의된다. 박막 트랜지스터는 기판 위에서, 비 발광 영역에 배치된다. 보호층은 박막 트랜지스터 위에서, 기판 전면에 배치된다. 제1 보조 용량 전극과 제2 보조 용량 전극은 발광 영역에서, 보호층을 사이에 두고 중첩한다. 오버 코트 층은 제2 보조 용량 전극 위에서, 기판 전면에 배치된다. 그리고, 애노드 전극은 오버 코트 층 위에 배치되며, 오버 코트 층을 관통하는 오버 코트 층 콘택홀을 통해 제2 보조 용량 전극의 일측단과 접촉되고, 동시에, 오버 코트 층 콘택홀 내에 배치되며 보호층을 관통하는 보호층 콘택홀을 통해 박막 트랜지스터의 일부와 접촉된다.

Description

고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법{Organic Light Emitting Diode Display Having High Aperture Ratio And Method For Manufacturing The Same}
본 발명은 발광 영역에 투명 도전 물질을 이용한 보조 용량을 형성하여 개구율을 향상시킨 유기발광 다이오드 표시장치 및 그 제조 방법에 관한 것이다. 또한, 본 발명은 마스크 공정 수를 줄여, 제조 공정을 단순화한 유기발광 다이오드 표시장치 및 그 제조방법에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 이러한 평판 표시장치에는 액정 표시장치(Liquid Crystal Display, LCD), 전계 방출 표시장치(Field Emission Display, FED), 플라즈마 디스플레이 패널(Plasma Display Panel, PDP) 및 전계발광장치 (Electroluminescence Device, EL) 등이 있다.
전계발광장치는 발광층의 재료에 따라 무기 전계발광장치와 유기발광다이오드장치로 대별되며 스스로 발광하는 자발광소자로서 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다.
도 1은 유기발광 다이오드의 구조를 나타내는 도면이다. 유기발광 다이오드는 도 1과 같이 전계발광하는 유기 전계발광 화합물층과, 유기 전계발광 화합물층을 사이에 두고 대향하는 캐소드 전극(Cathode) 및 애노드 전극(Anode)을 포함한다. 유기 전계발광 화합물층은 정공주입층(Hole injection layer, HIL), 정공수송층(Hole transport layer, HTL), 발광층(Emission layer, EML), 전자수송층(Electron transport layer, ETL) 및 전자주입층(Electron injection layer, EIL)을 포함한다.
유기발광 다이오드는 애노드 전극(Anode)과 캐소드 전극(Cathode)에 주입된 정공과 전자가 발광층(EML)에서 재결합할 때의 여기 과정에서 여기자(exciton)가 형성되고 여기자로부터의 에너지로 인하여 발광한다. 유기발광다이오드 표시장치는 도 1과 같은 유기발광다이오드의 발광층(EML)에서 발생하는 빛의 양을 전기적으로 제어하여 영상을 표시한다.
전계발광소자인 유기발광 다이오드의 특징을 이용한 유기발광 다이오드 표시장치(Organic Light Emitting Diode display: OLEDD)에는 패시브 매트릭스 타입의 유기발광 다이오드 표시장치(Passive Matrix type Organic Light Emitting Diode display, PMOLED)와 액티브 매트릭스 타입의 유기발광 다이오드 표시장치(Active Matrix type Organic Light Emitting Diode display, AMOLED)로 대별된다.
액티브 매트릭스 타입의 유기발광 다이오드 표시장치(AMOLED)는 박막 트랜지스터(Thin Film Transistor: TFT 이하 "TFT"라 함)를 이용하여 유기발광 다이오드에 흐르는 전류를 제어하여 화상을 표시한다.
도 2는 유기발광 다이오드 표시장치에서 한 화소의 구조를 나타내는 등가 회로도의 한 예이다. 도 3은 유기발광 다이오드 표시장치에서 한 화소의 구조를 나타내는 평면도이다. 도 4는 도 3에서 절취선 I-I'로 절취한 것으로, 일반적인 유기발광 다이오드 표시장치의 구조를 나타내는 단면도이다.
도 2 내지 3을 참조하면, 액티브 매트릭스 유기발광 다이오드 표시장치는 스위칭 TFT(ST), 스위칭 TFT와 연결된 구동 TFT(DT), 구동 TFT(DT)에 접촉된 유기발광 다이오드(OLED)를 포함한다.
스위칭 TFT(ST)는 스캔 배선(SL)과 데이터 배선(DL)이 교차하는 부위에 형성되어 있다. 스위칭 TFT(ST)는 화소를 선택하는 기능을 한다. 스위칭 TFT(ST)는 스캔 배선(SL)에서 분기하는 게이트 전극(SG)과, 반도체 층(SA)과, 소스 전극(SS)과, 드레인 전극(SD)을 포함한다. 그리고 구동 TFT(DT)는 스위칭 TFT(ST)에 의해 선택된 화소의 유기발광 다이오드(OLED)를 구동하는 역할을 한다. 구동 TFT(DT)는 스위칭 TFT(ST)의 드레인 전극(SD)과 연결된 게이트 전극(DG)과, 반도체 층(DA), 구동 전류 배선(VDD)에 연결된 소스 전극(DS)과, 드레인 전극(DD)을 포함한다. 구동 TFT(DT)의 드레인 전극(DD)은 유기발광 다이오드(OLED)의 애노드 전극(ANO)과 연결되어 있다.
좀 더 상세히 살펴보기 위해 도 4를 참조하면, 액티브 매트릭스 유기발광 다이오드 표시장치의 기판(SUB) 상에 스위칭 TFT(ST) 및 구동 TFT(DT)의 게이트 전극(SG, DG)이 형성되어 있다. 그리고 게이트 전극(SG, DG) 위에는 게이트 절연막(GI)이 덮고 있다. 게이트 전극(SG, DG)과 중첩되는 게이트 절연막(GI)의 일부에 반도체 층(SA, DA)이 형성되어 있다. 반도체 층(SA, DA) 위에는 일정 간격을 두고 소스 전극(SS, DS)과 드레인 전극(SD, DD)이 마주보고 형성된다. 스위칭 TFT(ST)의 드레인 전극(SD)은 게이트 절연막(GI)에 형성된 콘택홀을 통해 구동 TFT(DT)의 게이트 전극(DG)과 접촉한다. 이와 같은 구조를 갖는 스위칭 TFT(ST) 및 구동 TFT(DT)를 덮는 보호층(PAS)이 전면에 도포된다.
특히, 반도체 층(SA, DA)을 산화물 반도체 물질로 형성하는 경우, 높은 전하 이동도 특성에 의해 충전 용량이 큰 대면적 TFT 기판에서 고 해상도 및 고속 구동에 유리하다. 그러나, 산화물 반도체 물질은 소자의 안정성을 확보하기 위해 상부 표면에 식각액으로부터 보호를 위한 에치 스토퍼(SE, DE)를 더 포함하는 것이 바람직하다. 구체적으로, 소스 전극(SS, DS)과 드레인 전극(SD, DD) 사이의 이격된 부분에서 노출된 상부면과 접촉하는 식각액으로부터 반도체 층(SA, DA)이 백 에치(Back Etch) 되는 것을 보호하도록 에치 스토퍼(SE, DE)를 형성한다.
나중에 형성될 애노드 전극(ANO)의 영역에 해당하는 부분에 칼라 필터(CF)가 형성된다. 칼라 필터(CF)는 가급적 넓은 면적을 차지하도록 형성하는 것이 바람직하다. 예를 들어, 데이터 배선(DL), 구동 전류 배선(VDD) 및 전단의 스캔 배선(SL)의 많은 영역과 중첩하도록 형성하는 것이 바람직하다. 이와 같이 칼라 필터(CF)가 형성된 기판은 여러 구성요소들이 형성되어 표면이 평탄하지 못하고, 단차가 많이 형성되어 있다. 따라서, 기판의 표면을 평탄하게 할 목적으로 오버코트 층(OC)을 기판 전면에 도포한다.
그리고 오버코트 층(OC) 위에 유기발광 다이오드(OLED)의 애노드 전극(ANO)이 형성된다. 여기서, 애노드 전극(ANO)은 오버코트 층(OC) 및 보호층(PAS)에 형성된 콘택홀을 통해 구동 TFT(DT)의 드레인 전극(DD)과 연결된다.
애노드 전극(ANO)이 형성된 기판 위에, 화소 영역을 정의하기 위해 스위칭 TFT(ST), 구동 TFT(DT) 그리고 각종 배선들(DL, SL, VDD)이 형성된 영역 위에 뱅크패턴(BN)을 형성한다.
뱅크 패턴(BN)에 의해 노출된 애노드 전극(ANO)이 발광 영역이 된다. 뱅크 패턴(BN)에 의해 노출된 애노드 전극(ANO) 위에 유기발광 층(OLE)과 캐소드 전극층(CAT)이 순차적으로 적층된다. 유기발광 층(OLE)은 백색광을 발하는 유기물질로 이루어진 경우, 아래에 위치한 칼라 필터(CF)에 의해 각 화소에 배정된 색상을 나타낸다. 도 4와 같은 구조를 갖는 유기발광 다이오드 표시장치는 아래 방향으로 발광하는 하부 발광(Bottom Emission) 표시 장치가 된다.
이와 같은 하부 발광형 유기발광 다이오드 표시장치에서 보조 용량(STG)은 구동 TFT(DT)의 게이트 전극(DG)과 애노드 전극(ANO)이 중첩하는 공간에 형성된다. 유기발광 다이오드 표시장치는, 유기발광 다이오드를 구동하여 화상 정보를 표시하는데, 유기발광 다이오드를 구동하는 데 필요한 에너지가 상당히 많이 요구되는 편이다. 따라서, 동영상과 같이 데이터 값이 빠르게 변화하는 화상 정보를 정확하게 표시하기 위해서는 대용량의 보조 용량이 필요하다.
보조 용량의 크기를 충분히 확보하기 위해서는, 보조 용량 전극의 면적이 충분히 커야 한다. 하부 발광형 유기발광 다이오드 표시장치에서는 보조 용량 면적이 커지면, 빛을 발하는 면적 즉, 개구율이 감소되는 문제가 발생한다. 상부 발광형 유기발광 다이오드 표시장치에서는 발광 영역의 하부에 보조 용량을 설치할 수 있으므로, 대면적의 보조 용량을 설계하더라도 개구율이 감소되지 않는다. 하지만 하부 발광형 유기발광 다이오드 표시장치에서 보조 용량의 면적은 개구율 감소와 직결되는 문제점이 있다.
또한, 유기발광 다이오드 표시장치를 제조하기 위해서는 포토 마스크를 이용한 포토리소그래피 공정이 수회 수행된다. 각 마스크 공정은 세정, 노광, 현상 및 식각 등의 부속 공정들을 수반한다. 한번의 마스크 공정이 추가될 때마다, 유기발광 다이오드 표시장치를 제조하기 위한 제조 시간 및 제조 비용이 상승하고, 불량 발생률이 증가하여 제조 수율이 낮아지는 문제점이 있다. 따라서, 생산비를 절감하고, 생산수율 및 생산효율을 개선하기 위해서 마스크 공정 수를 줄이기 위한 노력이 필요하다.
본 발명은 상기 문제점을 해결하기 위한 것으로, 발광 영역에 투명 보조 용량 전극을 이용한 보조 용량을 형성하여, 개구율을 감소시키지 않고, 충분한 보조 용량을 확보할 수 있는 유기발광 다이오드 표시장치 및 그 제조 방법을 제공하는 데 있다. 본 발명의 다른 목적은 마스크 공정 수를 줄여 제조 공정을 단순화한 유기발광 다이오드 표시장치 및 그 제조방법을 제공하는 데 있다.
상기 본 발명의 목적을 달성하기 위해, 본 발명에 의한 유기발광 다이오드 표시장치는 기판, 박막 트랜지스터, 보호층, 제1 보조 용량 전극, 제2 보조 용량 전극, 오버 코트 층, 및 애노드 전극을 포함한다. 기판에는 발광 영역과 비 발광 영역이 정의된다. 박막 트랜지스터는 기판 위에서, 비 발광 영역에 배치된다. 보호층은 박막 트랜지스터 위에서, 기판 전면에 배치된다. 제1 보조 용량 전극과 제2 보조 용량 전극은 발광 영역에서, 보호층을 사이에 두고 중첩한다. 오버 코트 층은 제2 보조 용량 전극 위에서, 기판 전면에 배치된다. 그리고, 애노드 전극은 오버 코트 층 위에 배치되며, 오버 코트 층을 관통하는 오버 코트 층 콘택홀을 통해 제2 보조 용량 전극의 일측단과 접촉되고, 동시에, 오버 코트 층 콘택홀 내에 배치되며 보호층을 관통하는 보호층 콘택홀을 통해 박막 트랜지스터의 일부와 접촉된다.
제1 보조 용량 전극 및 제2 보조 용량 전극은 투명 도전 물질을 포함한다.
오버 코트 층은 감광성 절연 물질을 포함한다.
또한, 본 발명에 의한 유기발광 다이오드 표시장치의 제조 방법은, 기판 상에 발광 영역과 비 발광 영역을 정의하는 단계, 기판 위에서, 비 발광 영역에는 박막 트랜지스터를 형성하고, 발광 영역에는 제1 보조 용량 전극을 형성하는 단계, 박막 트랜지스터 및 제1 보조 용량 전극이 형성된 기판 전체 표면 위에 보호층을 형성하는 단계, 보호층 위에서, 발광 영역에 제2 보조 용량 전극을 형성하는 단계, 제2 보조 용량 전극이 형성된 기판 전체 표면 위에, 감광성 절연 물질인 오버 코트 층을 도포하는 단계, 오버 코트 층과 보호층을 패터닝하여 박막 트렌지스터의 일부를 노출시키는 보호층 콘택홀을 형성하고, 오버 코트 층을 애싱하여 제2 보조 용량 전극의 일측단과 보호층 콘택홀을 노출시키는 오버 코트 층 콘택홀을 형성하는 단계, 그리고, 오버 코트 층 위에서, 보호층 콘택홀을 통해 박막 트랜지스터 일부와 접촉하고, 동시에, 오버 코트 층 콘택홀을 통해 제2 보조 용량 전극의 일측단과 접촉하도록 애노드 전극을 형성하는 단계를 포함한다.
본 발명에 의한 유기발광 다이오드 표시장치는 투명 도전 물질로 보조 용량 전극을 형성함으로써 개구율 감소 없이 발광 영역 전체에 전극을 형성할 수 있다. 이에 따라, 본 발명에 의한 유기발광 다이오드 표시장치는 넓은 면적을 갖는 보조 용량 형성이 가능하여, 충분한 보조 용량을 확보할 수 있다.
본 발명은 유기발광 다이오드 표시장치 제조 시 마스크 공정 수를 줄임으로써, 공정을 단순화할 수 있고, 제조 시간 및 제조 비용을 저감할 수 있다. 또한, 제조 공정 시 불량 발생률을 낮출 수 있어, 제조 수율을 향상시킬 수 있다.
도 1은 일반적인 유기발광 다이오드 소자를 나타내는 도면이다.
도 2는 일반적인 유기발광 다이오드 표시장치에서 한 화소의 구조를 나타내는 등가 회로도이다.
도 3은 일반적인 유기발광 다이오드 표시장치에서 한 화소의 구조를 나타내는 평면도이다.
도 4는 도 3에서 절취선 I-I'로 절취한 것으로, 일반적인 유기발광 다이오드 표시장치의 구조를 나타내는 단면도이다.
도 5는 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치의 구조를 개략적으로 나타낸 평면도이다.
도 6은 도 5에서 절취선 Ⅱ-Ⅱ'로 절취한 것으로, 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치의 개략적인 구조를 나타낸 단면도이다.
도 7a 내지 도 7j는 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치를 제조하는 방법을 나타내는 단면도들이다.
도 8은 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치의 구조를 개략적으로 나타낸 평면도이다.
도 9는 도 8에서 절취선 Ⅲ-Ⅲ'로 절취한 것으로, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치의 개략적인 구조를 나타낸 단면도이다.
도 10a 내지 도 10j는 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치를 제조하는 방법을 나타내는 단면도들이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시 예들을 설명한다. 명세서 전체에 걸쳐서 동일한 참조 번호들은 실질적으로 동일한 구성 요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기술 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 또한, 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것일 수 있는 것으로서, 실제 제품의 부품 명칭과는 상이할 수 있다. 여러 실시예들을 설명함에 있어서, 동일한 구성요소에 대하여는 제1 실시 예에서 대표적으로 설명하고 다른 실시예에서는 생략될 수 있다.
<제1 실시예>
이하, 도 5 및 도 6을 참조하여, 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치를 설명한다. 도 5는 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치의 구조를 개략적으로 나타낸 평면도이다. 도 6은 도 5에서 절취선 Ⅱ-Ⅱ'로 절취한 것으로, 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치의 개략적인 구조를 나타낸 단면도이다.
도 5 및 도 6을 참조하면, 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치는 발광 영역(AA)과 비 발광 영역(NA)이 정의된 기판(SUB), 스위칭 박막 트랜지스터(ST), 스위칭 박막 트랜지스터(ST)와 연결된 구동 박막 트랜지스터(DT), 구동 박막 트랜지스터(DT)와 접촉된 제2 보조 용량 전극(SG2), 제2 보조 용량 전극(SG2)과 제1 보조 용량 전극(SG1)이 중첩되어 형성된 보조 용량(STG) 및 제2 보조 용량 전극(SG2)을 통해 구동 박막 트랜지스터(DT)와 연결된 유기발광 다이오드(OLED)를 포함한다. 발광 영역(AA)에는 보조 용량(STG)과 유기발광 다이오드(OLED)가 형성되며, 비 발광 영역(NA)에는 박막 트랜지스터(ST, DT) 혹은 배선들(SL, DL, VDD)이 형성된다.
기판(SUB) 상에는 매트릭스 형태로 스캔 배선(SL)과 데이터 배선(DL)이 형성되어 화소를 정의한다. 스위칭 박막 트랜지스터(ST)는 스캔 배선(SL)과 데이터 배선(DL)이 교차하는 영역에 형성되어, 화소를 선택하는 기능을 한다. 스위칭 박막 트랜지스터(ST)는 스위칭 게이트 전극(SG), 채널 층(SA), 스위칭 소스 전극(SS) 및 스위칭 드레인 전극(SD)을 포함한다. 스위칭 게이트 전극(SG)은 스캔 배선(SL)과 연결 되며, 스위칭 소스 전극(SS)은 데이터 배선(DL)으로부터 분기 된다.
구동 박막 트랜지스터(DT)는 구동 게이트 전극(DG)과, 채널 층(DA), 구동 소스 전극(DS) 및 구동 드레인 전극(DD)을 포함한다. 구동 게이트 전극(DG)은 스위칭 드레인 전극(SD)과 연결되며, 구동 소스 전극(DS)은 구동 전류 배선(VDD)으로부터 분기된다.
각 박막 트랜지스터(ST, DT)의 소스 전극들(SS, DS)과 드레인 전극들(SD, DD)을 덮으며, 구동 드레인 전극(DD)의 일부를 노출시키는 보호층(IN2)이 형성된다. 보호층(IN2) 상에는 구동 드레인 전극(DD)의 일부와 접촉하도록 제2 보조 용량 전극(SG2)이 형성된다. 이때, 제2 보조 용량 전극(SG2)은 각 박막 트랜지스터(ST, DT)의 소스 전극들(SS, DS)과 드레인 전극들(SD, DD)이 형성될 때 함께 형성된 제1 보조 용량 전극(SG1)과 보호층(IN2)을 사이에 두고 중첩되어 보조 용량(STG)을 형성한다.
보조 용량(STG)은 투명 도전 물질로 형성된 제2 보조 용량 전극(SG2)과 제1 보조 용량 전극(SG1)이 중첩되어 형성되므로, 발광 영역(AA)에서 개구율의 감소 없이 넓은 면적을 갖도록 형성될 수 있다. 이에 따라, 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치는 충분한 보조 용량(STG)을 확보할 수 있다.
발광 영역(AA)의 제2 보조 용량 전극(SG2) 상에는 각 화소 영역에 대응되도록 컬러 필터(CF)가 하나씩 배치될 수 있다. 컬러 필터(CF)는 적색, 녹색, 청색의 컬러 필터(CF)들이 교대로 배치될 수 있으며, 백색의 컬러 필터(CF)를 더 포함할 수도 있다. 이때, 화소 영역 중 박막 트랜지스터들(ST, DT)이 형성된 영역 위에도, 박막 트랜지스터들(ST, DT)을 덮도록 적색 및/또는 녹색의 컬러 필터(CF)가 연장되어 형성될 수도 있다.
컬러 필터(CF)가 형성된 기판(SUB) 전체 표면 위에는 제2 보조 용량 전극(SG2) 일부를 노출시키는 오버 코트 층(OC)이 형성된다. 오버 코트 층(OC)은 컬러 필터(CF)가 형성된 기판(SUB) 표면을 평탄하게 할 목적으로 기판(SUB) 전면에 도포된다.
오버 코트 층(OC) 상에는 제2 보조 용량 전극(SG2)과 접촉하도록 애노드 전극(ANO)이 형성된다. 애노드 전극(ANO)은 제2 보조 용량 전극(SG2)을 통해 구동 박막 트랜지스터의 드레인 전극(DD)과 전기적으로 연결된다.
애노드 전극(ANO) 상에는 애노드 전극(ANO)의 일부를 노출시키는 뱅크(BN)가 형성된다. 뱅크(BN) 일부와 노출된 애노드 전극(ANO) 상에는 유기 발광 층(OLE)이 형성되고, 유기 발광 층(OLE) 상에는 유기 발광 층(OLE)을 덮도록 캐소드 전극(CAT)이 형성된다. 이로써, 애노드 전극(ANO), 유기 발광 층(OLE), 캐소드 전극(CAT)을 포함하는 유기발광 다이오드(OLED)가 완성된다.
이하, 도 7a 내지 도 7j를 참조하여, 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치를 제조하는 과정 중 애노드 전극을 형성하기까지의 과정을 상세히 설명한다. 제조 공정을 통해, 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치의 특징에 대해서 좀 더 상세히 설명한다. 도 7a 내지 도 7j는 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치를 제조하는 방법을 나타내는 단면도들이다.
도 7a를 참조하면, 기판(SUB) 전체 표면 위에 불투명한 차광 물질을 도포한다. 제1 마스크 공정으로 차광 물질을 패터닝하여 차광 층(LS)을 형성한다. 차광 층(LS)은 나중에 형성될 박막 트랜지스터의 반도체 층 특히, 채널 영역과 중첩하도록 형성하는 것이 바람직하다. 차광 층(LS)은 외부광으로부터 산화물 반도체 소자를 보호하는 기능을 한다. 차광 층(LS)이 형성된 기판(SUB) 전체 표면 위에 절연 물질을 도포하여, 버퍼 층(BF)을 형성한다.
도 7b를 참조하면, 버퍼 층(BF)이 형성된 기판(SUB) 전체 표면 위에 반도체 물질을 도포한다. 반도체 물질은 인듐 갈륨 징크 옥사이드(Indium Gallium Zinc Oxide; IGZO)와 같은 산화물 반도체 물질을 포함할 수 있다. 제2 마스크 공정으로 반도체 물질을 패터닝하여 반도체 층(SE)을 형성한다.
도 7c를 참조하면, 반도체 층(SE)이 형성된 기판(SUB) 전체 표면 위에 절연 물질과 금속 물질을 연속으로 도포한다. 제3 마스크 공정으로 절연물질과 금속물질을 함께 패터닝하여, 게이트 절연막(GI)과 이와 중첩하는 게이트 전극들(SG, DG)을 형성한다. 게이트 전극들(SG, DG)은 반도체 층(SE)의 중앙 영역과 중첩하고, 반도체 층(SE)의 양측변은 노출하도록 형성하는 것이 바람직하다. 반도체 층(SE)의 중앙 영역은 각각 스위칭 박막 트랜지스터의 채널 층(SA) 및 구동 박막 트랜지스터의 채널 층(DA)으로 정의된다. 노출된 반도체 층(SE)은 스위칭 박막 트랜지스터와 구동 박막 트랜지스터 각각의 소스-드레인 전극들과 접촉하는 소스 영역들(SSA, DSA)과 드레인 영역(SDA, DDA)들이 된다. 반도체 물질이 산화물 반도체 물질인 경우 소스 영역들(SSA, DSA)과 드레인 영역(SDA, DDA)들은 플라즈마 처리 공정으로 도체화 할 수도 있다.
도 7d를 참조하면, 게이트 전극들(SG, DG)이 형성된 기판(SUB) 전체 표면 위에 절연물질을 도포하여 층간 절연막(IN1)을 형성한다. 제4 마스크 공정으로 층간 절연막(IN1)을 패터닝하여 반도체 층의 소스 영역들(SSA, DSA)을 노출하는 콘택홀(SSH, DSH)들과 반도체 층의 드레인 영역들(SDA,DDA)을 노출하는 콘택홀들(SDH, DDH)을 형성한다. 이때, 구동 박막 트랜지스터의 게이트 전극(DG)의 일부를 노출하는 게이트 콘택홀(GH)도 형성한다.
도 7e를 참조하면, 콘택홀들이 형성된 층간 절연막(IN1) 위에 투명 도전 물질과 금속 물질을 연속적으로 도포한다. 투명 도전 물질은 인듐 틴 옥사이드(Indium Tin Oxide), 인듐 징크 옥사이드(Indium Zinc Oxide), 인듐 틴 징크 옥사이드(Indium Tin Zinc Oxide) 등과 같은 물질일 수 있다. 제5 마스크 공정으로 투명 도전 물질과 금속 물질을 패터닝하여, 스위칭 박막 트랜지스터(ST)의 소스 전극(SS) 및 드레인 전극(SD) 그리고 구동 박막 트랜지스터(DT)의 소스 전극(DS) 및 드레인 전극(DD)을 형성한다. 한편, 발광 영역(AA)에는 투명 도전 물질로만 이루어진 제1 보조 용량 전극(SG1)을 형성한다. 이때, 스위칭 박막 트랜지스터의 드레인 전극(SD)은 구동 박막 트랜지스터의 게이트 전극(DG)과 연결된다.
제5 마스크 공정은 하프톤 마스크를 이용하여 진행한다. 하프톤 마스크를 이용하여, 스위칭 박막 트랜지스터(ST)의 소스 전극(SS) 및 드레인 전극(SD) 그리고 구동 박막 트랜지스터(DT)의 소스 전극(DS) 및 드레인 전극(DD)은 투명 도전 물질(ITO)과 금속 물질(ME)의 이중 층으로 형성하고, 제1 보조 용량 전극(SG1)은 투명 도전 물질(ITO)을 포함하는 단일 층으로 형성한다. 각 박막 트랜지스터(ST, DT)의 소스 전극(SS, DS) 및 드레인 전극(SD, DD)을 투명 도전 물질(ITO)의 단일 층으로 형성할 수도 있으나, 투명 도전 물질(ITO)의 면 저항이 높은 것을 고려할 때, 투명 도전 물질(ITO)과 금속 물질(ME)을 적층한 이중 층으로 형성하는 것이 바람직하다.
도 7f를 참조하면, 각 박막 트랜지스터들(ST, DT)이 완성된 기판(SUB) 전체 표면 위에 절연물질을 도포하여 보호층(IN2)을 형성한다. 제6 마스크 공정으로 보호층(IN2)을 패터닝하여 보조 용량 콘택홀(SGH)을 형성한다.
도 7g를 참조하면, 보조 용량 콘택홀(SGH)이 형성된 기판(SUB) 전체 표면 위에 투명 도전 물질을 도포한다. 제7 마스크 공정으로 투명 도전 물질을 패터닝하여 제2 보조 용량 전극(SG2)을 형성한다. 제2 보조 용량 전극(SG2)은 제1 보조 용량 전극(SG1)과 중첩하도록 형성하는 것이 바람직하다. 제2 보조 용량 전극(SG2)은 보조 용량 콘택홀(SGH)을 통해 구동 박막 트랜지스터(DT)의 드레인 전극(DD)과 접촉한다.
이때, 발광 영역(AA)에서는 보호층(IN2)을 사이에 두고 제1 보조 용량 전극(SG1)과 제2 보조 용량 전극(SG2)이 중첩되어 형성되고, 제1 보조 용량 전극(SG1)과 제2 보조 용량 전극(SG2)이 중첩된 영역에는 보조 용량(STG)이 형성된다. 따라서, 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치는 투명 도전 물질로 보조 용량 전극(SG1, SG2)을 형성함으로써 개구율 감소 없이 발광 영역(AA) 전체에 전극을 형성할 수 있다. 이에 따라, 본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치는 넓은 면적을 갖는 보조 용량(STG) 형성이 가능하여, 충분한 보조 용량(STG)을 확보할 수 있다.
도 7h를 참조하면, 제2 보조 용량 전극(SG2)이 형성된 기판(SUB) 전체 표면 위에 적색, 녹색, 청색의 안료를 도포하고, 각각 제8, 9, 10 마스크 공정을 통해 차례로 패터닝하여 적색, 녹색, 청색의 컬러 필터(CF)를 순차적으로 형성한다. 적색, 녹색, 청색의 컬러 필터(CF)는 각각 적색, 녹색, 청색을 표시하고자 하는 화소 영역내에 선택적으로 형성한다. 이때, 화소 영역의 박막 트랜지스터들(ST, DT)을 덮도록 적색 및/또는 녹색의 컬러 필터(CF)가 연장되어 형성될 수도 있다.
도 7i를 참조하면, 컬러 필터(CF)가 형성된 기판(SUB) 전체 표면 위에 절연물질을 도포하여 오버 코트 층(OC)을 형성한다. 제11 마스크 공정으로 오버 코트 층(OC)을 패터닝하여 화소 콘택홀(PH)을 형성한다.
도 7j를 참조하면, 화소 콘택홀(PH)이 형성된 기판(SUB) 전체 표면 위에 투명 도전 물질을 도포한다. 제12 마스크 공정으로 투명 도전 물질을 패터닝하여 애노드 전극(ANO)을 형성한다. 애노드 전극(ANO)은 화소 콘택홀(PH)을 통해 제2 보조 용량 전극(SG2)과 접촉한다. 또한, 애노드 전극(ANO)은 제2 보조 용량 전극(SG2)을 통해 구동 박막 트랜지스터의 드레인 전극(DD)과도 전기적으로 연결된다.
본 발명의 제1 실시예에 의한 유기발광 다이오드 표시장치는 발광 영역(AA) 상에서 개구율의 감소 없이 넓은 면적을 갖도록 제1 보조 용량 전극(SG1)과 제2 보조 용량 전극(SG2)을 형성할 수 있어 충분한 보조 용량(STG)을 확보할 수 있다. 그 결과, 유기발광 다이오드 표시장치는 구동 박막 트랜지스터(DT)가 오프 상태인 경우, 충분히 확보된 보조 용량(STG)의 충진된 전하로 다음번 주기까지 화소 데이터를 유지할 수 있다.
<제2 실시예>
이하, 도 8 및 도 9를 참조하여, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치를 설명한다. 도 8은 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치의 구조를 개략적으로 나타낸 평면도이다. 도 9는 도 8에서 절취선 Ⅲ-Ⅲ'로 절취한 것으로, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치의 개략적인 구조를 나타낸 단면도이다.
도 8 및 도 9를 참조하면, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치는 발광 영역(AA)과 비 발광 영역(NA)이 정의된 기판(SUB), 스위칭 박막 트랜지스터(ST), 스위칭 박막 트랜지스터(ST)와 연결된 구동 박막 트랜지스터(DT), 스위칭 박막 트랜지스터(ST)와 연결된 제1 보조 용량 전극(SG1), 제1 보조 용량 전극(SG1)과 제2 보조 용량 전극(SG2)이 중첩되어 형성된 보조 용량(STG), 구동 박막 트랜지스터(DT) 및 제2 보조 용량 전극(SG2)과 연결된 애노드 전극(ANO), 그리고 애노드 전극(ANO)과 유기 발광 층(OLE) 및 캐소드 전극(CAT)이 적층된 유기발광 다이오드(OLED)를 포함한다. 발광 영역(AA)에는 보조 용량(STG)과 유기발광 다이오드(OLED)가 형성되며, 비 발광 영역(NA)에는 박막 트랜지스터(ST, DT) 혹은 배선들(SL, DL, VDD)이 형성된다.
기판(SUB) 상에는 매트릭스 형태로 스캔 배선(SL)과 데이터 배선(DL)이 형성되어 화소를 정의한다. 스위칭 박막 트랜지스터(ST)는 스캔 배선(SL)과 데이터 배선(DL)이 교차하는 영역에 형성되어, 화소를 선택하는 기능을 한다. 스위칭 박막 트랜지스터(ST)는 스위칭 게이트 전극(SG), 채널 층(SA), 스위칭 소스 전극(SS) 및 스위칭 드레인 전극(SD)을 포함한다. 스위칭 게이트 전극(SG)은 스캔 배선(SL)으로부터 분기 되며, 스위칭 소스 전극(SS)은 데이터 배선(DL)으로부터 분기 된다.
구동 박막 트랜지스터(DT)는 구동 게이트 전극(DG)과, 채널 층(DA), 구동 소스 전극(DS) 및 구동 드레인 전극(DD)을 포함한다. 구동 게이트 전극(DG)은 스위칭 드레인 전극(SD)과 연결되며, 구동 소스 전극(DS)은 구동 전류 배선(VDD)으로부터 분기된다.
각 박막 트랜지스터(ST, DT)의 소스 전극들(SS, DS)과 드레인 전극들(SD, DD)을 덮는 보호층(IN2)이 형성된다. 보호층(IN2) 상에는 제2 보조 용량 전극(SG2)이 형성된다. 이때, 제2 보조 용량 전극(SG2)은 각 박막 트랜지스터(ST, DT)의 소스 전극들(SS, DS)과 드레인 전극들(SD, DD)이 형성될 때 함께 형성된 제1 보조 용량 전극(SG1)과 보호층(IN2)을 사이에 두고 중첩되어 보조 용량(STG)을 형성한다. 제1 보조 용량 전극(SG1)은 스위칭 박막 트랜지스터(ST)의 드레인 전극(SD)과 연결된다.
보조 용량(STG)은 투명 도전 물질로 형성된 제2 보조 용량 전극(SG2)과 제1 보조 용량 전극(SG1)이 중첩되어 형성되므로, 발광 영역(AA)에서 개구율의 감소 없이 넓은 면적을 갖도록 형성될 수 있다. 이에 따라, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치는 충분한 보조 용량(STG)을 확보할 수 있다.
발광 영역(AA)의 제2 보조 용량 전극(SG2) 상에는 각 화소 영역에 대응되도록 컬러 필터(CF)가 하나씩 배치될 수 있다. 컬러 필터(CF)는 적색, 녹색, 청색의 컬러 필터(CF)들이 교대로 배치될 수 있으며, 백색의 컬러 필터(CF)를 더 포함할 수도 있다.
컬러 필터(CF)가 형성된 기판(SUB) 전체 표면 위에는 구동 박막 트랜지스터(DT)의 드레인 전극(DD) 일부와 제2 보조 용량 전극(SG2)의 일측단을 노출시키는 오버 코트 층(OC)이 형성된다. 제2 보조 용량 전극(SG2)의 일측단은 오버 코트 층(OC)을 관통하는 오버 코트 층 콘택홀(OCH)을 통해 노출된다. 구동 박막 트랜지스터(DT)의 드레인 전극(DD) 일부는 오버 코트 층(OC)과 보호층(IN2)을 관통하는 보호층 콘택홀(INH)을 통해 노출된다. 보호층 콘택홀(INH)은 오버 코트 층 콘택홀(OCH) 내에 배치된다. 오버 코트 층(OC)은 컬러 필터(CF)가 형성된 기판(SUB) 표면을 평탄하게 할 목적으로 기판(SUB) 전면에 도포된다.
오버 코트 층(OC) 상에는 구동 박막 트랜지스터(DT)의 드레인 전극(DD), 및 제2 보조 용량 전극(SG2)의 일측단과 각각 접촉하도록 애노드 전극(ANO)이 형성된다. 이에 따라, 구동 박막 트랜지스터(DT)의 드레인 전극(DD), 애노드 전극(ANO), 및 제2 보조 용량 전극(SG2)은 전기적으로 연결된다.
애노드 전극(ANO) 상에는 애노드 전극(ANO)의 일부를 노출시키는 뱅크(BN)가 형성된다. 노출된 애노드 전극(ANO) 상에는 유기 발광 층(OLE)이 형성되고, 유기 발광 층(OLE) 상에는 유기 발광 층(OLE)을 덮도록 캐소드 전극(CAT)이 형성된다. 이로써, 애노드 전극(ANO), 유기 발광 층(OLE), 캐소드 전극(CAT)을 포함하는 유기발광 다이오드(OLED)가 완성된다.
이하, 도 10a 내지 도 10j를 참조하여, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치를 제조하는 과정 중 애노드 전극을 형성하기까지의 과정을 상세히 설명한다. 제조 공정을 통해, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치의 특징에 대해서 좀 더 상세히 설명한다. 도 10a 내지 도 10j는 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치를 제조하는 방법을 나타내는 단면도들이다.
도 10a를 참조하면, 기판(SUB) 전체 표면 위에 불투명한 차광 물질을 도포한다. 제1 마스크 공정으로 차광 물질을 패터닝하여 차광 층(LS)을 형성한다. 차광 층(LS)은 나중에 형성될 박막 트랜지스터의 반도체 층 특히, 채널 영역과 중첩하도록 형성하는 것이 바람직하다. 차광 층(LS)은 외부광으로부터 산화물 반도체 소자를 보호하는 기능을 한다. 차광 층(LS)이 형성된 기판(SUB) 전체 표면 위에 절연 물질을 도포하여, 버퍼 층(BF)을 형성한다.
도 10b를 참조하면, 버퍼 층(BF)이 형성된 기판(SUB) 전체 표면 위에 반도체 물질을 도포한다. 반도체 물질은 인듐 갈륨 징크 옥사이드(Indium Gallium Zinc Oxide; IGZO)와 같은 산화물 반도체 물질을 포함할 수 있다. 제2 마스크 공정으로 반도체 물질을 패터닝하여 반도체 층(SE)을 형성한다.
도 10c를 참조하면, 반도체 층(SE)이 형성된 기판(SUB) 전체 표면 위에 절연 물질과 금속 물질을 연속으로 도포한다. 제3 마스크 공정으로 절연물질과 금속물질을 함께 패터닝하여, 게이트 절연막(GI)과 이와 중첩하는 게이트 전극들(SG, DG)을 형성한다. 게이트 전극들(SG, DG)은 반도체 층(SE)의 중앙 영역과 중첩하고, 반도체 층(SE)의 양측변은 노출하도록 형성하는 것이 바람직하다. 반도체 층(SE)의 중앙 영역은 각각 스위칭 박막 트랜지스터의 채널 층(SA) 및 구동 박막 트랜지스터의 채널 층(DA)으로 정의된다. 노출된 반도체 층(SE)은 스위칭 박막 트랜지스터와 구동 박막 트랜지스터 각각의 소스-드레인 전극들과 접촉하는 소스 영역들(SSA, DSA)과 드레인 영역(SDA, DDA)들이 된다. 반도체 물질이 산화물 반도체 물질인 경우 소스 영역들(SSA, DSA)과 드레인 영역(SDA, DDA)들은 플라즈마 처리 공정으로 도체화 할 수 있다.
도 10d를 참조하면, 게이트 전극들(SG, DG)이 형성된 기판(SUB) 전체 표면 위에 절연물질을 도포하여 층간 절연막(IN1)을 형성한다. 제4 마스크 공정으로 층간 절연막(IN1)을 패터닝하여 반도체 층의 소스 영역들(SSA, DSA)을 노출하는 콘택홀(SSH, DSH)들과 반도체 층의 드레인 영역들(SDA,DDA)을 노출하는 콘택홀들(SDH, DDH)을 형성한다. 이때, 구동 박막 트랜지스터의 게이트 전극(DG)의 일부를 노출하는 게이트 콘택홀(GH)도 형성한다.
도 10e를 참조하면, 콘택홀들이 형성된 층간 절연막(IN1) 위에 투명 도전 물질과 금속 물질을 연속적으로 도포한다. 투명 도전 물질은 인듐 틴 옥사이드(Indium Tin Oxide), 인듐 징크 옥사이드(Indium Zinc Oxide), 인듐 틴 징크 옥사이드(Indium Tin Zinc Oxide) 등과 같은 물질일 수 있다. 제5 마스크 공정으로 투명 도전 물질과 금속 물질을 패터닝하여, 스위칭 박막 트랜지스터(ST)의 소스 전극(SS) 및 드레인 전극(SD) 그리고 구동 박막 트랜지스터(DT)의 소스 전극(DS) 및 드레인 전극(DD)을 형성한다. 한편, 발광 영역(AA)에는 투명 도전 물질로만 이루어진 제1 보조 용량 전극(SG1)을 형성한다. 이때, 제1 보조 용량 전극(SG1)은 스위칭 박막 트랜지스터의 드레인 전극(SD)과 전기적으로 연결된다. 또한, 스위칭 박막 트랜지스터의 드레인 전극(SD)은 구동 박막 트랜지스터의 게이트 전극(DG)과 연결된다.
제5 마스크 공정은 하프톤 마스크를 이용하여 진행한다. 하프톤 마스크를 이용하여, 스위칭 박막 트랜지스터(ST)의 소스 전극(SS) 및 드레인 전극(SD) 그리고 구동 박막 트랜지스터(DT)의 소스 전극(DS) 및 드레인 전극(DD)은 투명 도전 물질(ITO)과 금속 물질(ME)의 이중 층으로 형성하고, 제1 보조 용량 전극(SG1)은 투명 도전 물질(ITO)을 포함하는 단일 층으로 형성한다. 각 박막 트랜지스터(ST, DT)의 소스 전극(SS, DS) 및 드레인 전극(SD, DD)을 투명 도전 물질(ITO)의 단일 층으로 형성할 수도 있으나, 투명 도전 물질(ITO)의 면 저항이 높은 것을 고려할 때, 투명 도전 물질(ITO)과 금속 물질(ME)을 적층한 이중 층으로 형성하는 것이 바람직하다.
도 10f를 참조하면, 각 박막 트랜지스터들(ST, DT)이 완성된 기판(SUB) 전체 표면 위에 절연물질을 도포하여 보호층(IN2)을 형성한다. 이어서, 보호층(IN2) 위에 투명 도전 물질을 도포한다. 제6 마스크 공정으로 투명 도전 물질을 패터닝하여 제2 보조 용량 전극(SG2)을 형성한다. 제2 보조 용량 전극(SG2)은 제1 보조 용량 전극(SG1)과 중첩하도록 형성하는 것이 바람직하다.
이때, 발광 영역(AA)에서는 보호층(IN2)을 사이에 두고 제1 보조 용량 전극(SG1)과 제2 보조 용량 전극(SG2)이 중첩되어 형성되고, 제1 보조 용량 전극(SG1)과 제2 보조 용량 전극(SG2)이 중첩된 영역에는 보조 용량(STG)이 형성된다. 따라서, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치는 투명 도전 물질로 보조 용량 전극(SG1, SG2)을 형성함으로써 개구율 감소 없이 발광 영역(AA) 전체에 전극을 형성할 수 있다. 이에 따라, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치는 넓은 면적을 갖는 보조 용량(STG) 형성이 가능하여, 충분한 보조 용량(STG)을 확보할 수 있다.
도 10g를 참조하면, 제2 보조 용량 전극(SG2)이 형성된 기판(SUB) 전체 표면 위에 적색, 녹색, 청색의 안료를 도포하고, 각각 제7, 8, 9 마스크 공정을 통해 차례로 패터닝하여 적색, 녹색, 청색의 컬러 필터(CF)를 순차적으로 형성한다. 적색, 녹색, 청색의 컬러 필터(CF)는 각각 적색, 녹색, 청색을 표시하고자 하는 화소 영역 내에 선택적으로 형성한다.
도 10h 및 도 10i를 참조하면, 컬러 필터(CF)가 형성된 기판(SUB) 전체 표면 위에 감광성 절연 물질을 도포하여 오버 코트 층(OC)을 형성한다. 제10 마스크 공정으로 보호층(IN2)을 패터닝하여 구동 박막 트랜지스터(DT)의 드레인 전극(DD)을 노출시키는 보호층 콘택홀(INH)을 형성하고, 오버 코트 층(OC)을 패터닝하여 제2 보조 용량 전극(SG2)의 일측단(X)을 노출시키는 오버 코트 층 콘택홀(OCH)을 형성한다.
제 10 마스크 공정은 감광성 절연 물질인 오버 코트 층(OC)과, 오버 코트 층(OC) 및 보호층(IN2)을 패터닝하기 위한 하프톤 마스크를 이용하여 진행한다. 하프톤 마스크는 조사된 모든 광을 차단하는 풀-톤 영역, 조사된 광의 일부만 투과시키고 일부는 차단하는 하프-톤 영역 및 조사된 광을 전부 투과시키는 영역을 포함한다. 하프톤 마스크 중 조사된 광을 전부 투과시키는 영역은 보호층 콘택홀(INH)이 형성될 영역 위에 배치하고, 하프-톤 영역은 제2 보조 용량 전극(SG2)의 일측단(X)을 노출시킬 영역 위에 배치한다. 하프톤 마스크의 풀-톤 영역은 나머지 영역 위에 배치한다. 이어서, 준비된 하프톤 마스크를 통해 선택적으로 광을 조사하고, 현상 및 식각 공정을 거쳐 구동 박막 트랜지스터(DT)의 드레인 전극(DD) 일부를 노출시키는 보호층 콘택홀(INH)을 형성한다.(도 10h) 이어서, 오버 코트 층(OC)의 두께 일부를 제거하는 애싱(ashing) 공정을 진행하여 풀-톤 영역의 오버 코트 층(OC)만 잔류하도록 한다. 이에 따라, 제2 보조 용량 전극(SG2)의 일측단(X)과 보호층 콘택홀(INH)을 노출시키는 오버 코트 층 콘택홀(OCH)이 형성된다.(도 10i)
오버 코트 층(OC)은 감광 특성을 갖는 절연 물질을 포함하기 때문에, 마스크 공정 시 포토 레지스트와 같은 기능을 할 수 있다. 본 발명은 감광 특성을 갖는 절연 물질을 이용하여, 하나의 마스크 공정으로, 제2 보조 용량 전극(SG2)의 일측단(X)을 노출시키는 오버 코트 층 콘택홀(OCH)이 형성된 오버 코트 층(OC) 및 구동 박막 트랜지스터(DT)의 드레인 전극(DD)을 노출시키는 보호층 콘택홀(INH)을 형성할 수 있다. 전술한 감광성 절연 물질은 포지티브 타입의 포토 레지스트 물질인 경우를 예로 들어 설명하였으나, 이에 한정되는 것은 아니며, 감광성 절연 물질은 네거티브 타입의 포토 레지스트 물질일 수 있다.
도 10j를 참조하면, 보호층 콘택홀(INH) 및 오버 코트 층 콘택홀(OCH)이 형성된 기판(SUB) 전체 표면 위에 투명 도전 물질을 도포한다. 제11 마스크 공정으로 투명 도전 물질을 패터닝하여 애노드 전극(ANO)을 형성한다. 애노드 전극(ANO)은 보호층 콘택홀(INH)을 통해 구동 박막 트랜지스터(DT)의 드레인 전극(DD)과 접촉한다. 또한, 애노드 전극(ANO)은 제2 보조 용량 전극(SG2)의 일측단과도 접촉한다. 이에 따라, 구동 박막 트랜지스터(DT)의 드레인 전극(DD), 애노드 전극(ANO), 및 제2 보조 용량 전극(SG2)은 전기적으로 연결된다.
본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치는 발광 영역(AA) 상에서 개구율의 감소 없이 넓은 면적을 갖도록 제1 보조 용량 전극(SG1)과 제2 보조 용량 전극(SG2)을 형성할 수 있어 충분한 보조 용량(STG)을 확보할 수 있다. 그 결과, 유기발광 다이오드 표시장치는 구동 박막 트랜지스터(DT)가 오프 상태인 경우, 충분히 확보된 보조 용량(STG)의 충진된 전하로 다음번 주기까지 화소 데이터를 유지할 수 있다.
또한, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치 제조방법은 제1 실시예에 비하여 마스크 공정 횟수가 줄어든다. 본 발명의 제2 실시예는 애노드 전극(ANO)이 구동 박막 트랜지스터(DT)의 드레인 전극(DD), 및 제2 보조 용량 전극(SG2)과 직접 접촉하는 구조를 갖도록 형성하기 위해, 보호층(IN2)과 오버 코트 층(OC)을 하나의 마스크를 이용하여 패터닝한다. 이에 따라, 제2 실시예는 제1 실시예에 비해 공정이 단순화될 수 있다.
즉, 본 발명의 제2 실시예는 애노드 전극(ANO)이 구동 박막 트랜지스터(DT)의 드레인 전극(DD) 및 제2 보조 용량 전극(SG2)과 각각 직접 접촉되는 구조를 갖는다. 이러한 구조를 갖는 유기발광 다이오드 표시장치를 제조하기 위해, 본 발명의 제2 실시예는 한 번의 마스크 공정으로, 애노드 전극(ANO)과 구동 박막 트랜지스터(DT)의 드레인 전극(DD)을 직접 접촉시키기 위한 보호층 콘택홀(INH, 도 10h), 및 애노드 전극(ANO)과 2 보조 용량 전극(SG2)을 직접 접촉시키기 위한 오버 코트 층 콘택홀(OCH, 도 10i)을 형성한다.
이에 비하여, 본 발명의 제1 실시예는 구동 박막 트랜지스터(DT)의 드레인 전극(DD)과 제2 보조 용량 전극(SG2)이 직접 접촉되고, 이와 별도로 제2 보조 용량 전극(SG2)과 애노드 전극(ANO)이 직접 접촉되는 구조를 갖는다. 이러한 구조를 갖는 유기발광 다이오드 표시장치를 제조하기 위해서는 두 번의 마스크 공정 즉, 구동 박막 트랜지스터(DT)의 드레인 전극(DD)과 제2 보조 용량 전극(SG2)을 직접 접촉시키기 위한 보조 용량 콘택홀(SGH, 도 7e)을 형성하는 공정, 및 제2 보조 용량 전극(SG2)과 애노드 전극(ANO)을 직접 접촉시키기 위한 화소 콘택홀(PH, 도 7g)을 형성하는 공정을 진행하여야 한다.
따라서, 본 발명의 제2 실시예에 의한 유기발광 다이오드 표시장치 제조 방법에 의하면, 제1 실시예에 비해 마스크 공정 수를 줄일 수 있어, 공정을 단순화할 수 있고, 제조 시간 및 제조 비용을 저감할 수 있다. 또한, 제조 공정 시 불량 발생률을 낮출 수 있어, 제조 수율을 향상시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 일탈하지 아니하는 범위에서 다양하게 변경 및 수정할 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정해져야만 할 것이다.
SUB : 기판 ST : 스위칭 박막 트랜지스터
DT : 구동 박막 트랜지스터 LS : 차광층
BF : 버퍼층 GI : 게이트 절연막
IN1 : 층간 절연막 IN2 : 보호층
SG1 : 제1 보조 용량 전극 SG2 : 제2 보조 용량 전극
STG : 보조 용량 CF : 컬러 필터
OC : 오버 코트 층 INH : 보호층 콘택홀
OCH : 오버 코트 층 콘택홀 ANO: 애노드 전극
BN: 뱅크 OLE : 유기 발광 층
CAT : 캐소드 전극 OLED : 유기발광 다이오드
AA : 발광 영역 NA : 비 발광 영역

Claims (4)

  1. 발광 영역과 비 발광 영역이 정의된 기판;
    상기 기판 위에서, 상기 비 발광 영역에 배치된 박막 트랜지스터;
    상기 박막 트랜지스터 위에서, 상기 기판 전면에 배치된 보호층;
    상기 발광 영역에서, 상기 보호층을 사이에 두고 중첩하는 제1 보조 용량 전극과 제2 보조 용량 전극;
    상기 제2 보조 용량 전극 위에서, 상기 기판 전면에 배치된 오버 코트 층; 그리고,
    상기 오버 코트 층 위에 배치되며, 상기 오버 코트 층을 관통하는 오버 코트 층 콘택홀을 통해 상기 제2 보조 용량 전극의 일측단과 접촉되고, 동시에, 상기 오버 코트 층 콘택홀 내에 배치되며 상기 보호층을 관통하는 보호층 콘택홀을 통해 상기 박막 트랜지스터의 일부와 접촉된 애노드 전극을 포함하는 유기발광 다이오드 표시장치.
  2. 제 1 항에 있어서,
    상기 제1 보조 용량 전극 및 상기 제2 보조 용량 전극은 투명 도전 물질을 포함하는 유기발광 다이오드 표시장치.
  3. 제 1 항에 있어서,
    상기 오버 코트 층은 감광성 절연 물질을 포함하는 유기발광 다이오드 표시장치.
  4. 기판 상에 발광 영역과 비 발광 영역을 정의하는 단계;
    상기 기판 위에서, 상기 비 발광 영역에는 박막 트랜지스터를 형성하고, 상기 발광 영역에는 제1 보조 용량 전극을 형성하는 단계;
    상기 박막 트랜지스터 및 상기 제1 보조 용량 전극이 형성된 상기 기판 전체 표면 위에 보호층을 형성하는 단계;
    상기 보호층 위에서, 상기 발광 영역에 제2 보조 용량 전극을 형성하는 단계;
    상기 제2 보조 용량 전극이 형성된 상기 기판 전체 표면 위에, 감광성 절연 물질인 오버 코트 층을 도포하는 단계;
    상기 오버 코트 층과 상기 보호층을 패터닝하여 상기 박막 트렌지스터의 일부를 노출시키는 보호층 콘택홀을 형성하고, 상기 오버 코트 층을 애싱하여 상기 제2 보조 용량 전극의 일측단과 상기 보호층 콘택홀을 노출시키는 오버 코트 층 콘택홀을 형성하는 단계; 그리고,
    상기 오버 코트 층 위에서, 상기 보호층 콘택홀을 통해 상기 박막 트랜지스터 일부와 접촉하고, 동시에, 상기 오버 코트 층 콘택홀을 통해 상기 제2 보조 용량 전극의 상기 일측단과 접촉하도록 애노드 전극을 형성하는 단계를 포함하는 유기발광 다이오드 표시장치 제조방법.

KR1020140156625A 2014-11-12 2014-11-12 고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법 Active KR102193886B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020140156625A KR102193886B1 (ko) 2014-11-12 2014-11-12 고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법
CN201510768045.8A CN105590953B (zh) 2014-11-12 2015-11-11 具有高孔径比的有机发光二极管显示器及其制造方法
US14/939,079 US9997581B2 (en) 2014-11-12 2015-11-12 Organic light-emitting diode display having high aperture ratio and method for manufacturing the same
EP15194213.3A EP3021363B1 (en) 2014-11-12 2015-11-12 Organic light-emitting diode display having high aperture ratio and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140156625A KR102193886B1 (ko) 2014-11-12 2014-11-12 고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법

Publications (2)

Publication Number Publication Date
KR20160056964A KR20160056964A (ko) 2016-05-23
KR102193886B1 true KR102193886B1 (ko) 2020-12-23

Family

ID=54540945

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140156625A Active KR102193886B1 (ko) 2014-11-12 2014-11-12 고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법

Country Status (4)

Country Link
US (1) US9997581B2 (ko)
EP (1) EP3021363B1 (ko)
KR (1) KR102193886B1 (ko)
CN (1) CN105590953B (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105206651B (zh) * 2015-10-12 2019-01-04 深圳市华星光电技术有限公司 一种oled显示面板及其制作方法
CN109313871A (zh) * 2016-06-28 2019-02-05 夏普株式会社 有源矩阵基板、光闸基板、显示装置、有源矩阵基板的制造方法
KR101951939B1 (ko) 2016-08-26 2019-02-25 엘지디스플레이 주식회사 표시장치
CN108806572A (zh) * 2017-05-05 2018-11-13 元太科技工业股份有限公司 像素结构
KR102690047B1 (ko) * 2017-11-29 2024-07-29 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판 및 그를 포함하는 유기발광표시장치
CN108231860B (zh) * 2018-01-29 2020-10-02 信利(惠州)智能显示有限公司 一种显示屏制作方法及amoled显示屏
KR20200049115A (ko) * 2018-10-31 2020-05-08 엘지디스플레이 주식회사 투명 유기 발광 표시 장치 및 이의 제조방법
TWI680603B (zh) * 2018-11-12 2019-12-21 友達光電股份有限公司 畫素陣列基板
CN109585520B (zh) * 2018-12-28 2024-05-14 深圳市华星光电半导体显示技术有限公司 显示面板及显示模组、电子装置
CN109768071A (zh) * 2019-01-16 2019-05-17 深圳市华星光电半导体显示技术有限公司 Oled显示面板及其制作方法
KR102778471B1 (ko) 2019-01-16 2025-03-12 삼성디스플레이 주식회사 표시 장치 및 그 제조방법
CN110534549A (zh) * 2019-08-08 2019-12-03 深圳市华星光电半导体显示技术有限公司 阵列基板、显示面板及阵列基板的制作方法
CN110838511A (zh) * 2019-11-25 2020-02-25 深圳市华星光电半导体显示技术有限公司 Oled显示装置及其形成方法
CN111834400B (zh) * 2020-02-26 2021-10-12 昆山国显光电有限公司 显示面板及其制造方法、显示装置
JP7621859B2 (ja) 2021-03-29 2025-01-27 株式会社ジャパンディスプレイ 表示装置
CN113571587B (zh) * 2021-07-14 2023-12-01 深圳市华星光电半导体显示技术有限公司 阵列基板、显示面板及阵列基板的制作方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008211184A (ja) 2007-01-29 2008-09-11 Canon Inc アクティブマトリクス表示装置
US20110147757A1 (en) 2009-12-17 2011-06-23 Samsung Mobile Display Co., Ltd. Array substrate of display device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050117302A (ko) * 2004-06-10 2005-12-14 삼성전자주식회사 다결정 규소를 이용한 박막 트랜지스터 및 그 제조 방법
KR100683676B1 (ko) * 2004-06-30 2007-02-20 삼성에스디아이 주식회사 개선된 비어홀구조를 갖는 유기전계 발광표시장치
KR101061850B1 (ko) * 2004-09-08 2011-09-02 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조방법
TWI292281B (en) * 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
KR101749265B1 (ko) * 2010-04-30 2017-06-21 삼성디스플레이 주식회사 어레이 기판 및 그 제조 방법
CN103022080B (zh) 2012-12-12 2015-09-16 京东方科技集团股份有限公司 阵列基板及其制作方法、有机发光二极管显示装置
KR20150019989A (ko) 2013-08-12 2015-02-25 엘지디스플레이 주식회사 유기 발광 디스플레이 장치용 어레이 기판 및 이의 제조 방법
US9583516B2 (en) * 2013-10-25 2017-02-28 Semiconductor Energy Laboratory Co., Ltd. Display device
KR102315094B1 (ko) * 2014-11-13 2021-10-20 엘지디스플레이 주식회사 고 개구율 유기발광 다이오드 표시장치 및 그 제조방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008211184A (ja) 2007-01-29 2008-09-11 Canon Inc アクティブマトリクス表示装置
US20110147757A1 (en) 2009-12-17 2011-06-23 Samsung Mobile Display Co., Ltd. Array substrate of display device

Also Published As

Publication number Publication date
EP3021363B1 (en) 2020-03-18
CN105590953B (zh) 2018-07-13
US9997581B2 (en) 2018-06-12
EP3021363A1 (en) 2016-05-18
CN105590953A (zh) 2016-05-18
US20160133682A1 (en) 2016-05-12
KR20160056964A (ko) 2016-05-23

Similar Documents

Publication Publication Date Title
KR102315094B1 (ko) 고 개구율 유기발광 다이오드 표시장치 및 그 제조방법
KR102193886B1 (ko) 고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법
US10700149B2 (en) Organic light-emitting diode display having multi-mode cavity structure
US9647046B2 (en) Organic light emitting diode display having high aperture ratio and method for manufacturing the same
KR102045036B1 (ko) 고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법
EP3018714B1 (en) Organic light-emitting diode display and method for manufacturing the same
CN103515413B (zh) 有机发光二极管显示设备及其制造方法
KR102377906B1 (ko) 유기 발광 표시 장치
KR102062912B1 (ko) 유기발광 다이오드 표시장치 및 그 제조 방법
KR102443645B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
KR102458680B1 (ko) 유기발광 표시장치 및 그 제조방법
KR102376094B1 (ko) 멀티 모드 캐비티 구조를 갖는 유기발광 다이오드 표시장치
KR102053440B1 (ko) 고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법
KR102247825B1 (ko) 칼라 필터를 구비한 하부 발광형 유기발광 다이오드 표시장치 및 그 제조 방법
KR102269099B1 (ko) 평판 표시장치용 박막 트랜지스터 기판 및 그 제조 방법
KR102056275B1 (ko) 초고해상도 유기발광 다이오드 표시장치 및 그 제조 방법
KR102024784B1 (ko) 유기발광 다이오드 표시장치 및 그 제조 방법

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20141112

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20191008

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20141112

Comment text: Patent Application

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20201021

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20201216

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20201216

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20231115

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20241118

Start annual number: 5

End annual number: 5