KR101688551B1 - 무선 통신 시스템에서 사용자에 특정한 dmrs 안테나 포트를 지시하는 방법 - Google Patents
무선 통신 시스템에서 사용자에 특정한 dmrs 안테나 포트를 지시하는 방법 Download PDFInfo
- Publication number
- KR101688551B1 KR101688551B1 KR1020100084027A KR20100084027A KR101688551B1 KR 101688551 B1 KR101688551 B1 KR 101688551B1 KR 1020100084027 A KR1020100084027 A KR 1020100084027A KR 20100084027 A KR20100084027 A KR 20100084027A KR 101688551 B1 KR101688551 B1 KR 101688551B1
- Authority
- KR
- South Korea
- Prior art keywords
- antenna port
- reference signal
- allocated
- dmrs
- transport block
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/20—Control channels or signalling for resource management
- H04W72/23—Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0014—Three-dimensional division
- H04L5/0023—Time-frequency-space
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0048—Allocation of pilot signals, i.e. of signals known to the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0048—Allocation of pilot signals, i.e. of signals known to the receiver
- H04L5/0051—Allocation of pilot signals, i.e. of signals known to the receiver of dedicated pilots, i.e. pilots destined for a single user or terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signalling, i.e. of overhead other than pilot signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0091—Signalling for the administration of the divided path, e.g. signalling of configuration information
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0091—Signalling for the administration of the divided path, e.g. signalling of configuration information
- H04L5/0094—Indication of how sub-channels of the path are allocated
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/04—Wireless resource allocation
- H04W72/044—Wireless resource allocation based on the type of the allocated resource
- H04W72/0466—Wireless resource allocation based on the type of the allocated resource the resource being a scrambling code
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0026—Division using four or more dimensions, e.g. beam steering or quasi-co-location [QCL]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/50—Allocation or scheduling criteria for wireless resources
- H04W72/56—Allocation or scheduling criteria for wireless resources based on priority criteria
- H04W72/563—Allocation or scheduling criteria for wireless resources based on priority criteria of the wireless resources
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W88/00—Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
- H04W88/08—Access point devices
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Mobile Radio Communication Systems (AREA)
- Radio Transmission System (AREA)
Abstract
3GPP LTE(-A) 또는 IEEE 802.16m 등과 같은 최근의 3세대 진화 무선 이동 통신 시스템 표준에서는 multiple access 기법으로 OFDM(A) (orthogonal frequency division multiplexing (multiple access) )와 같은 다중 부반송파(subcarrier)를 이용한 다중 접속(multiple access) 기법을 주로 채택하고 있다. 상기 다중 subcarrier를 이용한 multiple access 기법을 적용한 무선 이동 통신 시스템의 경우, reference signal을 시간 및 주파수상에서 몇 개의 시간 심볼(symbol) 및 subcarrier에 위치하게 할 것인가에 따라 채널 추정(channel estimation) 및 측정(measurement) 성능에서 차이가 발생하게 된다. 뿐만 아니라, channel estimation 및 measurement 성능은 reference signal에 얼마만큼의 전력이 할당되었는가에 의해서도 영향을 받는다. 따라서, 더 많은 시간, 주파수 및 전력 등의 무선자원을 reference signal에 할당하게 되면 channel estimation 및 measurement 성능이 향상되어 수신 data symbol의 demodulation 및 decoding 성능도 향상되며 채널 상태 측정의 정확도 역시 높아지게 된다.
그러나, 일반적인 이동통신 시스템의 경우 신호를 전송할 수 있는 시간, 주파수 및 송신전력 등 무선자원이 한정되어 있기 때문에 reference signal에 많은 무선자원을 할당할 경우 데이터 신호(data signal)에 할당할 수 있는 무선자원이 상대적으로 감소한다. 이와 같은 이유로 reference signal에 할당되는 무선자원은 시스템 용량(system throughput)을 고려하여 적절하게 결정되어야 한다.
본 발명은 LTE-A에서 UE별로 고유로 할당되는 복조용 reference signal 자원을 할당하는 방법에 대한 것이다.
Description
도 2는 LTE-A에서 본 발명에 따라 PDCCH로 전송되는 DMRS antenna port할당 정보를 도시하는 도면.
도 3은 본 발명에 따라 eNB가 UE에게 DMRS antenna port를 할당하며 동시에 같은 주파수 및 시간 구간에서 간섭을 발생시킬 수 있는 다른 UE에 대한 전송이 어느 DMRS antenna port를 이용하여 이루어지는지를 eNB가 통보하는 방법을 도시하는 도면.
도 4는 본 발명에 따라 eNB가 전송한 DMRS antenna port 할당 index를 UE가 수신하여 어떤DMRS antenna port가 자신에게 할당되었는지를 판단하며 동시에 같은 주파수 및 시간 구간에서 자신의 수신신호에 간섭을 발생시킬 수 있는 다른 UE에 대한 전송이 어느 DMRS antenna port를 이용하여 이루어지는지를 UE가 판단하는 방법을 도시하는 도면.
도 5는 MU-MIMO전송에서 전송되는 layer의 수가 3 또는 4일 경우 DMRS antenna port를 구분하기 위하여 동일한 시간 및 주파수 자원에서 두 개의 scrambling sequence를 이용하는 것을 도시한 도면.
도 6은 본 발명에 의하여 eNB의 전송이 SU-MIMO 또는 MU-MIMO 전송인지를 구별하는 별도의 1비트 제어정보 ‘SU/MU-MIMO Indicator’와 이와 연관되어 전송되는 DMRS antenna port할당용 제어정보를 도시하는 도면.
도 7은 본 발명에 따라 SU/MU-MIMO Indicator를 이용할 경우 eNB가 UE에게 DMRS antenna port를 할당하며 동시에 같은 주파수 및 시간 구간에서 간섭을 발생시킬 수 있는 다른 UE에 대한 전송이 어느 DMRS antenna port를 이용하여 이루어지는지를 eNB가 통보하는 방법을 도시하는 도면.
도 8은 본 발명에 따라 SU/MU-MIMO Indicator를 이용할 경우 eNB가 전송한 DMRS antenna port 할당 index를 UE가 수신하여 어떤DMRS antenna port가 자신에게 할당되었는지를 판단하며 동시에 같은 주파수 및 시간 구간에서 자신의 수신신호에 간섭을 발생시킬 수 있는 다른 UE에 대한 전송이 어느 DMRS antenna port를 이용하여 이루어지는지를 UE가 판단하는 방법을 도시하는 도면.
도 9는 상기 표 8을 이용하여 eNB가 DM-RS antenna port를 할당하는 방법을 도시하는 도면.
도 10은 상기 표 8을 이용하여 eNB가 DM-RS antenna port를 할당할 경우 이를 단말이 해석하는 방법을 도시하는 도면.
도 11은 본 발명에 또 다른 실시예에 따라 LTE-A에서 PDCCH로 전송되는 DMRS antenna port할당 정보를 도시하는 도면.
도 12는 본 발명에 따라 설계된 상기 표 15, 16에서 전송되지 않는 transport block용 NDI비트를 이용하여 transmit diversity 여부를 통보받는 과정을 도시하는 도면.
도 13은 본 발명에 따라 설계된 상기 표 17에서 전송되지 않는 transport block용 NDI비트를 이용하여 재전송인지 초기전송인지 여부와 transmit diversity의 적용 여부를 통보 받는 과정을 도시하는 도면.
도 14는 본 발명에 따라 설계된 상기 표 18에서 전송되지 않는 transport block용 NDI 비트를 이용하여 Synchronous HARQ 적용 여부를 통보 받는 과정을 도시하는 도면.
Transport Block 0 Enabled
Transport Block 1 Disabled |
Transport Block 0 Disabled
Transport Block 1 Enabled |
Transport Block 0 Enabled
Transport Block 1 Enabled |
|||
Index | Message | Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 allocated, DMRS port 1 not used |
0 | Rank 2 pattern, DMRS port 1 allocated, DMRS port 0 used by other UE |
0 | Rank 2 pattern, DMRS port 0, 1 allocated |
1 | Rank 2 pattern, DMRS port 0 allocated, DMRS port 1 used by other UE |
1 | Rank 4 pattern, DMRS port 2 allocated, DMRS port 0, 1 used by other UEs, DMRS port 3 not used |
1 | Rank 4 pattern, DMRS port 0, 1 allocated, DMRS port 2 used by other UEs, DMRS port 3 not used |
2 | Rank 4 pattern, DMRS port 0 allocated, DMRS port 1, 2 used by other UEs, DMRS port 3 not used |
2 | Rank 4 pattern, DMRS port 2 allocated, DMRS port 0, 1, 3 used by other UEs |
2 | Rank 4 pattern, DMRS port 0, 1, 2 allocated, DMRS port 3 not used |
3 | Rank 4 pattern, DMRS port 1 allocated, DMRS port 0, 2 used by other UEs, DMRS port 4 not used |
3 | Rank 4 pattern, DMRS port 3 allocated, DMRS port 0, 1, 2 used by other UEs |
3 | Rank 4 pattern, DMRS port 0, 1 allocated, DMRS port 2, 3 used by other UEs |
4 | Rank 4 pattern, DMRS port 0 allocated, DMRS port 1, 2, 3 used by other UEs |
4 | reserved | 4 | Rank 4 pattern, DMRS port 2, 3 allocated, DMRS port 0, 1 used by other UEs |
5 | Rank 4 pattern, DMRS port 1 allocated, DMRS port 0, 2, 3 used by other UEs |
5 | reserved | 5 | Rank 4 pattern, DMRS port 0, 1, 2, 3 allocated |
6 | reserved | 6 | reserved | 6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 allocated, DMRS port 5, 6, 7 not used |
7 | reserved | 7 | reserved | 7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 allocated DMRS port 6, 7 not used |
8 | reserved | 8 | reserved | 8 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 allocated DMRS port 7 not used |
9 | reserved | 9 | reserved | 9 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 allocated |
Transport Block 0 Enabled
Transport Block 1 Disabled |
Transport Block 0 Disabled
Transport Block 1 Enabled |
Transport Block 0 Enabled
Transport Block 1 Enabled |
|||
Index | Message | Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 allocated, DMRS port 1 not used |
0 | Rank 2 pattern, DMRS port 1 allocated, DMRS port 0 used by other UE |
0 | Rank 2 pattern, DMRS port 0, 1 allocated |
1 | Rank 2 pattern, DMRS port 0 allocated, DMRS port 1 used by other UE |
1 | Rank 4 pattern, DMRS port 2 allocated, DMRS port 0, 1 used by other UEs, DMRS port 3 not used |
1 | Rank 4 pattern, DMRS port 0, 1 allocated, DMRS port 2 used by other UEs, DMRS port 3 not used |
2 | Rank 4 pattern, DMRS port 0 allocated, DMRS port 2, 3 used by other UEs, DMRS port 1 not used |
2 | reserved | 2 | Rank 4 pattern, DMRS port 0, 1 allocated, DMRS port 2, 3 used by other UEs |
3 | reserved | 3 | reserved | 3 | Rank 4 pattern, DMRS port 2, 3 allocated, DMRS port 0 used by other UEs, DMRS port 1 not used |
4 | reserved | 4 | reserved | 4 | Rank 4 pattern, DMRS port 0, 1, 2 allocated, DMRS port 3 not used |
5 | reserved | 5 | reserved | 5 | Rank 4 pattern, DMRS port 0, 1, 2, 3 allocated |
6 | reserved | 6 | reserved | 6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 allocated, DMRS port 5, 6, 7 not used |
7 | reserved | 7 | reserved | 7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 allocated DMRS port 6, 7 not used |
8 | reserved | 8 | reserved | 8 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 allocated DMRS port 7 not used |
9 | reserved | 9 | reserved | 9 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 allocated |
Transport Block 0 Enabled
Transport Block 1 Disabled |
Transport Block 0 Disabled
Transport Block 1 Enabled |
Transport Block 0 Enabled
Transport Block 1 Enabled |
|||
Index | Message | Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated, DMRS port 1 with SC0 and DMRS port 0, 1 with SC1 not used |
0 | Rank 2 pattern, DMRS port 1 with SC0 allocated, DMRS port 0 with SC0 used by other UEs, DMRS port 0, 1 with SC1 not used |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated, DMRS port 0, 1 with SC1 not used |
1 | Rank 2 pattern, DMRS port 0 with SC0 allocated, DMRS port 1 with SC0 used by other UEs, DMRS port 0, 1 with SC1 not used |
1 | Rank 2 pattern, DMRS port 0 with SC1 allocated, DMRS port 0, 1 with SC0 used by other UEs, DMRS port 1 with SC1 not used |
1 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated, DMRS port 0 with SC1 used by other UEs, DMRS port 1 with SC1 not used |
2 | Rank 2 pattern, DMRS port 0 with SC0 allocated, DMRS port 1 with SC0 and DMRS port 0 with SC1 used by other UEs, DMRS port 1 with SC1 not used |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated, DMRS port 0, 1 with SC0 and DMRS port 1 with SC1 used by other UEs |
2 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated, DMRS port 3 with SC0 not used, DMRS with SC1 not used |
3 | Rank 2 pattern, DMRS port 1 with SC0 allocated, DMRS port 0 with SC0 and DMRS port 0 with SC1 used by other UEs, DMRS port 1 with SC1 not used |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated, DMRS port 0, 1 with SC0 and DMRS port 0 with SC1 used by other UEs |
3 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated, DMRS port 0, 1 with SC1 used by other UEs |
4 | Rank 2 pattern, DMRS port 0 with SC0 allocated, DMRS port 1 with SC0 and DMRS port 0, 1 with SC1 used by other UEs |
4 | reserved | 4 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated, DMRS port 0, 1 with SC0 used by other UEs |
5 | Rank 2 pattern, DMRS port 1 with SC0 allocated, DMRS port 0 with SC0 and DMRS port 0, 1 with SC1 used by other UEs |
5 | reserved | 5 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated, DMRS with SC1 not used |
6 | reserved | 6 | reserved | 6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated, DMRS port 5, 6, 7 with SC0 not used DMRS with SC1 not used |
7 | reserved | 7 | reserved | 7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated, DMRS port 6, 7 with SC0 not used DMRS with SC1 not used |
8 | reserved | 8 | reserved | 8 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated, DMRS port 7 with SC0 not used DMRS with SC1 not used |
9 | reserved | 9 | reserved | 9 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated, DMRS with SC1 not used |
Transport Block 0 Enabled
Transport Block 1 Disabled |
Transport Block 0 Enabled
Transport Block 1 Enabled |
||
Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 allocated |
1 | reserved | 1 | Rank 4 pattern, DMRS port 0, 1, 2 allocated |
2 | reserved | 2 | Rank 4 pattern, DMRS port 0, 1, 2, 3 allocated |
3 | reserved | 3 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 allocated |
4 | reserved | 4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 allocated |
5 | reserved | 5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 allocated |
6 | reserved | 6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 allocated |
Transport Block 0 Enabled
Transport Block 1 Disabled |
Transport Block 0 Disabled
Transport Block 1 Enabled |
Transport Block 0 Enabled
Transport Block 1 Enabled |
|||
Index | Message | Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 allocated, DMRS port 1 used by other UE |
0 | Rank 2 pattern, DMRS port 1 allocated, DMRS port 0 used by other UE |
0 | Rank 4 pattern, DMRS port 0, 1 allocated, DMRS port 2 used by other UEs, DMRS port 3 not used |
1 | Rank 4 pattern, DMRS port 0 allocated, DMRS port 1, 2 used by other UEs, DMRS port 3 not used |
1 | Rank 4 pattern, DMRS port 2 allocated, DMRS port 0, 1 used by other UEs, DMRS port 3 not used |
1 | Rank 4 pattern, DMRS port 0, 1 allocated, DMRS port 2, 3 used by other UEs |
2 | Rank 4 pattern, DMRS port 1 allocated, DMRS port 0, 2 used by other UEs, DMRS port 4 not used |
2 | Rank 4 pattern, DMRS port 2 allocated, DMRS port 0, 1, 3 used by other UEs |
2 | Rank 4 pattern, DMRS port 2, 3 allocated, DMRS port 0, 1 used by other UEs |
3 | Rank 4 pattern, DMRS port 0 allocated, DMRS port 1, 2, 3 used by other UEs |
3 | Rank 4 pattern, DMRS port 3 allocated, DMRS port 0, 1, 2 used by other UEs |
3 | reserved |
4 | Rank 4 pattern, DMRS port 1 allocated, DMRS port 0, 2, 3 used by other UEs |
4 | reserved | 4 | reserved |
Transport Block 0 Enabled
Transport Block 1 Disabled |
Transport Block 0 Disabled
Transport Block 1 Enabled |
Transport Block 0 Enabled
Transport Block 1 Enabled |
|||
Index | Message | Index | Message | Index | Message |
0 |
Rank 2 pattern, DMRS port 0 allocated |
0 | Rank 2 pattern, DMRS port 1 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 allocated |
1 | Rank 4 pattern, DMRS port 0 allocated |
1 | Rank 4 pattern, DMRS port 2 allocated |
1 | Rank 4 pattern, DMRS port 0, 1 allocated |
2 | Rank 4 pattern, DMRS port 1 allocated |
2 | Rank 4 pattern, DMRS port 3 allocated |
2 | Rank 4 pattern, DMRS port 2, 3 allocated |
3 | reserved | 3 | reserved | 3 | Rank 4 pattern, DMRS port 0, 1, 2 allocated |
4 | reserved | 4 | reserved | 4 | Rank 4 pattern, DMRS port 0, 1, 2, 3 allocated |
5 | reserved | 5 | reserved | 5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 allocated |
6 | reserved | 6 | reserved | 6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 allocated |
7 | reserved | 7 | reserved | 7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 allocated |
8 | reserved | 8 | reserved | 8 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 allocated |
Transport Block 0 Enabled
Transport Block 1 Disabled |
Transport Block 0 Disabled
Transport Block 1 Enabled |
Transport Block 0 Enabled
Transport Block 1 Enabled |
|||
Index | Message | Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | reserved | 1 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | reserved | 2 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | reserved | 3 | reserved | 3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | reserved | 4 | reserved | 4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
5 | reserved | 5 | reserved | 5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
6 | reserved | 6 | reserved | 6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
7 | reserved | 7 | reserved | 7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
Transport Block 0 Enabled Transport Block 1 Disabled |
Transport Block 0 Disabled Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
|||
Index | Message | Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
4 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
5 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
5 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
6 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
6 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
7 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
7 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
One of Transport Block 0 or Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
||
Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
5 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
6 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
7 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
One of Transport Block 0 or Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
||
Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | 4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
|
5 | 5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
|
6 | 6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
|
7 | 7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
One of Transport Block 0 or Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
||
Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
5 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
6 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
7 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
Transport Block 0 Enabled Transport Block 1 Disabled |
Transport Block 0 Disabled Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
|||
Index | Message | Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with allocated |
0 | Rank 2 pattern, DMRS port 0 with allocated |
0 | Rank 2 pattern, DMRS port 0, 1 allocated |
1 | Rank 2 pattern, DMRS port 1 with allocated |
1 | Rank 2 pattern, DMRS port 1 with allocated |
1 | Rank 4 pattern, DMRS port 0, 1 allocated |
2 | Rank 4 pattern, DMRS port 0 with allocated |
2 | Rank 4 pattern, DMRS port 0 with allocated |
2 | Rank 4 pattern, DMRS port 2, 3 allocated |
3 | Rank 4 pattern, DMRS port 1 with allocated |
3 | Rank 4 pattern, DMRS port 1 with allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2 allocated |
4 | Rank 4 pattern, DMRS port 2 with allocated |
4 | Rank 4 pattern, DMRS port 2 with allocated |
4 | Rank 4 pattern, DMRS port 0, 1, 2, 3 allocated |
5 | Rank 4 pattern, DMRS port 3 with allocated |
5 | Rank 4 pattern, DMRS port 3 with allocated |
5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 allocated |
6 | Rank 4 pattern, DMRS port 0, 1 with allocated |
6 | Rank 4 pattern, DMRS port 0, 1 with allocated |
6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 allocated |
7 | Rank 4 pattern, DMRS port 2, 3 with allocated |
7 | Rank 4 pattern, DMRS port 2, 3 with allocated |
7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 allocated |
8 | Rank 4 pattern, DMRS port 0, 1, 2 with allocated |
8 | Rank 4 pattern, DMRS port 0, 1, 2 with allocated |
8 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 allocated |
9 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with allocated |
9 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with allocated |
9 |
Transport
Block
0
Enabled
Transport Block 1 Disabled |
Transport Block 0 Disabled
Transport Block 1 Enabled |
||
Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 allocated, DMRS port 1 not used |
0 | Rank 2 pattern, DMRS port 1 allocated, DMRS port 1 used by other UE |
1 | Rank 2 pattern, DMRS port 0 allocated, DMRS port 1 used by other UE |
1 | Rank 4 pattern, DMRS port 2 allocated, DMRS port 0, 1 used by other UE, DMRS port 3 not used |
2 | Rank 4 pattern, DMRS port 0 allocated, DMRS port 1, 2 used by other UE, DMRS port 3 not used |
2 | Rank 4 pattern, DMRS port 2 allocated, DMRS port 0, 1, 3 used by other UE |
3 | Rank 4 pattern, DMRS port 1 allocated, DMRS port 0, 2 used by other UE, DMRS port 3 not used |
3 | Rank 4 pattern, DMRS port 3 allocated, DMRS port 0, 1, 2 used by other UE |
4 | Rank 4 pattern, DMRS port 0 allocated, DMRS port 1, 2, 3 used by other UE |
4 | reserved |
5 | Rank 4 pattern, DMRS port 1 allocated, DMRS port 0, 2, 3 used by other UE |
5 | reserved |
Transport Block 0 Enabled
Transport Block 1 Disabled |
Transport Block 0 Disabled
Transport Block 1 Enabled |
||
Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated, DMRS port 1 with SC0 and DMRS port 0, 1 with SC1 not used |
0 | Rank 2 pattern, DMRS port 1 with SC0 allocated, DMRS port 0 with SC0 used by other UE |
1 | Rank 2 pattern, DMRS port 0 with SC0 allocated, DMRS port 1 with SC0 used by other UE, DMRS port 0, 1 with SC1 not used |
1 | Rank 2 pattern, DMRS port 0 with SC1 allocated, DMRS port 0, 1 with SC0 used by other UE, DMRS port 1 with SC1 not used |
2 | Rank 2 pattern, DMRS port 0 with SC0 allocated, DMRS port 1 with SC0 and DMRS port 0 with SC1 used by other UE, DMRS port 1 with SC1 not used |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated, DMRS port 0, 1 with SC0 and DMRS port 1 with SC1 used by other UE |
3 | Rank 2 pattern, DMRS port 1 with SC0 allocated, DMRS port 0 with SC0 and DMRS port 0 with SC1 used by other UE, DMRS port 1 with SC1 not used |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated, DMRS port 0, 1 with SC0 and DMRS port 0 with SC1 used by other UE |
4 | Rank 2 pattern, DMRS port 0 allocated with SC0, DMRS port 1 with SC0 and DMRS port 0, 1 with SC1 used by other UE |
4 | reserved |
5 | Rank 2 pattern, DMRS port 1 allocated with SC0, DMRS port 0 with SC0 and DMRS port 0, 1 with SC1 used by other UE |
5 | reserved |
One of Transport Block 0 or Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
||||
NDI x = 0 | NDI x = 1 | ||||
Index | Message | Index | Message | Index | Message |
0 | Transmit Diversity with CRS | 0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | Reserved | 1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | Reserved | 2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | Reserved | 3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | Reserved | 4 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
5 | Reserved | 5 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
6 | Reserved | 6 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
7 | Reserved | 7 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
One of Transport Block 0 or Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
||||
NDI x = 0 | NDI x = 1 | ||||
Index | Message | Index | Message | Index | Message |
0 | No Transmit Diversity with DMRS port 0 with SC0 | 0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | Transmit Diversity with DMRS port 0,1 with SC0 | 1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | Transmit Diversity with DMRS port 0,1,2,3 with SC0 | 2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | Reserved | 3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | Reserved | 4 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
5 | Reserved | 5 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
6 | Reserved | 6 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
7 | Reserved | 7 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
One of Transport Block 0 or Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
||||
NDI x = 0 | NDI x = 1 | ||||
Index | Message | Index | Message | Index | Message |
0 | Transmit Diversity with CRS (Initial Tx or ReTx) | 0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated (Retx) |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated (Retx) |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated (Retx) |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated (Retx) |
4 | Reserved | 4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
5 | Reserved | 5 | Reserved | 5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
6 | Reserved | 6 | Reserved | 6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
7 | Reserved | 7 | Reserved | 7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
One of Transport Block 0 or Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
||||
NDI x = 0 | NDI x = 1 | ||||
Index | Message | Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated (Synchronous HARQ) |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated (Synchronous HARQ) |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated (Synchronous HARQ) |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated (Synchronous HARQ) |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated (Synchronous HARQ) |
4 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
5 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated (Synchronous HARQ) |
5 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
6 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated (Synchronous HARQ) |
6 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
7 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated (Synchronous HARQ) |
7 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
One of Transport Block 0 or Transport Block 1 Enabled |
Transport Block 0 Enabled Transport Block 1 Enabled |
||||
NDI x = 0 | NDI x = 1 | ||||
Index | Message | Index | Message | Index | Message |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated (Synchronous HARQ) |
0 | Rank 2 pattern, DMRS port 0 with SC0 allocated |
0 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated (Synchronous HARQ) |
1 | Rank 2 pattern, DMRS port 1 with SC0 allocated |
1 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated (Synchronous HARQ) |
2 | Rank 2 pattern, DMRS port 0 with SC1 allocated |
2 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated (Synchronous HARQ) |
3 | Rank 2 pattern, DMRS port 1 with SC1 allocated |
3 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
4 | Synchronous Transmit Diversity | 4 | Rank 2 pattern, DMRS port 0, 1 with SC0 allocated |
4 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4 with SC0 allocated |
5 | Asynchronous Transmit Diversity | 5 | Rank 2 pattern, DMRS port 0, 1 with SC1 allocated |
5 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5 with SC0 allocated |
6 | Reserved | 6 | Rank 4 pattern, DMRS port 0, 1, 2 with SC0 allocated |
6 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6 with SC0 allocated |
7 | Reserved | 7 | Rank 4 pattern, DMRS port 0, 1, 2, 3 with SC0 allocated |
7 | Rank 8 pattern, DMRS port 0, 1, 2, 3, 4, 5, 6, 7 with SC0 allocated |
Claims (28)
- 무선 통신 시스템에서 단말의 제어정보 해석 방법에 있어서,
단말에서, 전송 블록(transport block) 정보와 8개의 안테나 포트까지 지시하는 기준신호 안테나 포트 할당 지시 정보를 포함하는 제어정보를 수신하는 단계;
상기 전송 블록 정보에 기반하여 상기 단말에 할당된 전송 블록의 개수를 확인하는 단계; 및
상기 단말에 할당된 상기 전송 블록의 개수에 따라 상기 기준신호 안테나 포트 할당 지시 정보를 해석하는 단계;를 포함하며,
상기 기준신호 안테나 포트 할당 지시 정보의 길이는 3비트이고,
상기 기준신호 안테나 포트 할당 지시 정보는 데이터 복조에 사용되는 것을 특징으로 하는 무선 통신 시스템에서 단말의 제어정보 해석 방법. - 제1항에 있어서,
한 개의 전송 블록이 인에이블(enable)인 경우, 상기 기준신호 안테나 포트 할당 지시 정보는 4개 레이어에 대해 4개 안테나 포트까지 지시하도록 설정되며,
한 개의 레이어에 대한 기준신호는 0 또는 1 과, 제1안테나 포트 또는 제2 안테나 포트의 조합에 대한 정보를 포함하고,
두 개의 레이어에 대한 기준신호는 상기 제1안테나 포트와 상기 제2안테나 포트에 대한 정보를 포함하며,
세 개의 레이어에 대한 기준신호는 상기 제1안테나 포트, 상기 제2안테나 포트 및 제3안테나 포트에 대한 정보를 포함하고,
네 개의 레이어에 대한 기준신호는 상기 제1안테나 포트, 상기 제2안테나 포트, 상기 제3안테나 포트 및 제4안테나 포트에 대한 정보를 포함하는 것을 특징으로 하는 무선 통신 시스템에서 단말의 제어정보 해석 방법. - 제1항에 있어서,
상기 제어정보는 기지국에서 전송하는 적어도 한 개의 레이어에 할당된 다른 단말의 개수가 1이상인지 여부를 통지하기 위한 지시정보를 포함하는 것을 특징으로 하는 무선 통신 시스템에서 단말의 제어정보 해석 방법. - 제1항에 있어서,
두 개의 전송 블록이 인에이블인 경우에는 상기 기준신호 안테나 포트 할당 지시 정보는 8개 레이어에 대해 8개 안테나 포트까지 지시하도록 설정되며,
두 개의 레이어에 대한 기준신호는 스크램블링(scrambling) 시퀀스 0 또는 1 , 제1안테나 포트와 제2안테나 포트의 조합에 대한 정보를 포함하고,
N 개의 레이어에 대한 기준신호는 제1안테나 포트부터 제N안테나 포트까지에 대한 정보를 포함하는 것을 특징으로 하는 무선 통신 시스템에서 단말의 제어정보 해석 방법. - 제1항에 있어서,
상기 해석단계는 하나의 전송 블록이 인에이블이고 상기 하나의 전송 블록이 2, 3 또는 4 개 레이어를 통해 전송되었다면 2, 3 또는 4개 레이어에 대한 기준신호는 상기 하나의 전송 블록의 재전송에만 사용되는 것을 특징으로 하는 무선 통신 시스템에서 단말의 제어정보 해석 방법. - 제5항에 있어서,
상기 한 개의 전송 블록이 인에이블이고 상기 한 개의 전송 블록이 상기 2 개의 레이어를 통해 전송되었다면 상기 2개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되고,
상기 한 개의 전송 블록이 상기 3개의 레이어를 통해 전송되었다면 상기 3개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되며,
상기 한 개의 전송 블록이 상기 4개의 레이어를 통해 전송되었다면 상기 4개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되는 것을 특징으로 하는 무선 통신 시스템에서 단말의 제어정보 해석 방법. - 제1항에 있어서,
상기 기준신호 안테나 포트 할당 지시 정보는,
상기 전송 블록의 개수가 1인 경우에는 랭크패턴(rank pattern)2의 스크램블링 코드(scrambling code)0에 할당된 기준신호 안테나 포트 0 지시 인덱스, 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 1 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 0 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 1 지시 인덱스, 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드 0에 할당된 기준신호 안테나 포트 0, 1 및 2 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 및 3 지시 인덱스 중 적어도 하나를 포함하고,
상기 전송 블록의 개수가 2인 경우에는 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1 및 2 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2 및 3 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3 및 4 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4 및 5 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4, 5 및 6 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4, 5, 6 및 7 지시 인덱스 중 적어도 하나를 포함하며,
상기 기준신호 안테나 포트0은 기준신호에 할당된 첫 번째 안테나 포트에 해당되고, 임의의 기준신호 안테나 포트 n은 기준신호 안테나 포트 0으로부터 오름차순으로 인덱스 되는 것을 특징으로 하는 무선 통신 시스템에서 단말의 제어정보 해석 방법. - 무선 통신 시스템에서 기지국의 제어정보 전송 방법에 있어서,
기지국에서 단말에 할당된 전송 블록(transport block)의 개수를 도출하는 단계;
상기 단말에 할당된 상기 전송 블록의 개수에 따라 8개의 안테나 포트까지 지시하는 기준신호 안테나 포트 할당 지시 정보를 선택하는 단계;
상기 전송 블록의 개수를 나타낼 수 있는 전송 블록 정보와 상기 기준신호 안테나 포트 할당 지시 정보를 포함하는 제어정보를 생성하는 단계; 및
상기 제어정보를 상기 단말에 전송하는 단계;를 포함하며,
상기 기준신호 안테나 포트 할당 지시 정보의 길이는 3비트이고,
상기 기준신호 안테나 포트 할당 지시 정보는 데이터 복조에 사용되는 것을 특징으로 하는 무선 통신 시스템에서 기지국의 제어정보 전송 방법. - 제8항에 있어서,
상기 제어정보는 상기 기지국에서 전송하는 적어도 한 개의 레이어에 할당된 다른 단말의 개수가 1이상인지 여부를 통지하기 위한 지시정보를 포함하는 것을 특징으로 하는 무선 통신 시스템에서 기지국의 제어정보 전송 방법. - 제8항에 있어서,
한 개의 전송 블록이 인에이블인 경우에는 상기 기준신호 안테나 포트 할당 지시 정보는 4개의 레이어에 대해 4개 안테나 포트까지 지시하도록 설정되며,
한 개의 레이어에 대한 기준신호는 0 또는 1 과, 제1안테나 포트 또는 제2안테나 포트의 조합에 대한 정보를 포함하고,
두 개의 레이어에 대한 기준신호는 상기 제1안테나 포트와 상기 제2안테나 포트에 대한 정보를 포함하며,
세 개의 레이어에 대한 기준신호는 상기 제1안테나 포트, 상기 제2안테나 포트 및 데3안테나 포트에 대한 정보를 포함하고,
네 개의 레이어에 대한 기준신호는 상기 제1안테나 포트, 상기 제2안테나 포트, 상기 제3안테나 포트 및 제4안테나 포트에 대한 정보를 포함하는 것을 특징으로 하는 무선 통신 시스템에서 기지국의 제어정보 전송 방법. - 제8항에 있어서,
두 개의 전송 블록이 인에이블인 경우에는 상기 기준신호 안테나 포트 할당 지시 정보는 8개 레이어에 대해 8개 안테나 포트까지 지시하도록 설정되며,
두 개의 레이어에 대한 기준신호는 스크램블링(scrambling) 시퀀스 0 또는 1과, 제1안테나 포트와 제2안테나 포트의 조합에 대한 정보를 포함하고,
N 개의 레이어에 대한 기준신호는 제1안테나 포트부터 제N안테나 포트까지에 대한 정보를 포함하는 것을 특징으로 하는 무선 통신 시스템에서 기지국의 제어정보 전송 방법. - 제8항에 있어서,
한 개의 전송 블록이 인에이블이고 상기 한 개의 전송 블록이 2, 3 또는 4개의 레이어를 통해 전송되었다면 2, 3 또는 4개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되는 것을 특징으로 하는 무선 통신 시스템에서 기지국의 제어정보 전송 방법. - 제12항에 있어서,
상기 한 개의 전송 블록이 인에이블이고 상기 한 개의 전송 블록이 상기 2개의 레이어를 통해 전송되었다면 상기 2 개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되고,
상기 한 개의 전송 블록이 상기 3개의 레이어를 통해 전송되었다면 상기 3개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되며,
상기 한 개의 전송 블록이 상기 4개의 레이어를 통해 전송되었다면 상기 4개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되는 것을 특징으로 하는 무선 통신 시스템에서 기지국의 제어정보 전송 방법. - 제8항에 있어서,
상기 기준신호 안테나 포트 할당 지시 정보는,
상기 전송 블록의 개수가 1인 경우에는 랭크패턴(rank pattern)2의 스크램블링 코드(scrambling code)0에 할당된 기준신호 안테나 포트 0 지시 인덱스, 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 1 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 0 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 1 지시 인덱스, 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드 0에 할당된 기준신호 안테나 포트 0, 1 및 2 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 및 3 지시 인덱스 중 적어도 하나를 포함하고,
상기 전송 블록의 개수가 2인 경우에는 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1 및 2 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2 및 3 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3 및 4 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4 및 5 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4, 5 및 6 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4, 5, 6 및 7 지시 인덱스 중 적어도 하나를 포함하며,
상기 기준신호 안테나 포트0은 기준신호에 할당된 첫 번째 안테나 포트에 해당되고, 임의의 기준신호 안테나 포트 n은 기준신호 안테나 포트 0으로부터 오름차순으로 인덱스 되는 것을 특징으로 하는 무선 통신 시스템에서 기지국의 제어정보 전송 방법. - 무선 통신 시스템에서 기지국으로부터 제어정보를 수신 받아 해석하는 단말에 있어서,
전송 블록(transport block) 정보와 8개의 안테나 포트까지 지시하는 기준신호 안테나 포트 할당 지시 정보를 포함하는 제어정보를 수신하는 무선 통신 유닛;
상기 전송 블록 정보에 기반하여 상기 단말에 할당된 전송 블록의 개수를 확인하고, 상기 단말에 할당된 상기 전송 블록의 개수에 따라 상기 기준신호 안테나 포트 할당 지시 정보를 해석하는 제어부;를 포함하며,
상기 기준신호 안테나 포트 할당 지시 정보의 길이는 3비트이고,
상기 기준신호 안테나 포트 할당 지시 정보는 데이터 복조에 사용되는 것을 특징으로 하는 단말. - 제15항에 있어서,
상기 제어정보는 상기 기지국에서 전송하는 적어도 한 개의 레이어에 할당된 다른 단말의 개수가 1이상인지 여부를 통지하기 위한 지시정보를 포함하는 것을 특징으로 하는 단말. - 제15항에 있어서,
한 개의 전송 블록이 인에이블인 경우에는 상기 기준신호 안테나 포트 할당 지시 정보는 4개의 레이어에 대해 4개 안테나 포트까지 지시하도록 설정되며,
한 개의 레이어에 대한 기준신호는 0 또는 1 과, 제1안테나 포트 또는 제2안테나 포트의 조합에 대한 정보를 포함하고,
두 개의 레이어에 대한 기준신호는 상기 제1안테나 포트와 상기 제2안테나 포트에 대한 정보를 포함하며,
세 개의 레이어에 대한 기준신호는 상기 제1안테나 포트, 상기 제2안테나 포트 및 데3안테나 포트에 대한 정보를 포함하고,
네 개의 레이어에 대한 기준신호는 상기 제1안테나 포트, 상기 제2안테나 포트, 상기 제3안테나 포트 및 제4안테나 포트에 대한 정보를 포함하는 것을 특징으로 하는 단말. - 제15항에 있어서,
두 개의 전송 블록이 인에이블인 경우에는 상기 기준신호 안테나 포트 할당 지시 정보는 8개의 레이어에 대해 8개 안테나 포트까지 지시하도록 설정되며,
두 개의 레이어에 대한 기준신호는 스크램블링(scrambling) 시퀀스 0 또는 1 과, 제1안테나 포트와 제2안테나 포트의 조합에 대한 정보를 포함하고,
N 개의 레이어에 대한 기준신호는 제1안테나 포트부터 제N안테나 포트까지에 대한 정보를 포함하는 것을 특징으로 하는 단말. - 제15항에 있어서,
상기 제어부는 한 개의 전송 블록이 인에이블이고 상기 한 개의 전송 블록이 2, 3 또는 4개의 레이어를 통해 전송되었다면 2, 3 또는 4개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용된다고 해석하는 것을 특징으로 하는 단말. - 제19항에 있어서,
상기 한 개의 전송 블록이 인에이블이고 상기 한 개의 전송 블록이 상기 2개의 레이어를 통해 전송되었다면 상기 2개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되고,
상기 한 개의 전송 블록이 상기 3개의 레이어를 통해 전송되었다면 상기 3개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되며,
상기 한 개의 전송 블록이 상기 4개의 레이어를 통해 전송되었다면 상기 4개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되는 것을 특징으로 하는 단말. - 제15항에 있어서,
상기 기준신호 안테나 포트 할당 지시 정보는,
상기 전송 블록의 개수가 1인 경우에는 랭크패턴(rank pattern)2의 스크램블링 코드(scrambling code)0에 할당된 기준신호 안테나 포트 0 지시 인덱스, 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 1 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 0 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 1 지시 인덱스, 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드 0에 할당된 기준신호 안테나 포트 0, 1 및 2 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 및 3 지시 인덱스 중 적어도 하나를 포함하고,
상기 전송 블록의 개수가 2인 경우에는 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1 및 2 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2 및 3 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3 및 4 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4 및 5 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4, 5 및 6 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4, 5, 6 및 7 지시 인덱스 중 적어도 하나를 포함하며,
상기 기준신호 안테나 포트0은 기준신호에 할당된 첫 번째 안테나 포트에 해당되고, 임의의 기준신호 안테나 포트 n은 기준신호 안테나 포트 0으로부터 오름차순으로 인덱스 되는 것을 특징으로 하는 단말. - 무선 통신 시스템에서 제어정보를 전송하는 기지국에 있어서,
단말에 할당된 전송 블록(transport block)의 개수를 도출하고, 상기 단말에 할당된 상기 전송 블록의 개수에 따라 8개의 안테나 포트까지 지시하는 기준신호 안테나 포트 할당 지시 정보를 선택하며, 상기 전송 블록의 개수를 나타낼 수 있는 전송 블록 정보와 상기 기준신호 안테나 포트 할당 지시 정보를 포함하는 제어정보를 생성하는 제어부; 및
상기 제어정보를 상기 단말에 전송하는 무선 통신 유닛;을 포함하며,
상기 기준신호 안테나 포트 할당 지시 정보의 길이는 3비트이고,
상기 기준신호 안테나 포트 할당 지시 정보는 데이터 복조에 사용되는 것을 특징으로 하는 기지국. - 제22항에 있어서,
상기 제어정보는 상기 기지국에서 전송하는 적어도 한 개의 레이어에 할당된 다른 단말의 개수가 1이상인지 여부를 통지하기 위한 지시정보를 포함하는 것을 특징으로 하는 기지국. - 제22항에 있어서,
한 개의 전송 블록이 인에이블인 경우에는 상기 기준신호 안테나 포트 할당 지시 정보는4개의 레이어에 대해 4개 안테나 포트까지 지시하도록 설정되며,
한 개의 레이어에 대한 기준신호는 0 또는 1 과, 제1안테나 포트 또는 제2안테나 포트의 조합에 대한 정보를 포함하고,
두 개의 레이어에 대한 기준신호는 상기 제1안테나 포트와 상기 제2안테나 포트에 대한 정보를 포함하며,
세 개의 레이어에 대한 기준신호는 상기 제1안테나 포트, 상기 제2안테나 포트 및 데3안테나 포트에 대한 정보를 포함하고,
네 개의 레이어에 대한 기준신호는 상기 제1안테나 포트, 상기 제2안테나 포트, 상기 제3안테나 포트 및 제4안테나 포트에 대한 정보를 포함하는 것을 특징으로 하는 기지국. - 제22항에 있어서,
두 개의 전송 블록이 인에이블인 경우에는 상기 기준신호 안테나 포트 할당 지시 정보는 8개레이어에 대해 8개 안테나 포트까지 지시하도록 설정되며,
두 개의 레이어에 대한 기준신호는 스크램블링(scrambling) 시퀀스 0 또는 1 과, 제1안테나 포트와 제2안테나 포트의 조합에 대한 정보를 포함하고,
N 개의 계층에 대한 기준신호는 제1안테나 포트부터 제N안테나 포트까지에 대한 정보를 포함하는 것을 특징으로 하는 기지국. - 제22항에 있어서,
한 개의 전송 블록이 인에이블이고 상기 한 개의 전송 블록이 2, 3 또는 4개의 레이어를 통해 전송되었다면 2, 3 또는 4개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용된다고 해석하는 것을 특징으로 하는 기지국. - 제26항에 있어서,
상기 한 개의 전송 블록이 인에이블이고 상기 한 개의 전송 블록이 상기 2개의 레이어를 통해 전송되었다면 상기 2개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되고,
상기 한 개의 전송 블록이 상기 3개의 레이어를 통해 전송되었다면 상기 3개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되며,
상기 한 개의 전송 블록이 상기 4개의 레이어를 통해 전송되었다면 상기 4개의 레이어에 대한 기준신호는 상기 한 개 전송 블록의 재전송에만 사용되는 것을 특징으로 하는 기지국. - 제22항에 있어서,
상기 기준신호 안테나 포트 할당 지시 정보는,
상기 전송 블록의 개수가 1인 경우에는 랭크패턴(rank pattern)2의 스크램블링 코드(scrambling code)0에 할당된 기준신호 안테나 포트 0 지시 인덱스, 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 1 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 0 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 1 지시 인덱스, 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드 0에 할당된 기준신호 안테나 포트 0, 1 및 2 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 및 3 지시 인덱스 중 적어도 하나를 포함하고,
상기 전송 블록의 개수가 2인 경우에는 랭크패턴2의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1 및 2 지시 인덱스, 랭크패턴2의 스크램블링 코드1에 할당된 기준신호 안테나 포트 0 및 1 지시 인덱스, 랭크패턴4의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2 및 3 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3 및 4 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4 및 5 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4, 5 및 6 지시 인덱스, 랭크패턴8의 스크램블링 코드0에 할당된 기준신호 안테나 포트 0, 1, 2, 3, 4, 5, 6 및 7 지시 인덱스 중 적어도 하나를 포함하며,
상기 기준신호 안테나 포트0은 기준신호에 할당된 첫 번째 안테나 포트에 해당되고, 임의의 기준신호 안테나 포트 n은 기준신호 안테나 포트 0으로부터 오름차순으로 인덱스 되는 것을 특징으로 하는 기지국.
Priority Applications (17)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CA2787834A CA2787834C (en) | 2010-02-11 | 2011-02-11 | Method for indicating a dm-rs antenna port in a wireless communication system |
CN201510486478.4A CN105187181B (zh) | 2010-02-11 | 2011-02-11 | 用于在无线通信系统中指示解调参考信号天线端口的方法 |
PCT/KR2011/000939 WO2011099811A2 (en) | 2010-02-11 | 2011-02-11 | Method for indicating a dm-rs antenna port in a wireless communication system |
JP2012552812A JP5756815B2 (ja) | 2010-02-11 | 2011-02-11 | 無線通信システムでユーザに特定のdmrsアンテナポートを指示する方法 |
RU2015118984A RU2674647C2 (ru) | 2010-02-11 | 2011-02-11 | Способ для указания антенного dm-rs-порта в системе беспроводной связи |
EP18189031.0A EP3447959B1 (en) | 2010-02-11 | 2011-02-11 | Method for indicating a dm-rs antenna port in a wireless communication system |
AU2011215025A AU2011215025B2 (en) | 2010-02-11 | 2011-02-11 | Method for indicating a DM-RS antenna port in a wireless communication system |
CN201180009005.5A CN102754364B (zh) | 2010-02-11 | 2011-02-11 | 用于在无线通信系统中指示解调参考信号天线端口的方法 |
EP20185812.3A EP3761550B1 (en) | 2010-02-11 | 2011-02-11 | Method for indicating a dm-rs antenna port in a wireless communication system |
US13/025,748 US9130719B2 (en) | 2010-02-11 | 2011-02-11 | Method for indicating a DM-RS antenna port in a wireless communication system |
EP11154158.7A EP2369776B1 (en) | 2010-02-11 | 2011-02-11 | Method for indicating a DM-RS antenna port in a wireless communication system |
RU2012121693/07A RU2556078C2 (ru) | 2010-02-11 | 2011-02-11 | Способ для указания антенного dm-rs-порта в системе беспроводной связи |
JP2015111227A JP5993063B2 (ja) | 2010-02-11 | 2015-06-01 | 無線通信システムでユーザに特定のdmrsアンテナポートを指示する方法 |
US14/846,045 US9860900B2 (en) | 2010-02-11 | 2015-09-04 | Method for indicating a DM-RS antenna port in a wireless communication system |
US16/551,220 USRE48954E1 (en) | 2010-02-11 | 2019-08-26 | Method for indicating a DM-RS antenna port in a wireless communication system |
US16/552,604 USRE48935E1 (en) | 2010-02-11 | 2019-08-27 | Method for indicating a DM-RS antenna port in a wireless communication system |
US17/682,462 USRE50329E1 (en) | 2010-02-11 | 2022-02-28 | Method for indicating a DM-RS antenna port in a wireless communication system |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100012806 | 2010-02-11 | ||
KR20100012806 | 2010-02-11 | ||
KR20100019327 | 2010-03-04 | ||
KR1020100019327 | 2010-03-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110093564A KR20110093564A (ko) | 2011-08-18 |
KR101688551B1 true KR101688551B1 (ko) | 2016-12-22 |
Family
ID=44930227
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100084027A Active KR101688551B1 (ko) | 2010-02-11 | 2010-08-30 | 무선 통신 시스템에서 사용자에 특정한 dmrs 안테나 포트를 지시하는 방법 |
Country Status (7)
Country | Link |
---|---|
US (2) | USRE48954E1 (ko) |
JP (2) | JP5756815B2 (ko) |
KR (1) | KR101688551B1 (ko) |
CN (2) | CN102754364B (ko) |
AU (1) | AU2011215025B2 (ko) |
CA (1) | CA2787834C (ko) |
RU (2) | RU2674647C2 (ko) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9031008B2 (en) | 2009-10-30 | 2015-05-12 | Samsung Electronics Co., Ltd. | Methods and apparatus for multi-user MIMO transmissions in wireless communication systems |
WO2013119053A1 (ko) * | 2012-02-09 | 2013-08-15 | 엘지전자 주식회사 | 무선 통신 시스템에서 전송 다이버시티 기법을 위한 참조 신호 안테나 포트 할당 방법 및 이를 위한 장치 |
KR102133842B1 (ko) | 2012-02-09 | 2020-07-15 | 엘지전자 주식회사 | 무선 통신 시스템에서 전송 다이버시티 기법을 위한 참조 신호 안테나 포트 할당 방법 및 이를 위한 장치 |
WO2013122436A1 (en) * | 2012-02-17 | 2013-08-22 | Samsung Electronics Co., Ltd. | Apparatus and method for transmitting/receiving reference signal in cellular radio communication system using cooperative multi-point scheme |
WO2013151280A1 (ko) * | 2012-04-03 | 2013-10-10 | 엘지전자 주식회사 | 데이터 전송 방법 및 장치 |
CA2878379A1 (en) | 2012-08-03 | 2014-02-06 | Intel Corporation | Enhanced physical downlink control channel scrambling and demodulation reference signal sequence generation |
US9762367B2 (en) | 2013-03-07 | 2017-09-12 | Lg Electronics Inc. | Method for transmitting and receiving signal in wireless communications system and apparatus therefor |
CN107889258B (zh) * | 2016-09-30 | 2020-07-24 | 华为技术有限公司 | 获取、下发dmrs端口配置信息的方法和装置 |
CN111182641B (zh) | 2016-11-16 | 2022-11-25 | 上海朗帛通信技术有限公司 | 一种被用于用户和基站中的方法和设备 |
WO2018142506A1 (ja) * | 2017-02-01 | 2018-08-09 | 三菱電機株式会社 | 送信装置、受信装置、基地局、端末および送信方法 |
KR20180091527A (ko) * | 2017-02-07 | 2018-08-16 | 삼성전자주식회사 | 무선 셀룰라 통신 시스템에서 제어 및 데이터 정보 전송방법 및 장치 |
CN115442018B (zh) * | 2017-03-23 | 2024-11-05 | 创新技术实验室株式会社 | 用于传送和接收解调参考信号的方法和装置 |
US10419181B2 (en) | 2017-03-31 | 2019-09-17 | Futurewei Technologies, Inc. | System and method for demodulation reference signal overhead reduction |
US10880058B2 (en) * | 2017-04-25 | 2020-12-29 | Qualcomm Incorporated | Transmitting uplink control information (UCI) |
CN110537389A (zh) * | 2017-05-04 | 2019-12-03 | 华为技术有限公司 | 控制信息获取方法及设备 |
WO2018221960A1 (ko) * | 2017-05-31 | 2018-12-06 | 주식회사 케이티 | 차세대 무선망에서 dmrs 포트를 할당 및 다중화하는 방법 및 그 장치 |
CN109150433B (zh) * | 2017-06-16 | 2022-02-01 | 展讯通信(上海)有限公司 | Dmrs端口调度和接收的设置方法、基站、终端及可读介质 |
CN109391304B (zh) | 2017-08-11 | 2020-11-27 | 电信科学技术研究院 | 一种数据传输方法、基站、终端和存储介质 |
EP3468061A1 (en) * | 2017-10-03 | 2019-04-10 | Panasonic Intellectual Property Corporation of America | Signaling aspects for indication of co-scheduled dmrs ports in mu-mimo |
CN109802807B (zh) * | 2017-11-17 | 2020-07-28 | 电信科学技术研究院 | 信息指示、资源确定方法及装置、计算机存储介质 |
CN114785385B (zh) | 2018-06-15 | 2023-11-03 | Oppo广东移动通信有限公司 | 无线通信方法、网络设备和终端设备 |
CN110912666B (zh) | 2018-09-14 | 2023-12-29 | 华为技术有限公司 | 参考信号及序列配置方法和装置 |
CN110943804B (zh) * | 2018-09-21 | 2022-01-25 | 大唐移动通信设备有限公司 | 一种信道状态信息的确定方法及装置 |
CN114050893A (zh) | 2019-01-10 | 2022-02-15 | 成都华为技术有限公司 | 数据传输方法及装置 |
WO2021056312A1 (zh) * | 2019-09-26 | 2021-04-01 | Oppo广东移动通信有限公司 | 数据传输方式的确定方法、装置、设备及存储介质 |
CN113162660B (zh) * | 2020-01-07 | 2023-09-29 | 华为技术有限公司 | 信息传输方法及相关装置 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7386000B2 (en) * | 2001-04-17 | 2008-06-10 | Nokia Corporation | Packet mode speech communication |
WO2008015543A2 (en) * | 2006-08-01 | 2008-02-07 | Nokia Corporation | Shared control channel structure for multi-user mimo resource allocation |
US20080037620A1 (en) * | 2006-08-11 | 2008-02-14 | Interdigital Technology Corporation | Method and apparatus for estimating a noise power for ofdm |
US20080273452A1 (en) * | 2007-05-04 | 2008-11-06 | Farooq Khan | Antenna mapping in a MIMO wireless communication system |
US7929636B2 (en) | 2007-08-13 | 2011-04-19 | Freescale Semiconductor, Inc. | Techniques for reducing precoding overhead in a multiple-input multiple-output wireless communication system |
US8238455B2 (en) * | 2008-01-07 | 2012-08-07 | Samsung Electronics Co., Ltd. | Methods and apparatus for downlink PDSCH power setting |
KR101498060B1 (ko) | 2008-02-19 | 2015-03-03 | 엘지전자 주식회사 | Ofdm(a) 시스템에서의 상향링크 전송 방법 |
US9030948B2 (en) * | 2008-03-30 | 2015-05-12 | Qualcomm Incorporated | Encoding and decoding of control information for wireless communication |
CN101605375B (zh) * | 2008-06-11 | 2011-02-09 | 大唐移动通信设备有限公司 | 一种下行控制信道上的信令发送方法 |
CN101505180B (zh) * | 2009-03-17 | 2013-12-04 | 中兴通讯股份有限公司 | 高级长期演进系统中csi参考信号的承载方法与装置 |
CN101599939B (zh) * | 2009-07-10 | 2011-09-28 | 北京天碁科技有限公司 | 正交频分复用系统的参考信号接收功率的估计方法和装置 |
US20110019776A1 (en) * | 2009-07-24 | 2011-01-27 | Interdigital Patent Holdings, Inc. | Method and apparatus for obtaining port index information |
CN101631374B (zh) * | 2009-08-05 | 2016-09-28 | 中兴通讯股份有限公司 | 一种下行传输方式的指示方法及装置 |
KR101641388B1 (ko) * | 2009-08-19 | 2016-07-21 | 엘지전자 주식회사 | 중계국의 참조신호 이용 방법 및 상기 방법을 이용하는 중계국 |
KR101641968B1 (ko) * | 2009-09-14 | 2016-07-29 | 엘지전자 주식회사 | 다중입출력 무선 통신 시스템에서 하향링크 신호 전송 방법 및 장치 |
ES2693743T3 (es) | 2010-01-12 | 2018-12-13 | Telefonaktiebolaget Lm Ericsson (Publ) | Método y aparato para la estimación y detección de canal en el sistema mimo |
CN102714527B (zh) * | 2010-01-22 | 2015-04-01 | Lg电子株式会社 | 用于在mimo无线通信系统中提供下行链路控制信息的方法和设备 |
CN102149082B (zh) * | 2010-02-05 | 2014-11-26 | 中国移动通信集团公司 | 一种终端专用解调参考信号的指示方法、装置及系统 |
CN101834629B (zh) * | 2010-04-06 | 2014-10-22 | 中兴通讯股份有限公司 | 一种指示传输参数的方法及系统 |
CN102480775B (zh) * | 2010-11-22 | 2014-01-08 | 大唐移动通信设备有限公司 | 物理上行控制信道的功率控制方法及设备 |
KR101577510B1 (ko) * | 2011-01-02 | 2015-12-14 | 엘지전자 주식회사 | Tdd 기반 무선 통신 시스템에서 ack/nack 전송 방법 및 장치 |
RU2613178C2 (ru) * | 2011-01-07 | 2017-03-15 | Интердиджитал Пэйтент Холдингз, Инк. | Способ, система и устройство для приема совместно используемого канала нисходящей линии связи в кооперативных многоточечных передачах |
KR102007846B1 (ko) * | 2012-01-26 | 2019-08-06 | 엘지전자 주식회사 | 제어 정보 송수신 방법 및 이를 위한 장치 |
US9439189B2 (en) * | 2012-02-20 | 2016-09-06 | Lg Electronics Inc. | Method and device for transmitting ACK/NACK in carrier aggregating system |
CN103384188B (zh) * | 2012-05-04 | 2017-03-01 | 电信科学技术研究院 | 载波聚合反馈方法、装置及系统 |
US9749094B2 (en) * | 2012-06-14 | 2017-08-29 | Sharp Kabushiki Kaisha | Devices for sending and receiving feedback information |
KR20140011820A (ko) * | 2012-07-20 | 2014-01-29 | 삼성전자주식회사 | 무선 통신 시스템에서 제어 정보 송/수신 방법 및 장치 |
-
2010
- 2010-08-30 KR KR1020100084027A patent/KR101688551B1/ko active Active
-
2011
- 2011-02-11 AU AU2011215025A patent/AU2011215025B2/en active Active
- 2011-02-11 CN CN201180009005.5A patent/CN102754364B/zh active Active
- 2011-02-11 RU RU2015118984A patent/RU2674647C2/ru active
- 2011-02-11 CA CA2787834A patent/CA2787834C/en active Active
- 2011-02-11 RU RU2012121693/07A patent/RU2556078C2/ru active
- 2011-02-11 CN CN201510486478.4A patent/CN105187181B/zh active Active
- 2011-02-11 JP JP2012552812A patent/JP5756815B2/ja active Active
-
2015
- 2015-06-01 JP JP2015111227A patent/JP5993063B2/ja active Active
-
2019
- 2019-08-26 US US16/551,220 patent/USRE48954E1/en active Active
- 2019-08-27 US US16/552,604 patent/USRE48935E1/en active Active
Non-Patent Citations (2)
Title |
---|
3GPP TSG-RAN WG1 Meeting #59bis R1-100108* |
3GPP TSG-RAN WG1 Meeting #59bis R1-100249* |
Also Published As
Publication number | Publication date |
---|---|
AU2011215025A1 (en) | 2012-05-31 |
CN102754364B (zh) | 2015-09-09 |
RU2015118984A (ru) | 2015-10-27 |
CN105187181A (zh) | 2015-12-23 |
KR20110093564A (ko) | 2011-08-18 |
JP5756815B2 (ja) | 2015-07-29 |
CA2787834C (en) | 2017-06-06 |
USRE48954E1 (en) | 2022-03-01 |
RU2015118984A3 (ko) | 2018-11-16 |
CN102754364A (zh) | 2012-10-24 |
RU2012121693A (ru) | 2013-11-27 |
CA2787834A1 (en) | 2011-08-18 |
RU2556078C2 (ru) | 2015-07-10 |
JP2015188239A (ja) | 2015-10-29 |
JP2013520066A (ja) | 2013-05-30 |
CN105187181B (zh) | 2019-03-22 |
RU2674647C2 (ru) | 2018-12-12 |
USRE48935E1 (en) | 2022-02-15 |
JP5993063B2 (ja) | 2016-09-14 |
AU2011215025B2 (en) | 2015-12-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101688551B1 (ko) | 무선 통신 시스템에서 사용자에 특정한 dmrs 안테나 포트를 지시하는 방법 | |
EP2369776B1 (en) | Method for indicating a DM-RS antenna port in a wireless communication system | |
US9621242B2 (en) | Downlink control signalling for indication of interfering layers | |
EP2775642B1 (en) | Method and apparatus for controlling interference in wireless communication system | |
EP3787201B1 (en) | Multi-user mimo transmissions in wireless communication systems | |
KR102061700B1 (ko) | 무선 통신 시스템에서 간섭 인지 검출 방법 및 장치 | |
KR102175545B1 (ko) | 무선 통신 시스템에서 수신 신호 복호 방법 및 장치 | |
EP2745483B1 (en) | Flexible transmission of messages in a wireless communication system with multiple transmit antennas | |
CN102938661B (zh) | 控制信道的传输方法、系统及网络侧设备、接收侧设备 | |
USRE50329E1 (en) | Method for indicating a DM-RS antenna port in a wireless communication system | |
KR101610769B1 (ko) | 기준 신호에 대한 통합 자원 할당 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20100830 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20150806 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20100830 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20160802 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20161209 |
|
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20161215 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20161216 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20191128 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20191128 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20201127 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20211129 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20221129 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20241128 Start annual number: 9 End annual number: 9 |