KR101650324B1 - Hevc의 적응적 루프 필터 - Google Patents
Hevc의 적응적 루프 필터 Download PDFInfo
- Publication number
- KR101650324B1 KR101650324B1 KR1020150028332A KR20150028332A KR101650324B1 KR 101650324 B1 KR101650324 B1 KR 101650324B1 KR 1020150028332 A KR1020150028332 A KR 1020150028332A KR 20150028332 A KR20150028332 A KR 20150028332A KR 101650324 B1 KR101650324 B1 KR 101650324B1
- Authority
- KR
- South Korea
- Prior art keywords
- matrix
- module
- root
- corr
- vector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/102—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
- H04N19/117—Filters, e.g. for pre-processing or post-processing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/50—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/80—Details of filtering operations specially adapted for video compression, e.g. for pixel interpolation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/85—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Abstract
Description
도 2는 HM 7.0의 ALF 필터 형태를 보인 예시도이다.
도 3은 촐레스키 분해법을 이용한 가우시안 제거 방법을 보인 예시도이다.
도 4는 본 발명의 일실시예에 따른 적응적 루프 필터의 구성을 보인 블록도이다.
도 5는 2단 파이프라인 구조를 보인 예시도이다.
도 6은 도 4의 팩토라이제이션 모듈의 구성을 보인 블록도이다.
도 7은 루트 연산 방법을 보인 예시도이다.
도 8은 도 4의 루트 연산 하드웨어 구조를 보인 블록도이다.
도 9는 도 4의 포워드 모듈의 구성을 보인 블록도이다.
도 10은 도 4의 백 모듈의 구성을 보인 블록도이다.
130: 백 모듈
Claims (5)
- 아래의 식 1의 왼쪽 항에 위치한 자기 상관행렬인 10×10 행렬구조를 갖는 제1 행렬(E_corr_data)이 입력되어 상기 제1 행렬(E_corr_data)을 아래의 식 2 및 3를 이용한 촐레스키 분해법을 이용해 10×10 행렬 구조를 갖는 제2 행렬(행렬 U)을 생성하고 상기 제2 행렬(행렬 U)의 각 행에 대한 루트 연산 결과값(Root_out)을 생성하여 제2 행렬(행렬 U)의 행렬 요소(Fact_out)와 루트 연산 결과값(Root_out)을 출력하는 팩토라이제이션 모듈,
상기 팩토라이제이션 모듈에 연결되어 있고, 상기 제2 행렬(행렬 U)의 상기 행렬 요소(Fact_out), 상기 루트 연산 결과값(Root_out) 및 식 2의 오른쪽 항에 위치한 상호 상관행렬인 10×1 행렬 구조를 갖는 제1 벡터(y_corr_data)를 입력받아, 입력된 상기 제2 행렬(행렬 U)을 곱셈 및 뺄셈 연산하고 곱셈 및 뺄셈 연산된 결과값과 상기 제1 벡터(y_corr_data)를 이용해 나눗셈 연산을 실시해 10×1 행렬 구조를 갖는 제2 벡터(For_out)를 생성하는 포워드 모듈, 그리고
상기 팩토라이제이션 모듈 및 상기 포워드 모듈에 연결되어 있고, 상기 제2 행렬(행렬 U)의 행렬 요소(Fact_out), 상기 루트 연산 결과값(Root_out) 및 상기 제 2 벡터(For_out)를 입력받아, 상기 제2 행렬(행렬 U)과 상기 제2 벡터(For_out)를 곱셈 및 뺄셈하고, 상기 곱셈 및 뺄셈 연산된 결과값과 상기 제2 행렬(행렬 U)을 나눗셈 연산하며, 나눗셈 연산 시 나머지 값에 쉬프트와 반올림 연산을 수행하고 10개의 필터 계수값(C0-C9)을 생성하는 백 모듈
을 포함하는 적응적 루프 필터.
식 1
식 2
, 그리고
식 3
- 제1항에서,
상기 팩토라이제이션 모듈은,
상기 제1 행렬(E_corr_data)이 입력되어, 상기 제1 행렬(E_corr_data)의 각 행에 대한 루트 연산 결과값(Root_out)을 생성해 출력하는 루트 모듈,
상기 제1 행렬(E_corr_data)이 입력되어 상기 제1 행렬(E_corr_data)을 저장하는 레지스터,
상기 루트 모듈과 상기 레지스터에 연결되어 있고, 상기 루트 모듈에서 출력되는 루트 연산 결과값(Root_out)과 상기 제1 행렬(E_corr_data)에 나눗셈 연산을 수행하는 디바이더 모듈, 그리고
상기 루트 모듈 및 상기 디바이더 모듈에 연결되어 있고, 상기 디바이더 모듈의 결과값(div_out)에 곱셈 및 뺄셈 연산을 실시하여 상기 제2 행렬(행렬 U)을 생성하는 곱셈뺄셈기
를 포함하는 적응적 루프 필터. - 제2항에서,
상기 루트 모듈은,
입력 신호(Root_in)와 뺄셈 모듈의 결과값(Sub_out)에 2비트인 01을 오른쪽에 결합한 값을 비교하는 비교기, 그리고
상기 비교기에 연결되어 있고, 상기 입력 신호(Root_in)와 상기 비교기의 결과값(Comp_out)을 뺄셈하는 뺄셈기를 포함하는 적응적 루프 필터. - 제1항에서,
상기 포워드 모듈은,
상기 팩토라이제이션 모듈에 연결되어, 상기 제2 행렬(행렬 U)의 행렬 요소(Fact_out), 상기 제1 벡터(y_corr_data) 및 상기 루트 연산 결과값(Root_out)을 입력받아 곱셈 뺄셈하는 곱셈뺄셈기,
상기 제1 벡터(y_corr_data)가 입력되어 상기 제1 벡터(y_corr_data)를 저장하는 레지스터, 그리고
상기 곱셈뺄셈기와 상기 레지스터에 연결되어 있고. 상기 곱셈뺄셈기의 결과값(Mul_sub_out)과 상기 레지스터에 저장되어 있는 상기 제1 벡터(y_corr_data)의 값(reg_out)을 나눗셈 연산 수행하는 디바이더 모듈
을 포함하는 적응적 루프 필터. - 제1항에서,
상기 백 모듈은,
상기 제2 행렬(행렬 U)의 행렬 요소(Fact_out), 상기 루트 연산 결과값(Root_out) 및 상기 제2 벡터(For_out)가 입력되고, 상기 제2 행렬(행렬 U)과 상기 제2 벡터(For_out)를 곱셈 뺄셈하는 곱셈뺄셈기,
상기 제2 행렬(행렬 U)의 행렬 요소(Fact_out)가 입력되어 상기 제2 행렬(행렬 U)의 행렬 요소(Fact_out)를 저장하는 레지스터,
상기 곱셈뺄셈기와 상기 레지스터에 연결되어 있고, 상기 곱셈뺄셈기의 결과값(Mul_sub_out)과 상기 레지스터의 상기 제2 행렬(행렬 U)을 나눗셈 연산 수행하는 디바이더 모듈, 그리고
상기 디바이더 모듈과 연결되어 있고, 상기 디바이더 모듈의 나머지 값을 쉬프트와 반올림 연산을 수행하여 필터 계수값(C0-C9)을 생성하는 쉬프트라운드 모듈
을 포함하는 적응적 루프 필터.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150028332A KR101650324B1 (ko) | 2015-02-27 | 2015-02-27 | Hevc의 적응적 루프 필터 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150028332A KR101650324B1 (ko) | 2015-02-27 | 2015-02-27 | Hevc의 적응적 루프 필터 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR101650324B1 true KR101650324B1 (ko) | 2016-08-24 |
Family
ID=56884372
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020150028332A Active KR101650324B1 (ko) | 2015-02-27 | 2015-02-27 | Hevc의 적응적 루프 필터 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101650324B1 (ko) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013029474A1 (en) * | 2011-08-31 | 2013-03-07 | Mediatek Inc. | Method and apparatus for adaptive loop filter with constrained filter coefficients |
JP2013236358A (ja) * | 2012-03-14 | 2013-11-21 | Sharp Corp | 画像フィルタ装置、画像復号装置、画像符号化装置、およびデータ構造 |
-
2015
- 2015-02-27 KR KR1020150028332A patent/KR101650324B1/ko active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013029474A1 (en) * | 2011-08-31 | 2013-03-07 | Mediatek Inc. | Method and apparatus for adaptive loop filter with constrained filter coefficients |
JP2013236358A (ja) * | 2012-03-14 | 2013-11-21 | Sharp Corp | 画像フィルタ装置、画像復号装置、画像符号化装置、およびデータ構造 |
Non-Patent Citations (1)
Title |
---|
"Reduced-Rank Unscented Kalman Filtering Using Cholesky-Based Decomposition"(J.Chandrasekar et al., 2008 American Control Conference, 2008.6.11.공개).* * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2635028B1 (en) | Image processing device and method | |
US20060176956A1 (en) | Method and device for coding a video picture in inter or intra mode | |
KR20080102167A (ko) | 비디오 인코딩 | |
WO2006006609A1 (en) | Motion compensation method | |
US11831927B2 (en) | Method and apparatus for noise reduction in video systems | |
Jaiswal et al. | Exploitation of inter-color correlation for color image demosaicking | |
WO2012175646A1 (en) | Method and device for processing colour information in an image | |
JP2000165884A (ja) | フィ―ルド/フレ―ムに対する決定ステップ及び運動ベクトルdctを有するビデオピクチャ圧縮及びコ―ディング | |
Zummach et al. | High-throughput cdef architecture for the av1 decoder targeting 4k@ 60fps videos | |
GB2495942A (en) | Prediction of Image Components Using a Prediction Model | |
Zhang et al. | Advanced CNN based motion compensation fractional interpolation | |
US8090019B2 (en) | Intra prediction circuit device applied to the H.264 video coding standard | |
Freitas et al. | High-throughput multifilter VLSI design for the AV1 fractional motion estimation | |
KR101650324B1 (ko) | Hevc의 적응적 루프 필터 | |
Aysu et al. | A low energy adaptive hardware for H. 264 multiple reference frame motion estimation | |
US11736704B1 (en) | Methods and apparatuses of SATD folding hardware design in video encoding systems | |
US20080095471A1 (en) | Method and apparatus for interpolating chroma signal to minimize operation overhead | |
CN116208812A (zh) | 一种基于立体事件和强度相机的视频插帧方法及系统 | |
Agostini et al. | Fpga design of a h. 264/avc main profile decoder for hdtv | |
Mert et al. | An HEVC fractional interpolation hardware using memory based constant multiplication | |
Verma et al. | Splatty-a Unified Image Demosaicing and Rectification Method | |
Paim et al. | An efficient sub-sample interpolator hardware for VP9-10 standards | |
Garcia et al. | Low-Power Inverse Multiple Transform Hardware Design for 8K@ 60fps Real-Time VVC Decoding | |
Perleberg et al. | An UHD 4K@ 120fps Hardware for the VVC Prediction Refinement with Optical Flow | |
JP2003283841A (ja) | フィルタ処理装置およびフィルタ処理方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20150227 |
|
PA0201 | Request for examination | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20160129 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20160805 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20160817 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20160818 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20190730 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20190730 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20200729 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20210728 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20220616 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20230801 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20250624 Start annual number: 10 End annual number: 10 |