KR101541175B1 - 지연선 기반 시간-디지털 변환기 - Google Patents
지연선 기반 시간-디지털 변환기 Download PDFInfo
- Publication number
- KR101541175B1 KR101541175B1 KR1020130121493A KR20130121493A KR101541175B1 KR 101541175 B1 KR101541175 B1 KR 101541175B1 KR 1020130121493 A KR1020130121493 A KR 1020130121493A KR 20130121493 A KR20130121493 A KR 20130121493A KR 101541175 B1 KR101541175 B1 KR 101541175B1
- Authority
- KR
- South Korea
- Prior art keywords
- flip
- flop
- time
- output
- delay line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K21/00—Details of pulse counters or frequency dividers
- H03K21/02—Input circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K21/00—Details of pulse counters or frequency dividers
- H03K21/38—Starting, stopping or resetting the counter
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Pulse Circuits (AREA)
Abstract
Description
도 2는 종래의 실시 예에 따른 지연선 기반 시간-디지털 변환기의 요구 구성의 동작을 보인 타이밍도이다.
도 3은 종래의 실시 예에 따른 지연선 시간-디지털 변환기의 지연선 도파 신호에 따른 시간 측정을 보인 도면이다.
도 4는 본 발명의 실시 예에 따른 지연선 기반 시간-디지털 변환기의 블록 구성도이다.
도 5는 본 발명의 실시 예에 따른 먹스의 구성도이다.
도 6은 본 발명의 제1 실시 예에 따른 지연선 기반 시간-디지털 변환기의 시간 측정 동작을 보인 도면이다.
도 7은 본 발명의 제2 실시 예에 따른 지연선 기반 시간-디지털 변환기의 시간 측정 동작을 보인 도면이다.
도 8은 본 발명의 제3 실시 예에 따른 지연선 기반 시간-디지털 변환기의 시간 측정 동작을 보인 도면이다.
Claims (9)
- 제1 타이밍 클럭 및 상기 제1 타이밍 클럭과 위상이 반대인 제2 타이밍 클럭을 생성하는 PLL부,
입력신호의 에지가 검출되는 시간을 상기 제1 타이밍 클럭의 펄스를 계수하여 측정하는 계수기,
상기 입력신호를 동시에 하고 복수의 지연소자가 직렬로 배열된 제1 및 제2 지연선과, 상기 제1 지연선의 각 지연소자의 출력을 입력으로 하고 상기 제2 타이밍 클럭을 동작주파수로 하는 제1 플립플롭부, 상기 제2 지연선의 각 지연소자의 출력을 입력으로 하고 상기 제1 타이밍 클럭을 동작주파수로 하는 제2 플립플롭부와, 상기 제1 및 제2 플립플롭부의 출력 중 하나를 선택하여 출력하는 출력 논리부를 포함하는 정밀시간 보간기, 그리고
상기 계수기와 상기 정밀시간 보간기로 측정한 시간에 대한 디지털값을 수신하고, 수신한 디지털값을 이용하여 상기 입력신호에 대한 타임스탬프를 만드는 타임스탬프 생성부를 포함하는,
지연선 기반 시간-디지털 변환기. - 제1항에서,
상기 출력 논리부는 복수의 먹스로 구성되며, 상기 복수의 먹스 각각은 상기 제2 플립플롭부로부터 제공되는 제1 및 제2 신호를 선택신호로 하고, 상기 제1 및 제2 신호에 따라 상기 제1 및 제2 플립플롭부의 출력 중 하나를 선택하며,
상기 제2 플립플롭부로부터 제공되는 제1 및 제2 신호는 상기 제2 지연선의 도파시간을 파악할 수 있게 하는 신호인 것을 특징으로 하는,
지연선 기반 시간-디지털 변환기. - 제1항에서,
상기 출력 논리부는 복수의 먹스로 구성되며, 상기 복수의 먹스 각각은 제1 및 제2 신호를 선택신호로 하고, 상기 제1 및 제2 신호에 따라 상기 제1 및 제2 플립플롭부의 출력 중 하나를 선택하며,
상기 제1 및 제2 플립플롭부는 복수의 D 플립플롭으로 구성되고, 상기 복수의 D 플립플롭 각각은 해당 지연선의 지연소자에 의해 지연된 상기 입력신호를 입력으로 하며,
상기 제1 신호는 상기 제1 플립플롭부의 첫번째 D 플립플롭의 출력이고,
상기 제2 신호는 상기 제2 플립플롭부의 첫번째 D 플립플롭의 출력인 것을 특징으로 하는,
지연선 기반 시간-디지털 변환기. - 제3항에서,
상기 복수의 먹스 각각은 상기 제1 및 제2 신호가 동일하면 상기 제1 플립플롭부의 출력을 선택하고, 상기 제1 및 제2 신호가 다르면 상기 제2 플립플롭부의 출력을 선택하는 것을 특징으로 하는,
지연선 기반 시간-디지털 변환기. - 제2항에서,
상기 제1 및 제2 플립플롭부는 복수의 D 플립플롭으로 구성되고, 상기 복수의 D 플립플롭 각각은 해당 지연선의 지연소자에 의해 지연된 상기 입력신호를 입력으로 하며,
상기 제1 신호는 상기 제2 플립플롭부의 첫번째 D 플립플롭의 출력이고,
상기 제2 신호는 상기 제2 플립플롭부의 마지막번째 D 플립플롭의 출력인 것을 특징으로 하는,
지연선 기반 시간-디지털 변환기. - 제5항에서,
상기 복수의 먹스 각각은 상기 첫번째 D 플립플롭의 출력이 "1"이고 상기 마지막번째 D 플립플롭의 출력이 "1"이면 상기 제1 플립플롭부의 출력을 선택하고, 상기 첫번째 D 플립플롭의 출력이 "1"이고 상기 마지막번째 D 플립플롭의 출력이 "0"이면 상기 제2 플립플롭부의 출력을 선택하는 것을 특징으로 하는,
지연선 기반 시간-디지털 변환기. - 제1항에서,
상기 출력 논리부는 복수의 먹스로 구성되며, 상기 출력 논리부의 각 먹스로부터 출력되는 디지털 신호의 비트 수를 설정된 비트 수만큼으로 줄이는 엔코더 기능을 수행하는 정밀시간정보 생성부를 더 포함하는,
지연선 기반 시간-디지털 변환기. - 제7항에서,
상기 정밀시간정보 생성부는,
각 지연소자(d)의 지연 시간을 통계적 방법 등을 이용해 추정하고 실시간으로 정밀시간을 보정하는 보정기 기능을 더 가지는 것을 특징으로 하는,
지연선 기반 시간-디지털 변환기. - 제1항에서,
상기 지연소자는 버퍼(buffer), 게이트(gate), 반전기(inverter), 캐리 로직(carry chain) 중 하나인 것을 특징으로 하는,
지연선 기반 시간-디지털 변환기.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20130057618 | 2013-05-22 | ||
KR1020130057618 | 2013-05-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140137276A KR20140137276A (ko) | 2014-12-02 |
KR101541175B1 true KR101541175B1 (ko) | 2015-08-03 |
Family
ID=52457201
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020130121493A Active KR101541175B1 (ko) | 2013-05-22 | 2013-10-11 | 지연선 기반 시간-디지털 변환기 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101541175B1 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3657270B1 (en) | 2018-11-21 | 2022-07-20 | Korea University Research and Business Foundation, Sejong Campus | Stochastic time-to-digital converter and operating method thereof |
KR102156696B1 (ko) * | 2018-11-21 | 2020-09-16 | 고려대학교 세종산학협력단 | 확률기반 시간-디지털 변환기 및 그것의 동작 방법 |
CN113315521B (zh) * | 2021-05-07 | 2022-12-23 | 清华大学 | 一种数字时间转换器及电子装置 |
CN116860181B (zh) * | 2023-09-01 | 2024-02-02 | 深圳比特微电子科技有限公司 | Sram阵列的数据选择装置、存储系统和系统级芯片 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010273118A (ja) | 2009-05-21 | 2010-12-02 | Toshiba Corp | 時間デジタル変換器 |
JP2012175598A (ja) | 2011-02-24 | 2012-09-10 | Fujitsu Ltd | 時間デジタル変換装置 |
KR101214976B1 (ko) | 2011-11-01 | 2012-12-24 | 포항공과대학교 산학협력단 | 델타-시그마 변조방식을 이용한 노이즈 세이핑 시간-디지털 변환기 |
-
2013
- 2013-10-11 KR KR1020130121493A patent/KR101541175B1/ko active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010273118A (ja) | 2009-05-21 | 2010-12-02 | Toshiba Corp | 時間デジタル変換器 |
JP2012175598A (ja) | 2011-02-24 | 2012-09-10 | Fujitsu Ltd | 時間デジタル変換装置 |
KR101214976B1 (ko) | 2011-11-01 | 2012-12-24 | 포항공과대학교 산학협력단 | 델타-시그마 변조방식을 이용한 노이즈 세이핑 시간-디지털 변환기 |
Also Published As
Publication number | Publication date |
---|---|
KR20140137276A (ko) | 2014-12-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2026469B1 (en) | Circuit device and method of measuring clock jitter | |
EP2965470B1 (en) | High-resolution link-path delay estimator and method for estimating a signal-path delay | |
US7930121B2 (en) | Method and apparatus for synchronizing time stamps | |
US9432009B2 (en) | Circuit delay monitoring apparatus and method | |
US8050148B2 (en) | Flash time stamp apparatus | |
US8386828B1 (en) | Circuit for estimating latency through a FIFO buffer | |
JP2011525737A (ja) | 時間差に関するデータを評価する装置及び方法、並びにディレイラインを較正する装置及び方法 | |
KR101541175B1 (ko) | 지연선 기반 시간-디지털 변환기 | |
KR101503732B1 (ko) | 시간-디지털 변환기 | |
US7876873B2 (en) | Asynchronous ping-pong counter and thereof method | |
JP5666813B2 (ja) | 時間幅測定装置 | |
Kwiatkowski et al. | Multisampling wave union time-to-digital converter | |
JP2019022237A (ja) | 高分解能の時間−ディジタル変換器 | |
EP2499741B1 (en) | Time-to-digital converter with successive measurements | |
US9891594B2 (en) | Heterogeneous sampling delay line-based time to digital converter | |
KR102767209B1 (ko) | 시간해상도를 높일 수 있는 tdc, 및 이를 포함하는 fpga | |
Aloisio et al. | High-precision time-to-digital converters in a fpga device | |
US6944099B1 (en) | Precise time period measurement | |
KR102655138B1 (ko) | 시간 계측 회로 | |
CN114967411A (zh) | 一种具备自动复位机制的多级时间数字转换器 | |
CN107566199A (zh) | 信号处理装置和方法及包括该装置的电子设备 | |
KR102773773B1 (ko) | 입력신호를 재구성하는 멀티플렉서를 포함하는 tdc 및 이를 포함하는 fpga | |
KR20150040111A (ko) | 데이터 레이트 변환 장치 및 방법 | |
Perko et al. | A programmable delay line | |
Compte Prades | Characterization and optimization of a multi-channel, FPGA-based Time-to-Digital Converter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20131011 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20150227 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20150721 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20150727 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20150727 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20180620 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20180620 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20190625 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20190625 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20200715 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20211026 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20230620 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20240625 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20250624 Start annual number: 11 End annual number: 11 |