KR101450255B1 - 반도체 메모리 장치의 내부 전원 전압 발생 회로 - Google Patents
반도체 메모리 장치의 내부 전원 전압 발생 회로 Download PDFInfo
- Publication number
- KR101450255B1 KR101450255B1 KR1020080103833A KR20080103833A KR101450255B1 KR 101450255 B1 KR101450255 B1 KR 101450255B1 KR 1020080103833 A KR1020080103833 A KR 1020080103833A KR 20080103833 A KR20080103833 A KR 20080103833A KR 101450255 B1 KR101450255 B1 KR 101450255B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- node
- internal
- supply voltage
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
- G11C5/146—Substrate bias generators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dram (AREA)
Abstract
Description
Claims (10)
- 기준 전압 및 내부 전원 전압을 인가받아 양 전압들의 차이에 따라 결정되는 제1 노드의 전압에 응답하여 차동 증폭된 비교전압을 제2 노드로 출력하고, 상기 기준 전압에 응답하여 제3 노드로부터 제4 노드로 구동 전류가 흐르게 하는 비교전압 발생부;상기 차동 증폭된 비교전압에 응답하여 출력 노드에 외부 전원 전압을 전달하여 내부 전원 전압을 출력하는 내부전압 구동부;상기 내부 전원 전압의 레벨이 급강하 하는 경우 상승하는 상기 제1 노드의 전압에 응답하여 상기 제3 노드로부터 상기 제4 노드로 흐르는 상기 구동전류를 증가시키는 구동전류 발생부를 구비하는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
- 제1 항에 있어서,상기 비교전압 발생부는상기 외부 전원 전압과 상기 제3노드사이에 직렬 연결되고, 게이트 단자가 상기 제1노드 및 상기 기준전압에 각각 연결된 제1 PMOS트랜지스터 및 제1 NMOS트랜지스터;상기 외부 전원 전압과 상기 제3노드사이에 직렬 연결되고, 게이트 단자가 상기 제1노드 및 상기 내부 전원전압에 각각 연결된 제2 PMOS 트랜지스터 및 제2 NMOS 트랜지스터; 및상기 제3노드와 상기 제4노드사이에 연결되고, 게이트 단자가 상기 기준전압에 연결된 제3 NMOS트랜지스터를 구비하고,상기 제2 PMOS트랜지스터와 상기 제2 NMOS트랜지스터의 접점이 상기 제1노드에 접속되고, 상기 제3 NMOS트랜지스터를 통하여 상기 구동 전류가 흐르는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
- 제2 항에 있어서,상기 내부전압 구동부는일측에 상기 외부 전원 전압을 인가받아 게이트 단자에 인가되는 상기 차동 증폭된 비교전압에 응답하여 타측인 상기 출력 노드에 상기 외부 전원 전압을 전달하는 제3 PMOS 트랜지스터를 구비하는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
- 제3 항에 있어서,상기 구동전류 발생부는일측은 상기 제3노드에, 타측은 접지전압이 인가되는 상기 제4노드에 연결되고 게이트 단자로 인가되는 상기 제1 노드의 전압에 응답하여 상기 구동전류를 발생하는 제4 NMOS 트랜지스터를 구비하는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
- 제4 항에 있어서,상기 비교전압 발생부는상기 급강하 되었던 상기 출력 노드의 전압 레벨로 인해 상기 제2 NMOS 트랜지스터가 제어되어 상기 제1 노드의 전압 레벨이 상승하면 상기 제1 PMOS 트랜지스터에 의해 상기 제2 노드의 전압 레벨이 하강하는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
- 제5 항에 있어서,상기 내부전압 구동부는하강하는 상기 제2 노드의 전압 레벨에 응답하여 상기 출력 노드의 전압 레벨을 상승시켜 상기 급강하 되었던 내부 전원 전압을 급강하 되기 전의 본래의 전압 레벨로 회복시키는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
- 제6 항에 있어서,상기 구동전류 발생부는상기 출력 노드에 연결되는 내부 회로들의 전압 레벨을 별도로 감지할 필요 없이 자동으로 상승하는 상기 제1 노드의 전압 레벨을 이용하여 상기 구동전류를 증가시킴으로써 상기 내부전압을 원상 복귀하는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
- 제7 항에 있어서,상기 내부 전원 전압 발생 회로는고온 환경에서 상기 급강하 현상이 발생한 경우 자동으로 상승하는 상기 제1 노드의 전압에 응답하여 상기 제4 NMOS 트랜지스터에 의해 상기 제3 노드로부터 상기 제4노드로 흐르는 상기 구동 전류가 증가하고,상기 제1 노드의 전압 레벨이 하강하여 상기 제3 PMOS 트랜지스터에 의해 상기 출력 노드의 전압 레벨이 상승하여 상기 본래의 전압 레벨을 회복하는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
- 제8 항에 있어서,상기 내부 전원 전압 발생 회로는저온 환경에서 급강하 되기 직전에 상기 제2 PMOS 트랜지스터의 문턱 전압이 상승하면 상기 제3 노드의 전압 레벨이 감소하고,상기 제4 NMOS 트랜지스터에 의해 상기 구동전류 발생부에 소모되는 전류가 감소되는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
- 제9 항에 있어서,상기 제3 NMOS 트랜지스터는게이트 단자에 인가되는 전압 레벨이 일정한 상기 기준 전압에 응답하여 게이트 소스간 전압이 일정하게 되어 상기 외부 전원 전압의 변화에 무관하게 전류 구동 능력이 고정되는 것을 특징으로 하는 반도체 메모리 장치의 내부 전원 전압 발생 회로.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080103833A KR101450255B1 (ko) | 2008-10-22 | 2008-10-22 | 반도체 메모리 장치의 내부 전원 전압 발생 회로 |
US12/581,186 US8120971B2 (en) | 2008-10-22 | 2009-10-19 | Internal source voltage generating circuit of semiconductor memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080103833A KR101450255B1 (ko) | 2008-10-22 | 2008-10-22 | 반도체 메모리 장치의 내부 전원 전압 발생 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080098572A KR20080098572A (ko) | 2008-11-11 |
KR101450255B1 true KR101450255B1 (ko) | 2014-10-13 |
Family
ID=40285928
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080103833A Active KR101450255B1 (ko) | 2008-10-22 | 2008-10-22 | 반도체 메모리 장치의 내부 전원 전압 발생 회로 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8120971B2 (ko) |
KR (1) | KR101450255B1 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10364662B1 (en) | 2015-06-08 | 2019-07-30 | DataInfoCom USA, Inc. | Systems and methods for analyzing resource production |
KR20170019672A (ko) * | 2015-08-12 | 2017-02-22 | 에스케이하이닉스 주식회사 | 반도체 장치 |
JP6993569B2 (ja) * | 2017-12-12 | 2022-01-13 | ミツミ電機株式会社 | レギュレータ回路および半導体装置並びに電源装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960027316A (ko) * | 1994-12-28 | 1996-07-22 | 김광호 | 승압레벨이 조절가능한 데이타 출력버퍼 |
KR19980018101A (ko) * | 1996-08-02 | 1998-06-05 | 사와무라 시꼬 | 내부전원회로 |
KR0185187B1 (ko) * | 1992-08-21 | 1999-04-15 | 사또오 후미오 | 반도체 장치 |
KR20080075416A (ko) * | 2007-02-12 | 2008-08-18 | 주식회사 하이닉스반도체 | 반도체 집적 회로의 내부 전압 발생 회로 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3629308B2 (ja) * | 1995-08-29 | 2005-03-16 | 株式会社ルネサステクノロジ | 半導体装置およびその試験方法 |
JP3369807B2 (ja) * | 1995-08-30 | 2003-01-20 | 株式会社東芝 | 半導体装置 |
JP3732884B2 (ja) * | 1996-04-22 | 2006-01-11 | 株式会社ルネサステクノロジ | 内部電源電圧発生回路、内部電圧発生回路および半導体装置 |
JPH09330590A (ja) * | 1996-06-07 | 1997-12-22 | Mitsubishi Electric Corp | 内部電圧検出回路、および基板電圧検出回路 |
JP3519547B2 (ja) * | 1996-06-24 | 2004-04-19 | 株式会社東芝 | 中間電圧発生回路及びこれを有する不揮発性半導体メモリ |
KR980011409A (ko) | 1996-07-29 | 1998-04-30 | 김광호 | 싱크로너스 디램의 내부 전원전압 발생기 |
KR19980011409U (ko) | 1996-08-20 | 1998-05-25 | 박병재 | 전자제어유닛 노이즈 방지 회로 |
KR100224669B1 (ko) * | 1996-12-10 | 1999-10-15 | 윤종용 | 내부 전원 전압 발생기 회로 |
JP3450629B2 (ja) * | 1997-02-26 | 2003-09-29 | 株式会社東芝 | 負電圧検知回路及び不揮発性半導体記憶装置 |
KR100432973B1 (ko) | 1997-05-24 | 2004-07-16 | 삼성전자주식회사 | 반도체 메모리 장치의 내부 전원 전압 발생 회로 |
JP4017248B2 (ja) * | 1998-04-10 | 2007-12-05 | 株式会社日立製作所 | 半導体装置 |
JP4274597B2 (ja) * | 1998-05-29 | 2009-06-10 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
JP3262103B2 (ja) * | 1999-06-07 | 2002-03-04 | 日本電気株式会社 | 内部電源回路を有する半導体装置 |
JP2001006357A (ja) | 1999-06-23 | 2001-01-12 | Hitachi Ltd | 半導体集積回路装置 |
KR100323981B1 (ko) * | 1999-09-01 | 2002-02-16 | 윤종용 | 반도체 메모리 장치의 내부전원전압 발생회로 |
JP4804609B2 (ja) * | 2000-02-16 | 2011-11-02 | 富士通セミコンダクター株式会社 | セルアレイ電源の上昇を防止したメモリ回路 |
JP4707244B2 (ja) * | 2000-03-30 | 2011-06-22 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置および半導体装置 |
JP2002042467A (ja) * | 2000-07-21 | 2002-02-08 | Mitsubishi Electric Corp | 電圧降圧回路およびそれを備える半導体集積回路装置 |
JP4152094B2 (ja) * | 2001-09-03 | 2008-09-17 | エルピーダメモリ株式会社 | 半導体記憶装置の制御方法及び半導体記憶装置 |
JP2003168290A (ja) * | 2001-11-29 | 2003-06-13 | Fujitsu Ltd | 電源回路及び半導体装置 |
KR100560822B1 (ko) * | 2004-09-02 | 2006-03-13 | 삼성전자주식회사 | 리플-프리 내부 전압을 발생하는 반도체 장치 |
KR100818105B1 (ko) * | 2006-12-27 | 2008-03-31 | 주식회사 하이닉스반도체 | 내부 전압 발생 회로 |
-
2008
- 2008-10-22 KR KR1020080103833A patent/KR101450255B1/ko active Active
-
2009
- 2009-10-19 US US12/581,186 patent/US8120971B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0185187B1 (ko) * | 1992-08-21 | 1999-04-15 | 사또오 후미오 | 반도체 장치 |
KR960027316A (ko) * | 1994-12-28 | 1996-07-22 | 김광호 | 승압레벨이 조절가능한 데이타 출력버퍼 |
KR19980018101A (ko) * | 1996-08-02 | 1998-06-05 | 사와무라 시꼬 | 내부전원회로 |
KR20080075416A (ko) * | 2007-02-12 | 2008-08-18 | 주식회사 하이닉스반도체 | 반도체 집적 회로의 내부 전압 발생 회로 |
Also Published As
Publication number | Publication date |
---|---|
US20100097867A1 (en) | 2010-04-22 |
US8120971B2 (en) | 2012-02-21 |
KR20080098572A (ko) | 2008-11-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9983605B2 (en) | Voltage regulator for suppressing overshoot and undershoot and devices including the same | |
US6041012A (en) | Semiconductor integrated circuit device having a booster circuit and a storage device | |
US8125846B2 (en) | Internal voltage generating circuit of semiconductor memory device | |
US20060017496A1 (en) | Step-down power supply | |
KR100792370B1 (ko) | 내부전압 발생 장치 | |
CN112148053B (zh) | 生成参考电压的电路和方法以及参考电压发生器 | |
KR100549947B1 (ko) | 집적회로용 기준전압 발생회로 | |
CN105786072B (zh) | 低压差稳压器、稳压装置及其驱动方法 | |
US8194476B2 (en) | Semiconductor memory device and method for operating the same | |
US20080061749A1 (en) | Power supply step-down circuit and semiconductor device | |
TW200522066A (en) | Internal voltage generating circuit in semiconductor memory device | |
US7099223B2 (en) | Semiconductor memory device | |
KR101450255B1 (ko) | 반도체 메모리 장치의 내부 전원 전압 발생 회로 | |
KR19990029191A (ko) | 저전압 동작 특성이 개선된 반도체 집적 회로 장치 | |
US9323260B2 (en) | Internal voltage generation circuits and semiconductor devices including the same | |
KR20120103001A (ko) | 파워 온 리셋 회로 및 그것을 포함하는 전자 장치 | |
US20080093931A1 (en) | Power supply voltage generating circuit and semiconductor integrated circuit device | |
KR100825021B1 (ko) | 내부전압 생성기 | |
KR100554840B1 (ko) | 파워 업 신호 발생 회로 | |
JP4934396B2 (ja) | 半導体集積回路装置 | |
KR100585144B1 (ko) | 차아지 펌핑 효율을 유지하는 승압 전압 발생 회로 | |
US7772719B2 (en) | Threshold voltage control circuit and internal voltage generation circuit having the same | |
CN108962308B (zh) | 半导体集成电路装置及半导体装置 | |
US8330533B2 (en) | Semiconductor device and operating method thereof | |
KR100316053B1 (ko) | 고전위 발생장치의 Vpp 레벨 감지기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20081022 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20130213 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20081022 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20140129 Patent event code: PE09021S01D |
|
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20140811 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20141006 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20141007 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20171010 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20180927 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20180927 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20190930 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20200929 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20210929 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20220927 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20240925 Start annual number: 11 End annual number: 11 |