KR101292111B1 - 열팽창 계수의 국부적 적응을 갖는 헤테로구조를 제조하는 방법 - Google Patents
열팽창 계수의 국부적 적응을 갖는 헤테로구조를 제조하는 방법 Download PDFInfo
- Publication number
- KR101292111B1 KR101292111B1 KR1020117019000A KR20117019000A KR101292111B1 KR 101292111 B1 KR101292111 B1 KR 101292111B1 KR 1020117019000 A KR1020117019000 A KR 1020117019000A KR 20117019000 A KR20117019000 A KR 20117019000A KR 101292111 B1 KR101292111 B1 KR 101292111B1
- Authority
- KR
- South Korea
- Prior art keywords
- thermal expansion
- substrate
- coefficient
- trenches
- substrates
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 19
- 230000006978 adaptation Effects 0.000 title description 2
- 239000000758 substrate Substances 0.000 claims abstract description 137
- 239000000463 material Substances 0.000 claims abstract description 44
- 238000004519 manufacturing process Methods 0.000 claims abstract description 15
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 22
- 239000010703 silicon Substances 0.000 claims description 22
- 229910052710 silicon Inorganic materials 0.000 claims description 21
- 229910052594 sapphire Inorganic materials 0.000 claims description 12
- 239000010980 sapphire Substances 0.000 claims description 12
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 claims description 5
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 claims description 5
- 229910052732 germanium Inorganic materials 0.000 claims description 5
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 claims description 5
- 229910001218 Gallium arsenide Inorganic materials 0.000 claims description 4
- 239000005388 borosilicate glass Substances 0.000 claims description 4
- 229910002601 GaN Inorganic materials 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 18
- 238000005498 polishing Methods 0.000 description 7
- 230000007547 defect Effects 0.000 description 5
- 235000012431 wafers Nutrition 0.000 description 4
- 238000011049 filling Methods 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 238000009832 plasma treatment Methods 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 239000005380 borophosphosilicate glass Substances 0.000 description 2
- 238000004140 cleaning Methods 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 230000005693 optoelectronics Effects 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- WGTYBPLFGIVFAS-UHFFFAOYSA-M tetramethylammonium hydroxide Chemical compound [OH-].C[N+](C)(C)C WGTYBPLFGIVFAS-UHFFFAOYSA-M 0.000 description 2
- 238000007669 thermal treatment Methods 0.000 description 2
- 229910017214 AsGa Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 238000005411 Van der Waals force Methods 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000003486 chemical etching Methods 0.000 description 1
- 239000000356 contaminant Substances 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000032798 delamination Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000005201 scrubbing Methods 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/20—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
- H01L21/2003—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate
- H01L21/2007—Bonding of semiconductor wafers to insulating substrates or to semiconducting substrates using an intermediate insulating layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/20—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Micromachines (AREA)
- Recrystallisation Techniques (AREA)
- Ceramic Products (AREA)
Abstract
Description
도 1a 내지 도 1f는 본 발명을 채용하는 헤테로구조의 제조를 보이는 개략도들이고,
도 2는 도 1a 내지 도 1f에 도시된 헤테로구조의 제조 중 실행되는 단계들의 흐름도이고,
도 3은 본 발명의 실시예에서 기판의 접합면에서의 트렌치들의 다른 구성을 나타낸 도면이다.
Claims (12)
- 제 1 열팽창 계수를 가진 적어도 하나의 제 1 기판(110)을 제 2 열팽창 계수를 가진 제 2 기판(120) 위에 접합하는 단계를 포함하고, 상기 제 1 열팽창 계수는 상기 제 2 열팽창 계수와 상이한, 헤테로구조(200)를 제조하는 방법에 있어서,
접합 이전에, 트렌치들(111)은 상기 적어도 하나의 기판(110)의 접합면(110a)으로부터 상기 2개의 기판들 중 적어도 하나에 형성되고, 상기 트렌치들(111)은 상기 제 1 열팽창 계수와 상기 제 2 열팽창 계수 사이에 있는 제 3 열팽창 계수를 가진 재료(130)로 충전되며,
컴포넌트들(114)은 상기 제 1 및 제 2 기판들(110, 120) 중 적어도 하나 위에 형성되며,
상기 트렌치들(111)은 상기 컴포넌트들(114)의 위치결정의 함수로서 결정되는 상기 제 2 기판(120)의 희생 부분들에 제조되는 것을 특징으로 하는, 헤테로구조 제조 방법. - 제 1 항에 있어서,
상기 제 1 기판(110)은 적어도 실리콘, 게르마늄, 갈륨 비소 및 갈륨 질화물로부터 선택되는 재료로 형성되고 상기 제 2 기판(120)은 적어도 사파이어, 붕규산 유리, 및 실리콘으로부터 선택되는 재료로 형성되는 것을 특징으로 하는, 헤테로구조 제조 방법. - 제 1 항 또는 제 2 항에 있어서,
트렌치들은 상기 제 1 및 상기 제 2 기판들(110, 120) 모두에 이들의 접합면으로부터 제조되고, 상기 트렌치들은 상기 제 3 열팽창 계수를 가진 상기 재료(130)로 충전되는 것을 특징으로 하는, 헤테로구조 제조 방법. - 제 3 항에 있어서,
상기 제 1 기판(110)에 형성된 상기 트렌치들(111)은 상기 2개의 기판들이 접합될 때 상기 제 2 기판(120)에 형성되는 상기 트렌치들과 정렬되는 것을 특징으로 하는, 헤테로구조 제조 방법. - 삭제
- 삭제
- 제 2 열팽창 계수를 가지는 제 2 기판(120)에 접합된 제 1 열팽창 계수를 가지는 적어도 하나의 제 1 기판(110)을 포함하고, 상기 제 1 열팽창 계수는 상기 제 2 열팽창 계수와 상이한 헤테로구조(200)에 있어서,
상기 2개의 기판들(110) 중 적어도 하나는 다른 기판(120)과의 접합면(110a)에 트렌치들을 구비하고, 상기 트렌치들(111)은 상기 제 1 열팽창 계수와 상기 제 2 열팽창 계수 사이에 있는 제 3 열팽창 계수를 가지는 재료(130)를 포함하며,
상기 제 1 및 제 2 기판들(110, 120) 중 적어도 하나는 컴포넌트들(114)을 구비하며,
상기 트렌치들(111)은 상기 컴포넌트들(114)의 위치결정의 함수로서 결정되는 층의 희생 부분들에 제조되는 것을 특징으로 하는, 헤테로구조. - 제 7 항에 있어서,
상기 제 1 기판(110)은 적어도 실리콘, 게르마늄, 갈륨 비소 및 갈륨 질화물로부터 선택되는 재료로 형성되고 상기 제 2 기판(120)은 적어도 사파이어, 붕규산 유리 및 실리콘으로부터 선택되는 재료로 형성되는 것을 특징으로 하는, 헤테로구조, - 제 7 항 또는 제 8 항에 있어서,
상기 제 1 및 제 2 기판들(110, 120) 모두는 이들의 접합면들에 각각의 트렌치들을 구비하고, 상기 트렌치들은 상기 제 3 열팽창 계수를 가지는 상기 재료를 포함하는 것을 특징으로 하는, 헤테로구조. - 제 9 항에 있어서,
상기 제 1 기판(110)의 상기 트렌치들(111)은 상기 제 2 기판(120)의 상기 트렌치들과 정렬되는 것을 특징으로 하는, 헤테로구조. - 삭제
- 삭제
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0951452A FR2942911B1 (fr) | 2009-03-09 | 2009-03-09 | Procede de realisation d'une heterostructure avec adaptation locale de coefficient de dilatation thermique |
FR0951452 | 2009-03-09 | ||
PCT/EP2009/067919 WO2010102686A1 (en) | 2009-03-09 | 2009-12-24 | A method of producing a heterostructure with local adaptation of the thermal expansion coefficient |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110105860A KR20110105860A (ko) | 2011-09-27 |
KR101292111B1 true KR101292111B1 (ko) | 2013-08-09 |
Family
ID=40940589
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020117019000A Expired - Fee Related KR101292111B1 (ko) | 2009-03-09 | 2009-12-24 | 열팽창 계수의 국부적 적응을 갖는 헤테로구조를 제조하는 방법 |
Country Status (8)
Country | Link |
---|---|
US (1) | US8754505B2 (ko) |
EP (1) | EP2406818A1 (ko) |
JP (1) | JP5462289B2 (ko) |
KR (1) | KR101292111B1 (ko) |
CN (1) | CN102341900B (ko) |
FR (1) | FR2942911B1 (ko) |
SG (1) | SG173490A1 (ko) |
WO (1) | WO2010102686A1 (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2600400A4 (en) * | 2010-07-30 | 2015-03-18 | Kyocera Corp | COMPOSITE SUBSTRATE, ELECTRONIC COMPONENT, METHOD FOR PRODUCING THE COMPOSITE COMPOSITE AND METHOD FOR PRODUCING THE ELECTRONIC COMPONENT |
KR102020001B1 (ko) | 2011-10-21 | 2019-09-09 | 루미리즈 홀딩 비.브이. | 슬롯을 낸 기판들을 사용한 저 뒤틀림의 웨이퍼 접합 |
US9917004B2 (en) | 2012-10-12 | 2018-03-13 | Sumitomo Electric Industries, Ltd. | Group III nitride composite substrate and method for manufacturing the same, and method for manufacturing group III nitride semiconductor device |
JP6322890B2 (ja) * | 2013-02-18 | 2018-05-16 | 住友電気工業株式会社 | Iii族窒化物複合基板およびその製造方法、ならびにiii族窒化物半導体デバイスの製造方法 |
CN104995713A (zh) | 2013-02-18 | 2015-10-21 | 住友电气工业株式会社 | Iii族氮化物复合衬底及其制造方法,层叠的iii族氮化物复合衬底,以及iii族氮化物半导体器件及其制造方法 |
FR3011383B1 (fr) * | 2013-09-30 | 2017-05-26 | Commissariat Energie Atomique | Procede de fabrication de dispositifs optoelectroniques a diodes electroluminescentes |
WO2015197195A1 (de) * | 2014-06-26 | 2015-12-30 | Jenoptik Optical Systems Gmbh | Verfahren zur herstellung eines optischen elementes mit mikrooptischen strukturen, anordnung und membraneinheit |
FR3037443B1 (fr) * | 2015-06-12 | 2018-07-13 | Soitec | Heterostructure et methode de fabrication |
FR3039003B1 (fr) * | 2015-07-17 | 2017-07-28 | Soitec Silicon On Insulator | Procede de fabrication d'un substrat |
FR3042647B1 (fr) * | 2015-10-20 | 2017-12-01 | Soitec Silicon On Insulator | Structure composite et procede de fabrication associe |
FR3045207B1 (fr) | 2015-12-15 | 2018-02-02 | Commissariat A L'energie Atomique Et Aux Energies Alternatives | Compensation d'une courbure d'arc generee dans une tranche. |
CN111033719B (zh) * | 2017-07-14 | 2023-08-18 | 太阳能爱迪生半导体有限公司 | 绝缘体上半导体结构的制造方法 |
CN110526206A (zh) * | 2019-09-02 | 2019-12-03 | 北京理工大学 | 基于异质复合材料的表面结构色调控方法 |
CN112466804B (zh) * | 2020-11-06 | 2022-11-11 | 中国科学院微电子研究所 | 一种半导体器件的制造方法及半导体器件 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080315336A1 (en) * | 2007-06-20 | 2008-12-25 | New Jersey Institute Of Technology | Method of Assembly Using Array of Programmable Magnets |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0770472B2 (ja) | 1985-02-08 | 1995-07-31 | 株式会社東芝 | 半導体基板の製造方法 |
US5091330A (en) * | 1990-12-28 | 1992-02-25 | Motorola, Inc. | Method of fabricating a dielectric isolated area |
KR930011909B1 (ko) * | 1991-05-16 | 1993-12-22 | 재단법인 한국전자통신연구소 | 단결정 실리콘 기판상에 화합물 반도체층이 형성된 기판의 제조방법 |
US5346848A (en) * | 1993-06-01 | 1994-09-13 | Motorola, Inc. | Method of bonding silicon and III-V semiconductor materials |
US6902987B1 (en) * | 2000-02-16 | 2005-06-07 | Ziptronix, Inc. | Method for low temperature bonding and bonded structure |
JP4556158B2 (ja) * | 2002-10-22 | 2010-10-06 | 株式会社Sumco | 貼り合わせsoi基板の製造方法および半導体装置 |
FR2855650B1 (fr) * | 2003-05-30 | 2006-03-03 | Soitec Silicon On Insulator | Substrats pour systemes contraints et procede de croissance cristalline sur un tel substrat |
FR2856192B1 (fr) * | 2003-06-11 | 2005-07-29 | Soitec Silicon On Insulator | Procede de realisation de structure heterogene et structure obtenue par un tel procede |
FR2857502B1 (fr) | 2003-07-10 | 2006-02-24 | Soitec Silicon On Insulator | Substrats pour systemes contraints |
EP1542275A1 (en) | 2003-12-10 | 2005-06-15 | S.O.I.TEC. Silicon on Insulator Technologies S.A. | A method for improving the quality of a heterostructure |
FR2863771B1 (fr) | 2003-12-10 | 2007-03-02 | Soitec Silicon On Insulator | Procede de traitement d'une tranche multicouche presentant un differentiel de caracteristiques thermiques |
FR2888663B1 (fr) * | 2005-07-13 | 2008-04-18 | Soitec Silicon On Insulator | Procede de diminution de la rugosite d'une couche epaisse d'isolant |
US20080070340A1 (en) * | 2006-09-14 | 2008-03-20 | Nicholas Francis Borrelli | Image sensor using thin-film SOI |
-
2009
- 2009-03-09 FR FR0951452A patent/FR2942911B1/fr not_active Expired - Fee Related
- 2009-12-24 SG SG2011055365A patent/SG173490A1/en unknown
- 2009-12-24 JP JP2011553293A patent/JP5462289B2/ja not_active Expired - Fee Related
- 2009-12-24 WO PCT/EP2009/067919 patent/WO2010102686A1/en active Application Filing
- 2009-12-24 CN CN200980157864.1A patent/CN102341900B/zh active Active
- 2009-12-24 US US13/148,353 patent/US8754505B2/en active Active
- 2009-12-24 KR KR1020117019000A patent/KR101292111B1/ko not_active Expired - Fee Related
- 2009-12-24 EP EP09804133A patent/EP2406818A1/en not_active Withdrawn
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080315336A1 (en) * | 2007-06-20 | 2008-12-25 | New Jersey Institute Of Technology | Method of Assembly Using Array of Programmable Magnets |
Also Published As
Publication number | Publication date |
---|---|
SG173490A1 (en) | 2011-09-29 |
FR2942911B1 (fr) | 2011-05-13 |
WO2010102686A1 (en) | 2010-09-16 |
CN102341900A (zh) | 2012-02-01 |
JP2012519974A (ja) | 2012-08-30 |
US20120018855A1 (en) | 2012-01-26 |
FR2942911A1 (fr) | 2010-09-10 |
CN102341900B (zh) | 2015-05-20 |
KR20110105860A (ko) | 2011-09-27 |
US8754505B2 (en) | 2014-06-17 |
JP5462289B2 (ja) | 2014-04-02 |
EP2406818A1 (en) | 2012-01-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101292111B1 (ko) | 열팽창 계수의 국부적 적응을 갖는 헤테로구조를 제조하는 방법 | |
JP5319764B2 (ja) | 漸進トリミング法 | |
JP5976738B2 (ja) | マイクロテクノロジー構造を製造する方法 | |
JP5197017B2 (ja) | 2枚のウェハのアセンブリによって得られる構造体をトリミングする方法 | |
US9287222B1 (en) | Integrated semiconductor device and method for fabricating the same | |
KR20080084949A (ko) | 상이한 표면 배향을 갖는 soi 활성층 | |
CN102017125A (zh) | 起动分子键合的方法 | |
JP7578762B2 (ja) | 高抵抗率層を含む半導体構造を製作するための方法、および関連する半導体構造 | |
CN102017074A (zh) | 通过分子键合组装晶片的方法 | |
JP2009500819A (ja) | 酸化物もしくは窒化物の薄い結合層を堆積することによる基板の組み立て方法 | |
JP4576381B2 (ja) | 応力が加わる系のための基板アセンブリ | |
KR20120117843A (ko) | 다층 결정질 구조물의 제조 방법 | |
JP2007507874A (ja) | ボンディング層が消滅する間接ボンディング | |
KR100751619B1 (ko) | 화학적 처리에 대한 보호층을 포함하는 구조체 제조방법 | |
WO2011018780A1 (en) | A process for manufacturing a hybrid substrate | |
JP2023519166A (ja) | 積層構造を製造するための方法 | |
KR102568640B1 (ko) | 도너 기판의 잔류물을 제조하는 방법, 그 방법에 의해 제조된 기판 및 그 기판의 사용 | |
KR100248358B1 (ko) | 접합형 soi 기판의 제조 방법 | |
JPH1126573A (ja) | 誘電体分離基板の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0105 | International application |
Patent event date: 20110816 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20121212 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20130605 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20130726 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20130729 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20170710 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20170710 Start annual number: 5 End annual number: 5 |
|
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20210507 |