KR101187639B1 - 집적회로 - Google Patents
집적회로 Download PDFInfo
- Publication number
- KR101187639B1 KR101187639B1 KR1020110017901A KR20110017901A KR101187639B1 KR 101187639 B1 KR101187639 B1 KR 101187639B1 KR 1020110017901 A KR1020110017901 A KR 1020110017901A KR 20110017901 A KR20110017901 A KR 20110017901A KR 101187639 B1 KR101187639 B1 KR 101187639B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- lines
- transmission
- signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 111
- 238000012546 transfer Methods 0.000 claims abstract description 32
- 230000003213 activating effect Effects 0.000 claims abstract description 5
- 238000000034 method Methods 0.000 claims description 30
- 230000004044 response Effects 0.000 claims description 20
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 4
- 125000004122 cyclic group Chemical group 0.000 claims description 2
- 230000004913 activation Effects 0.000 description 19
- 238000006243 chemical reaction Methods 0.000 description 17
- 238000010586 diagram Methods 0.000 description 13
- 230000008569 process Effects 0.000 description 10
- 230000003111 delayed effect Effects 0.000 description 8
- 240000006829 Ficus sundaica Species 0.000 description 6
- 230000001360 synchronised effect Effects 0.000 description 4
- 238000012545 processing Methods 0.000 description 3
- 230000001934 delay Effects 0.000 description 2
- 101100498818 Arabidopsis thaliana DDR4 gene Proteins 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4234—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
- G06F13/4243—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4291—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/12—Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0038—System on Chip
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Dram (AREA)
- Memory System (AREA)
- Static Random-Access Memory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Dc Digital Transmission (AREA)
Abstract
Description
도 2는 클럭(CLK)을 4분주한 전송신호(CK0, CK1, CK2, CK3)를 이용하여 10개의 병렬 데이터를 직렬로 변환되는 과정을 도시한 도면,
도 3은 본 발명의 일시시예에 따른 집적회로의 구성도,
도 4는 펄스신호 생성부(340)와 데이터 유지부(350)의 구성도,
도 5는 버스트 랭스가 10인 경우(제2동작모드) 집적회로의 동작을 설명하기 위한 파형도,
도 6은 버스트 랭스가 8인 경우(제1동작모드) 집적회로의 동작을 설명하기 위한 파형도.
Claims (20)
- 다수의 펄스신호에 의해 정렬된 데이터가 실리는 다수의 데이터 라인;
다수의 전달라인;
관계신호에 의해 정해지는 대응관계에 따라 상기 다수의 데이터 라인의 데이터를 상기 다수의 전달라인으로 전달하는 데이터 전달부;
상기 다수의 전달라인 중에서 다수의 전송신호 중 활성화된 전송신호에 대응하는 전달라인의 데이터를 출력하는 데이터 출력부;
커맨드 인가시 상기 다수의 전송신호 중 하나의 전송신호의 논리값과 레이턴시 값을 이용하여 상기 관계신호를 생성하는 관계신호 생성부; 및
상기 커맨드 인가시 상기 다수의 펄스신호를 순차적으로 활성화하는 펄스신호 생성부
를 포함하는 집적회로.
- 제 1항에 있어서,
상기 다수의 데이터 라인은 다수의 제1타입의 데이터 라인과 하나 이상의 제2타입의 데이터 라인을 포함하고,
상기 다수의 펄스 신호는 상기 다수의 제1타입의 데이터 라인에 대응하는 다수의 제1펄스신호와 상기 하나 이상의 제2타입의 데이터 라인에 대응하는 하나 이상의 제2펄스신호를 포함하는 집적회로.
- 제 2항에 있어서,
상기 집적회로가 상기 커맨드에 응답하여 출력하는 데이터의 개수가 2^N개인 동작모드는 제1동작모드이고, 상기 집적회로가 상기 커맨드에 응답하여 출력하는 데이터의 개수가 2^N개가 아닌 동작모드는 제2동작모드인 집적회로.
- 제 3항에 있어서,
상기 펄스신호 생성부는,
상기 제1동작모드에서는 상기 하나 이상의 제1펄스신호를 순차로 활성화하고 상기 하나 이상의 제2펄스신호는 활성화하지 않으며, 상기 제2동작모드에서는 상기 하나 이상의 제1펄스신호를 순차로 활성화한 후 상기 하나 이상의 제2펄스신호를 순차로 활성화하는 집적회로.
- 제 1항에 있어서,
상기 다수의 데이터 라인에는,
상기 다수의 펄스신호 중 자신에게 대응되는 펄스신호와 상기 데이터 중 자신에게 대응되는 데이터가 앤드 게이트를 통과한 출력이 실리는 집적회로.
- 제 3항에 있어서,
상기 제1동작모드에서는 상기 다수의 제1타입의 데이터 라인에 상기 정렬된 데이터가 실리고 상기 하나 이상의 제2타입의 데이터 라인에는 상기 정렬된 데이터가 실리지 않으며, 상기 제2동작모드에서는 상기 다수의 제1타입의 데이터 라인 및 상기 하나 이상의 제2타입의 데이터 라인 모두에 상기 정렬된 데이터가 실리는 집적회로.
- 제 1항에 있어서,
상기 커맨드는,
데이터의 출력을 수반하는 커맨드이며, 상기 커맨드에 응답하여 출력되는 데이터의 개수에 대응되는 시간마다 인가되는 집적회로.
- 제 1항에 있어서,
상기 다수의 전달라인 중 소정의 전달라인은,
자신에게 전달된 데이터를 소정의 지연 값만큼 지연하는 집적회로. - 제 1항에 있어서,
상기 레이턴시는,
상기 커맨드의 인가시점으로부터 상기 데이터 출력부에서 상기 데이터의 출력이 시작되는 시점까지의 시간인 집적회로.
- 제 3항에 있어서,
상기 다수의 전송신호는 순차로 활성화되며 상기 관계신호 생성부는 상기 다수의 전송신호 중 첫번째로 활성화되는 전송신호의 논리값과 상기 레이턴시의 값을 이용하여 관계신호를 생성하는 집적회로.
- 제 10항에 있어서,
상기 데이터 전달부는,
상기 관계신호가 활성화된 경우 상기 다수의 제1타입의 데이터 라인 중 첫번째 제1타입의 데이터 라인에 실린 데이터를 상기 다수의 전달라인 중 상기 첫번째로 활성화되는 전송신호에 대응되는 전달라인으로 전달하고, 상기 관계신호가 비활성화된 경우 상기 다수의 제1타입이 데이터 라인 중 상기 첫번째 제1타입의 데이터 라인이 아닌 소정의 제1타입의 데이터 라인에 실린 데이터를 상기 다수의 전달라인 중 상기 첫번째로 활성화되는 전송신호에 대응되는 전달라인으로 전달하는 집적회로.
- 제 3항에 있어서,
상기 제1동작모드에서는 상기 다수의 전달라인에 상기 제2타입의 데이터 라인의 데이터는 전달되지 않고, 상기 제2동작모드에서는 상기 다수의 전달라인 중 상기 관계신호에 의해 선택된 하나 이상의 전달라인에 상기 제1타입의 데이터 라인의 데이터가 전달된 후에 상기 제2타입의 데이터라 라인의 데이터가 전달되는 집적회로.
- 제 2항에 있어서,
상기 하나 이상의 제2타입의 데이터 라인에 실린 데이터는 상기 하나 이상의 제1타입의 데이터 라인에 실린 데이터의 오류를 체크한 결과인 CRC(Cyclic Redundancy Check) 데이터인 집적회로.
- 다수의 데이터 라인;
다수의 전달라인;
관계신호에 의해 정해지는 대응관계에 따라 상기 다수의 데이터 라인의 데이터를 상기 다수의 전달라인으로 전달하는 데이터 전달부;
상기 다수의 전달라인 중에서 다수의 전송신호 중 활성화된 전송신호에 대응하는 전달라인의 데이터를 출력하는 데이터 출력부; 및
커맨드 인가시에 상기 다수의 전송신호 중 하나의 전송신호의 논리값과 레이턴시 값을 이용하여 상기 관계신호를 생성하는 관계신호 생성부
를 포함하는 집적회로.
- 제 14항에 있어서,
상기 다수의 데이터 라인에는,
상기 다수의 펄스신호 중 자신에게 대응되는 펄스신호와 상기 데이터 중 자신에게 대응되는 데이터가 앤드 게이트를 통과한 출력이 실리는 집적회로.
- 제 14항에 있어서,
상기 커맨드는,
데이터의 출력을 수반하는 커맨드이며, 상기 커맨드에 응답하여 출력되는 데이터의 개수에 대응되는 시간마다 인가되는 집적회로.
- 제 14항에 있어서,
상기 다수의 전달라인 중 소정의 전달라인은,
자신에게 전달된 데이터를 소정의 지연 값만큼 지연하는 집적회로.
- 제 14항에 있어서,
상기 레이턴시는,
상기 커맨드의 인가시점으로부터 상기 데이터 출력부에서 상기 데이터의 출력이 시작되는 시점까지의 시간인 집적회로.
- 제 14항에 있어서,
상기 다수의 전송신호는 순차로 활성화되며 상기 관계신호 생성부는 상기 다수의 전송신호 중 첫번째로 활성화되는 전송신호의 논리값과 상기 레이턴시의 값을 이용하여 관계신호를 생성하는 집적회로.
- 제 19항에 있어서,
상기 관계신호가 활성화된 경우 상기 다수의 데이터 라인 중 첫번째 데이터 라인에 실린 데이터를 상기 다수의 전달라인 중 상기 첫번째로 활성화되는 전송신호에 대응되는 전달라인으로 전달하고, 상기 관계신호가 비활성화된 경우 상기 다수의 데이터 라인 중 상기 첫번째 데이터 라인이 아닌 소정의 데이터 라인에 실린 데이터를 상기 다수의 전달라인 중 상기 첫번째로 활성화되는 전송신호에 대응되는 전달라인으로 전달하는 집적회로.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020110017901A KR101187639B1 (ko) | 2011-02-28 | 2011-02-28 | 집적회로 |
US13/104,417 US8432763B2 (en) | 2011-02-28 | 2011-05-10 | Integrated circuit |
TW100116365A TWI502603B (zh) | 2011-02-28 | 2011-05-10 | 積體電路 |
JP2011134935A JP5677209B2 (ja) | 2011-02-28 | 2011-06-17 | 集積回路 |
CN201110248048.0A CN102650977B (zh) | 2011-02-28 | 2011-08-26 | 集成电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020110017901A KR101187639B1 (ko) | 2011-02-28 | 2011-02-28 | 집적회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20120098147A KR20120098147A (ko) | 2012-09-05 |
KR101187639B1 true KR101187639B1 (ko) | 2012-10-10 |
Family
ID=46692985
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020110017901A Active KR101187639B1 (ko) | 2011-02-28 | 2011-02-28 | 집적회로 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8432763B2 (ko) |
JP (1) | JP5677209B2 (ko) |
KR (1) | KR101187639B1 (ko) |
TW (1) | TWI502603B (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8994419B2 (en) | 2013-08-19 | 2015-03-31 | SK Hynix Inc. | Semiconductor device, semiconductor system including the same, and method for operating the same |
US9190128B2 (en) | 2014-04-15 | 2015-11-17 | SK Hynix Inc. | Semiconductor device |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8164975B2 (en) * | 2009-09-23 | 2012-04-24 | Micron Technology, Inc. | Data capture system and method, and memory controllers and devices |
US11687281B2 (en) * | 2021-03-31 | 2023-06-27 | Advanced Micro Devices, Inc. | DRAM command streak efficiency management |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3476231B2 (ja) * | 1993-01-29 | 2003-12-10 | 三菱電機エンジニアリング株式会社 | 同期型半導体記憶装置および半導体記憶装置 |
JP3577119B2 (ja) * | 1994-11-01 | 2004-10-13 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
JP2002216483A (ja) * | 2001-01-18 | 2002-08-02 | Toshiba Corp | 半導体記憶装置 |
JP4768163B2 (ja) * | 2001-08-03 | 2011-09-07 | 富士通セミコンダクター株式会社 | 半導体メモリ |
JP2004164769A (ja) * | 2002-11-14 | 2004-06-10 | Renesas Technology Corp | 半導体記憶装置 |
KR100510512B1 (ko) * | 2002-11-18 | 2005-08-26 | 삼성전자주식회사 | 이중 데이터율 동기식 반도체 장치의 데이터 출력 회로 및그 방법 |
JP4627411B2 (ja) * | 2003-05-20 | 2011-02-09 | ルネサスエレクトロニクス株式会社 | メモリ装置及びメモリのエラー訂正方法 |
DE102004014968B4 (de) * | 2004-03-26 | 2008-09-11 | Qimonda Ag | Integrierte Schaltung mit einem Parallel-Seriell-Umsetzer und Verfahren |
KR100933684B1 (ko) | 2007-12-27 | 2009-12-23 | 주식회사 하이닉스반도체 | 반도체 소자 |
JP5194302B2 (ja) * | 2008-02-20 | 2013-05-08 | ルネサスエレクトロニクス株式会社 | 半導体信号処理装置 |
KR100999875B1 (ko) * | 2008-10-06 | 2010-12-09 | 주식회사 하이닉스반도체 | 버스트길이 제어회로 및 이를 이용한 반도체 메모리 장치 |
KR101027681B1 (ko) | 2009-06-09 | 2011-04-12 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 데이터 정렬 회로 |
-
2011
- 2011-02-28 KR KR1020110017901A patent/KR101187639B1/ko active Active
- 2011-05-10 TW TW100116365A patent/TWI502603B/zh not_active IP Right Cessation
- 2011-05-10 US US13/104,417 patent/US8432763B2/en active Active
- 2011-06-17 JP JP2011134935A patent/JP5677209B2/ja not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8994419B2 (en) | 2013-08-19 | 2015-03-31 | SK Hynix Inc. | Semiconductor device, semiconductor system including the same, and method for operating the same |
US9190128B2 (en) | 2014-04-15 | 2015-11-17 | SK Hynix Inc. | Semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
US8432763B2 (en) | 2013-04-30 |
JP2012181906A (ja) | 2012-09-20 |
CN102650977A (zh) | 2012-08-29 |
JP5677209B2 (ja) | 2015-02-25 |
TW201236019A (en) | 2012-09-01 |
US20120218840A1 (en) | 2012-08-30 |
KR20120098147A (ko) | 2012-09-05 |
TWI502603B (zh) | 2015-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101093000B1 (ko) | 반도체 메모리 장치 및 그 동작 방법 | |
US10699757B2 (en) | DQS-offset and read-RTT-disable edge control | |
USRE49467E1 (en) | Semiconductor memory devices, memory systems including semiconductor memory devices, and operating methods of semiconductor memory devices | |
US7710799B2 (en) | Circuit for generating data strobe in DDR memory device, and method therefor | |
JP5753989B2 (ja) | 複数のメモリデバイスを有するシステムの状態表示 | |
CN104282325B (zh) | 具有读取定时信息的多数据速率存储器 | |
KR102252880B1 (ko) | 반도체 장치 | |
KR20000073449A (ko) | 반도체 메모리 장치의 데이터 입력 회로 및 데이터 입력 방법 | |
US8320205B2 (en) | Semiconductor memory device, semiconductor system including the semiconductor memory device, and method for operating the semiconductor memory device | |
CN116504288A (zh) | 具有输入/输出数据速率对齐的存储器部件 | |
KR20210034219A (ko) | 신호 생성 회로 및 이를 이용하는 반도체 장치 | |
KR101187639B1 (ko) | 집적회로 | |
CN100428359C (zh) | 用于高速输出数据的管线锁存器电路 | |
US8049649B2 (en) | Parallel-to-serial conversion circuit and method thereof | |
CN101425331A (zh) | 时钟控制电路及包括该时钟控制电路的数据对齐电路 | |
JP2008059735A (ja) | 半導体メモリ装置及びその駆動方法 | |
KR101215953B1 (ko) | 버스트 오더 제어회로 | |
WO2019216967A1 (en) | Half-width, double pumped data path | |
CN103117086B (zh) | 半导体存储器件及其操作方法 | |
CN102650977B (zh) | 集成电路 | |
KR20100136860A (ko) | 반도체 메모리 장치 및 이 장치를 구비하는 메모리 시스템 | |
KR20110076673A (ko) | 반도체 메모리 장치 | |
KR20160075058A (ko) | 반도체 메모리 장치 및 그의 동작 방법 | |
TW202341146A (zh) | 半導體裝置、記憶體裝置以及記憶體系統 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20110228 |
|
PA0201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20120829 |
|
PG1501 | Laying open of application | ||
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20120926 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20120927 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20150824 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20150824 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20160822 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20160822 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20170824 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20170824 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20180822 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20180822 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20190826 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20190826 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20200826 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20210825 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20220824 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20240604 Start annual number: 13 End annual number: 13 |