KR101006843B1 - 출력신호를 안정적으로 생성하는 동기화 회로 - Google Patents
출력신호를 안정적으로 생성하는 동기화 회로 Download PDFInfo
- Publication number
- KR101006843B1 KR101006843B1 KR1020040000974A KR20040000974A KR101006843B1 KR 101006843 B1 KR101006843 B1 KR 101006843B1 KR 1020040000974 A KR1020040000974 A KR 1020040000974A KR 20040000974 A KR20040000974 A KR 20040000974A KR 101006843 B1 KR101006843 B1 KR 101006843B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- clock
- input
- transition
- flip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61F—FILTERS IMPLANTABLE INTO BLOOD VESSELS; PROSTHESES; DEVICES PROVIDING PATENCY TO, OR PREVENTING COLLAPSING OF, TUBULAR STRUCTURES OF THE BODY, e.g. STENTS; ORTHOPAEDIC, NURSING OR CONTRACEPTIVE DEVICES; FOMENTATION; TREATMENT OR PROTECTION OF EYES OR EARS; BANDAGES, DRESSINGS OR ABSORBENT PADS; FIRST-AID KITS
- A61F13/00—Bandages or dressings; Absorbent pads
- A61F13/15—Absorbent pads, e.g. sanitary towels, swabs or tampons for external or internal application to the body; Supporting or fastening means therefor; Tampon applicators
- A61F13/38—Swabs having a stick-type handle, e.g. cotton tips
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/0045—Correction by a latch cascade
Landscapes
- Engineering & Computer Science (AREA)
- Health & Medical Sciences (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Life Sciences & Earth Sciences (AREA)
- Biomedical Technology (AREA)
- Heart & Thoracic Surgery (AREA)
- Vascular Medicine (AREA)
- Epidemiology (AREA)
- Animal Behavior & Ethology (AREA)
- General Health & Medical Sciences (AREA)
- Public Health (AREA)
- Veterinary Medicine (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Description
Claims (20)
- 동기화 회로에 있어서:제 1 클럭의 천이에 동기된 입력신호와;상기 입력신호를 받아들여서 제 1 신호를 발생하는, 상기 발생된 제 1 신호가 제 2 클럭의 천이에 동기될 수 있도록 상기 제 1 신호를 저장하는, 그리고 제 3 신호를 피드백 받아서 상기 제 1 신호를 초기화하는 입력장치와;상기 제 1 신호를 받아들여서 상기 제 2 클럭의 천이에 동기되어 제 2 신호를 내보내는 제 1 플립플롭과;상기 제 2 신호를 받아들여서 상기 제 2 클럭의 천이에 동기되어 상기 제 3 신호를 내보내는 제 2 플립플롭과; 그리고상기 제 2 신호와 상기 제 3 신호를 받아들여서 출력신호를 생성하는 펄스 생성기를 포함하는 것을 특징으로 하는 동기화 회로.
- 제 1 항에 있어서,상기 제 1 클럭은, 상기 제 2 클럭보다 주파수가 높은 것을 특징으로 하는 동기화 회로.
- 제 1 항에 있어서,상기 입력장치는,상기 입력신호를 받아들여서 셋신호를 내보내거나, 상기 제 3 신호를 피드백 받아서 리셋신호를 내보내거나, 또는 상기 제 1 신호를 피드백 받아서 유지신호를 내보내는 입력신호 처리기와; 그리고상기 셋신호를 받아들여서 상기 제 1 클럭의 천이에 동기되어 상기 제 1 신호를 발생하는, 상기 유지신호를 받아들여서 상기 제 1 신호가 제 2 클럭의 천이에 동기될 수 있도록 상기 제 1 신호를 저장하는, 그리고 상기 리셋신호를 받아들여서 상기 제 1 클럭의 천이에 동기되어 상기 제 1 신호를 초기화하는 제 3 플립플롭을 포함하는 것을 특징으로 하는 동기화 회로.
- 제 3 항에 있어서,상기 입력신호 처리기는,상기 제 3 신호의 제어에 따라 데이타 '0'를 선택하여 상기 리셋신호를 발생하는 제 1 멀티플렉서와; 그리고상기 입력신호의 제어에 따라 데이타 '1'를 선택하여 상기 셋신호를 발생하는 제 2 멀티플렉서를 포함하는 것을 특징으로 하는 동기화 회로.
- 제 4 항에 있어서,상기 입력신호 처리기는, 상기 입력신호와 상기 제 3 신호를 동시에 입력받으면 상기 셋신호를 발생하는 것을 특징으로 하는 동기화 회로.
- 제 4 항에 있어서,상기 입력신호 처리기는, 상기 입력신호 및 상기 제 3 신호의 입력이 없으면 상기 제 1 신호를 피드백 받아서 상기 유지신호를 발생하는 것을 특징으로 하는 동기화 회로.
- 동기화 회로에 있어서:제 1 클럭의 천이에 동기된 입력신호와;제 4 신호를 피드백 받아서 상기 제 1 클럭의 천이에 동기되어 제 1 신호를 내보내는 제 1 플립플롭과;상기 입력신호를 받아들여서 제 2 신호를 발생하는, 상기 제 2 신호가 제 2 클럭의 천이에 동기될 수 있도록 상기 제 2 신호를 저장하는, 그리고 상기 제 1 신호를 받아들여서 상기 제 2 신호를 초기화하는 입력장치와;상기 제 2 신호를 받아들여서 상기 제 2 클럭의 천이에 동기되어 제 3 신호를 내보내는 제 2 플립플롭과;상기 제 3 신호를 받아들여서 상기 제 2 클럭의 천이에 동기되어 상기 제 4 신호를 내보내는 제 3 플립플롭과; 그리고상기 제 3 신호 및 상기 제 4 신호를 받아들여서 출력신호를 생성하는 펄스 생성기를 포함하는 것을 특징으로 하는 동기화 회로.
- 청구항 8은(는) 설정등록료 납부시 포기되었습니다.제 7 항에 있어서,상기 제 1 클럭은, 상기 제 2 클럭보다 주파수가 높은 것을 특징으로 하는 동기화 회로.
- 제 7 항에 있어서,상기 입력장치는,상기 입력신호를 받아들여서 셋신호를 내보내거나, 상기 제 1 신호를 받아들여서 리셋신호를 내보내거나, 또는 상기 제 2 신호를 피드백 받아서 유지신호를 내보내는 입력신호 처리기와; 그리고상기 셋신호를 받아들여서 상기 제 1 클럭의 천이에 동기되어 상기 제 2 신호를 발생하는, 상기 유지신호를 받아들여서 상기 제 2 신호가 제 2 클럭의 천이에 동기될 수 있도록 상기 제 2 신호를 저장하는, 그리고 상기 리셋신호를 받아들여서 상기 제 1 클럭의 천이에 동기되어 상기 제 1 신호를 초기화하는 제 4 플립플롭을 포함하는 것을 특징으로 하는 동기화 회로.
- 청구항 10은(는) 설정등록료 납부시 포기되었습니다.제 9 항에 있어서,상기 입력신호 처리기는,상기 제 1 신호의 제어에 따라 데이타 '0'를 선택하여 상기 리셋신호를 발생하는 제 1 멀티플렉서와; 그리고상기 입력신호의 제어에 따라 데이타 '1'를 선택하여 상기 셋신호를 발생하는 제 2 멀티플렉서를 포함하는 것을 특징으로 하는 동기화 회로.
- 청구항 11은(는) 설정등록료 납부시 포기되었습니다.제 10 항에 있어서,상기 입력신호 처리기는, 상기 입력신호와 상기 제 1 신호를 동시에 입력받으면 상기 셋신호를 발생하는 것을 특징으로 하는 동기화 회로.
- 청구항 12은(는) 설정등록료 납부시 포기되었습니다.제 10 항에 있어서,상기 입력신호 처리기는, 상기 입력신호 및 상기 제 1 신호의 입력이 없으면 상기 제 2 신호를 피드백 받아서 상기 유지신호를 발생하는 것을 특징으로 하는 동기화 회로.
- 제 9 항에 있어서,상기 제 1 내지 제 4 플립플롭은, D플립플롭인 것을 특징으로 하는 동기화 회로.
- 동기화 회로에 있어서:제 1 클럭의 천이에 동기된 입력신호와;적어도 하나 이상의 플립플롭들이 직렬로 연결되며, 제 4 신호를 피드백 받아서 상기 제 1 클럭의 천이에 동기되어 제 1 신호를 발생하는 제 1 플립플롭 그룹과;상기 입력신호를 받아들여서 제 2 신호를 발생하는, 상기 제 2 신호가 제 2 클럭의 천이에 동기될 수 있도록 상기 제 2 신호를 저장하는, 그리고 상기 제 1 신호를 받아들여서 상기 제 2 신호를 초기화하는 입력장치와;상기 제 2 신호를 받아들여서 상기 제 2 클럭의 천이에 동기되어 제 3 신호를 내보내는 제 2 플립플롭과;적어도 하나 이상의 플립플롭들이 직렬로 연결되며, 상기 제 3 신호를 받아들여서 상기 제 2 클럭의 천이에 동기되어 제 4 신호를 내보내는 제 3 플립플롭 그룹과; 그리고상기 제 3 신호 및 상기 제 3 플립플롭 그룹에 속한 플립플롭들의 출력단에서 발생되는 신호들을 받아들여서 출력신호를 생성하는 펄스 생성기를 포함하는 것을 특징으로 하는 동기화 회로.
- 청구항 15은(는) 설정등록료 납부시 포기되었습니다.제 14 항에 있어서,상기 제 1 클럭은, 상기 제 2 클럭보다 주파수가 높은 것을 특징으로 하는 동기화 회로.
- 청구항 16은(는) 설정등록료 납부시 포기되었습니다.제 14 항에 있어서,상기 입력장치는,상기 입력신호를 받아들여서 셋신호를 내보내거나, 상기 제 1 신호를 받아들여서 리셋신호를 내보내거나, 또는 상기 제 2 신호를 피드백 받아서 유지신호를 내보내는 입력신호 처리기와; 그리고상기 셋신호를 받아들여서 상기 제 1 클럭의 천이에 동기되어 제 2 신호를 발생하는, 상기 유지신호를 받아들여서 상기 제 2 신호가 제 2 클럭의 천이에 동기될 수 있도록 상기 제 2 신호를 저장하는, 그리고 상기 리셋신호를 받아들여서 상기 제 1 클럭의 천이에 동기되어 상기 제 2 신호를 초기화하는 제 4 플립플롭을 포함하는 것을 특징으로 하는 동기화 회로.
- 청구항 17은(는) 설정등록료 납부시 포기되었습니다.제 16 항에 있어서,상기 입력신호 처리기는,상기 제 1 신호의 제어에 따라 데이타 '0'를 선택하여 상기 리셋신호를 발생하는 제 1 멀티플렉서와; 그리고상기 입력신호의 제어에 따라 데이타 '1'를 선택하여 상기 셋신호를 발생하는 제 2 멀티플렉서를 포함하는 것을 특징으로 하는 동기화 회로.
- 청구항 18은(는) 설정등록료 납부시 포기되었습니다.제 17 항에 있어서,상기 입력신호 처리기는, 상기 입력신호와 상기 제 1 신호를 동시에 입력받으면 상기 셋신호를 발생하는 것을 특징으로 하는 동기화 회로.
- 청구항 19은(는) 설정등록료 납부시 포기되었습니다.제 17 항에 있어서,상기 입력신호 처리기는, 상기 입력신호 및 상기 제 1 신호의 입력이 없으면 상기 제 2 신호를 피드백 받아서 상기 유지신호를 발생하는 것을 특징으로 하는 동 기화 회로.
- 청구항 20은(는) 설정등록료 납부시 포기되었습니다.제 16 항에 있어서,상기 제 1 내지 제 4 플립플롭은, D플립플롭인 것을 특징으로 하는 동기화 회로.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040000974A KR101006843B1 (ko) | 2004-01-07 | 2004-01-07 | 출력신호를 안정적으로 생성하는 동기화 회로 |
US10/968,507 US7555083B2 (en) | 2004-01-07 | 2004-10-19 | Synchronizing circuit for stably generating an output signal |
JP2004366763A JP4588435B2 (ja) | 2004-01-07 | 2004-12-17 | 出力信号を安定して生成する同期化回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040000974A KR101006843B1 (ko) | 2004-01-07 | 2004-01-07 | 출력신호를 안정적으로 생성하는 동기화 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050072619A KR20050072619A (ko) | 2005-07-12 |
KR101006843B1 true KR101006843B1 (ko) | 2011-01-14 |
Family
ID=34617443
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040000974A Expired - Fee Related KR101006843B1 (ko) | 2004-01-07 | 2004-01-07 | 출력신호를 안정적으로 생성하는 동기화 회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7555083B2 (ko) |
JP (1) | JP4588435B2 (ko) |
KR (1) | KR101006843B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180031151A (ko) * | 2016-09-19 | 2018-03-28 | 주식회사 아이닉스 | 글리치 프리 클록 멀티플렉서 및 그 멀티플렉서를 사용한 클록 신호를 선택하는 방법 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105446445B (zh) * | 2007-10-11 | 2020-12-01 | 瑞昱半导体股份有限公司 | 数字电路的重置方法及信号产生装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100223026B1 (ko) | 1996-10-17 | 1999-10-01 | 정선종 | 동기화 회로 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60100820A (ja) * | 1983-11-08 | 1985-06-04 | Fujitsu Ltd | 単安定マルチバイブレ−タ |
JPH0241018A (ja) * | 1988-07-30 | 1990-02-09 | Sharp Corp | パルス遅延回路 |
JPH02121518A (ja) * | 1988-10-31 | 1990-05-09 | Seiko Epson Corp | ワンショット回路 |
JPH04371016A (ja) * | 1991-06-20 | 1992-12-24 | Fujitsu Ltd | パルス幅補正回路 |
US5467464A (en) * | 1993-03-09 | 1995-11-14 | Apple Computer, Inc. | Adaptive clock skew and duty cycle compensation for a serial data bus |
JPH08111675A (ja) * | 1994-10-07 | 1996-04-30 | Mitsubishi Denki Eng Kk | 同期回路 |
US5867409A (en) * | 1995-03-09 | 1999-02-02 | Kabushiki Kaisha Toshiba | Linear feedback shift register |
JPH09148892A (ja) * | 1995-11-27 | 1997-06-06 | Ando Electric Co Ltd | モノステーブルマルチバイブレータ回路 |
JPH09246926A (ja) * | 1996-03-05 | 1997-09-19 | Matsushita Electric Ind Co Ltd | パルス発生装置 |
JP3557612B2 (ja) * | 2000-12-05 | 2004-08-25 | 日本電気株式会社 | 低レーテンシ高速伝送システム |
-
2004
- 2004-01-07 KR KR1020040000974A patent/KR101006843B1/ko not_active Expired - Fee Related
- 2004-10-19 US US10/968,507 patent/US7555083B2/en not_active Expired - Fee Related
- 2004-12-17 JP JP2004366763A patent/JP4588435B2/ja not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100223026B1 (ko) | 1996-10-17 | 1999-10-01 | 정선종 | 동기화 회로 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180031151A (ko) * | 2016-09-19 | 2018-03-28 | 주식회사 아이닉스 | 글리치 프리 클록 멀티플렉서 및 그 멀티플렉서를 사용한 클록 신호를 선택하는 방법 |
KR101887757B1 (ko) * | 2016-09-19 | 2018-09-10 | 주식회사 아이닉스 | 글리치 프리 클록 멀티플렉서 및 그 멀티플렉서를 사용한 클록 신호를 선택하는 방법 |
Also Published As
Publication number | Publication date |
---|---|
JP2005198272A (ja) | 2005-07-21 |
KR20050072619A (ko) | 2005-07-12 |
US20050147195A1 (en) | 2005-07-07 |
JP4588435B2 (ja) | 2010-12-01 |
US7555083B2 (en) | 2009-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100522627B1 (ko) | 클록제어회로 | |
US6731142B1 (en) | Circuit for providing clock signals with low skew | |
US7734944B2 (en) | Mechanism for windaging of a double rate driver | |
US7702945B2 (en) | Semiconductor device and communication control method | |
US7180336B2 (en) | Glitch-free clock switching apparatus | |
JP4758311B2 (ja) | 非同期データ保持回路 | |
US7007186B1 (en) | Systems and methods for synchronizing a signal across multiple clock domains in an integrated circuit | |
KR20080101495A (ko) | 클럭 스위칭 회로 | |
US7260166B2 (en) | Systems for synchronizing resets in multi-clock frequency applications | |
JP2005157883A (ja) | リセット回路 | |
JP7031936B2 (ja) | メタステーブル回避型同期化回路およびメタステーブル回避方法 | |
JP2009080634A (ja) | リセットクロック制御回路 | |
KR101006843B1 (ko) | 출력신호를 안정적으로 생성하는 동기화 회로 | |
JP2007263756A (ja) | スキャンテスト用フリップフロップ | |
CN114637369B (zh) | 数据延迟补偿器电路 | |
EP1601131A1 (en) | Asynchronous multi-clock system | |
JP2006072777A (ja) | 半導体論理回路におけるクロック分配回路およびその方法 | |
KR20060131743A (ko) | 주파수 분할기 및 전자 장치 | |
JP3039441B2 (ja) | 異クロック間同期エッジ検出方法および異クロック間同期エッジ検出方式 | |
US11545987B1 (en) | Traversing a variable delay line in a deterministic number of clock cycles | |
JP5286686B2 (ja) | クロック乗換回路 | |
JP5900053B2 (ja) | クロック切替回路 | |
JP2003216271A (ja) | 半導体集積回路 | |
JP2016127602A (ja) | クロック生成装置 | |
US6777989B2 (en) | Generation of synchronized clocks to multiple locations in a system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
PN2301 | Change of applicant |
St.27 status event code: A-3-3-R10-R13-asn-PN2301 St.27 status event code: A-3-3-R10-R11-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-3-3-R10-R13-asn-PN2301 St.27 status event code: A-3-3-R10-R11-asn-PN2301 |
|
A201 | Request for examination | ||
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
E13-X000 | Pre-grant limitation requested |
St.27 status event code: A-2-3-E10-E13-lim-X000 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
FPAY | Annual fee payment |
Payment date: 20140103 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20141231 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20160104 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20160104 |