KR100924775B1 - 동기 신호 보상 장치 및 방법 - Google Patents
동기 신호 보상 장치 및 방법 Download PDFInfo
- Publication number
- KR100924775B1 KR100924775B1 KR1020030023222A KR20030023222A KR100924775B1 KR 100924775 B1 KR100924775 B1 KR 100924775B1 KR 1020030023222 A KR1020030023222 A KR 1020030023222A KR 20030023222 A KR20030023222 A KR 20030023222A KR 100924775 B1 KR100924775 B1 KR 100924775B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- msk
- detection signal
- synchronization
- generating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/165—Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
- G01R19/16504—Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the components employed
- G01R19/16523—Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the components employed using diodes, e.g. Zener diodes
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R13/00—Arrangements for displaying electric variables or waveforms
- G01R13/02—Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form
- G01R13/0218—Circuits therefor
- G01R13/0227—Controlling the intensity or colour of the display
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
Description
Claims (21)
- 소정의 신호에 대하여 정보 기록 구간을 검출하고, 상기 검출된 정보 기록 구간을 하이 구간으로 하는 정보 검출 신호를 생성하는 정보 기록 구간 검출부; 및상기 정보 검출 신호의 하이 구간의 특성을 추출하고, 상기 추출된 특성이 정상적인 시점에서의 정보 검출 신호를 기준으로 윈도우 신호를 생성하고, 상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 있고 상기 추출된 특성이 정상적인 시점에서는 상기 정상적인 시점에서의 정보 검출 신호를 기준으로 동기 신호를 생성하고, 상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 있고 상기 추출된 특성이 비정상적인 시점에서는 상기 비정상적인 시 점 직전의 정상적인 시점에서의 정보 검출 신호를 기준으로 하이 구간의 길이가 일정한 동기 신호를 생성하는 동기 신호 보상/생성부를 포함하는 것을 특징으로 하는 동기 신호 보상 장치.
- 제 1 항에 있어서, 상기 정보 기록 구간 검출부는아날로그 신호를 디지털 신호로 변환하는 아날로그 디지털 변환부;상기 디지털 신호의 기본 주파수와 동일한 주파수를 갖는 위상 고정 클록 신호를 생성하는 위상 고정 루프 회로; 및상기 디지털 신호의 위상과 상기 위상 고정 클록 신호의 위상을 비교하여, 상기 디지털 신호에 대하여 정보 기록 구간을 검출하고, 상기 검출된 정보 기록 구간을 하이 구간으로 하는 정보 검출 신호를 생성하는 정보 검출 신호 생성부를 포함하는 것을 특징으로 하는 동기 신호 보상 장치.
- 제 1 항에 있어서, 상기 동기 신호 보상/생성부는상기 정보 검출 신호의 하이 구간의 특성을 추출하는 정보 검출 신호 특성 추출부;상기 추출된 특성이 정상적인 시점에서의 정보 검출 신호를 기준으로 동기 클록 신호를 생성하는 동기 클록 신호 생성부;상기 동기 클록 신호를 기준으로 상기 정보 검출 신호의 오차 범위를 포괄하는 윈도우 신호를 생성하는 윈도우 신호 생성부; 및상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 있고 상기 추출된 특성이 정상적인 시점에서는 상기 정상적인 시점에서의 정보 검출 신호를 기준으로 동기 신호를 생성하고, 상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 있고 상기 추출된 특성이 비정상적인 시점에서는 상기 동기 클록 신호를 기준으로 동기 신호를 생성하는 동기 신호 생성부를 포함하는 것을 특징으로 하는 동기 신호 보상 장치.
- 제 3 항에 있어서, 상기 동기 신호 보상/생성부는일정한 주파수를 갖는 기본 동기 클록 신호를 생성하는 기본 동기 클록 신호 생성부; 및상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 없는 일정한 시점마다, 신호 신뢰도 값을 카운트하는 신호 신뢰도 값 카운터를 포함하는 것을 특징으로 하는 동기 신호 보상 장치.
- 제 4 항에 있어서, 상기 동기 신호 생성부는 상기 신호 신뢰도 값 카운터의 카운트가 종료되지 않은 시점에서는 상기 동기 클록 신호를 기준으로 동기 신호를 생성하고, 상기 신호 신뢰도 값 카운터에서의 카운트가 종료된 시점에서는 상기 기본 동기 클록 신호를 기준으로 동기 신호를 생성하는 것을 특징으로 하는 동기 신호 보상 장치.
- MSK 신호에 대하여 정보 기록 구간을 검출하고, 상기 검출된 정보 기록 구간을 하이 구간으로 하는 MSK 검출 신호를 생성하는 MSK 검출부; 및상기 MSK 검출 신호의 하이 구간의 길이를 추출하고, 상기 추출된 길이가 정상적인 시점에서의 MSK 검출 신호를 기준으로 MSK 윈도우 신호를 생성하고, 상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 있고 상기 추출된 길이가 정상적인 시점에서는 상기 정상적인 시점에서의 MSK 검출 신호를 기준으로 MSK 동기 신호를 생성하고, 상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 있고 상기 추출된 특성이 비정상적인 시점에서는 상기 비정상적인 시점 직전의 정상적인 시점에서의 MSK 검출 신호를 기준으로 하이 구간의 길이가 일정한 MSK 동기 신호를 생성하는 MSK 동기 신호 보상/생성부를 포함하는 것을 특징으로 하는 MSK 동기 신호 보상 장치.
- 제 6 항에 있어서, 상기 MSK 검출부는아날로그 MSK 신호를 디지털 MSK 신호로 변환하는 아날로그 디지털 변환부;상기 디지털 MSK 신호의 기본 주파수와 동일한 주파수를 갖는 위상 고정 클록 신호를 생성하는 위상 고정 루프 회로;상기 위상 고정 클록 신호를 소정의 시간만큼 지연시키는 위상 고정 클록 지연부; 및상기 디지털 MSK 신호의 하이 구간 내에서 상기 지연된 위상 고정 클록 신호가 상승하는 시점에서 상승하고, 상기 디지털 MSK 신호의 하이 구간 이후의 로우 구간 내에서 상기 지연된 위상 고정 클록의 신호가 상승하는 시점에서 하강하는 MSK 검출 신호를 생성하는 MSK 검출 신호 생성부를 포함하는 것을 특징으로 하는 MSK 동기 신호 보상 장치.
- 제 6 항에 있어서, 상기 MSK 동기 신호 보상/생성부는상기 MSK 검출 신호의 하이 구간의 길이를 추출하는 MSK 길이 추출부;상기 추출된 길이가 정상적인 시점에서의 MSK 검출 신호의 하이 구간의 하강 에지 이후에서 상승하는 MSK 동기 클록 신호를 생성하는 MSK 동기 클록 신호 생성부;상기 MSK 동기 클록 신호의 하이 구간의 하강 에지 이후에서 상승하고, 상기 추출된 길이보다 긴 길이의 하이 구간을 갖는 MSK 윈도우 신호를 생성하는 MSK 윈도우 신호 생성부; 및상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 있고 상기 추출된 길이가 정상적인 시점에서는 상기 정상적인 시점에서의 MSK 검출 신호의 하이 구간의 하강 에지 이후에서 상승하는 MSK 동기 신호를 생성하고, 상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 있고 상기 추출된 길이가 비정상적인 시점에서는 상기 비정상적인 시점에서는 상기 MSK 동기 클록 신호의 하이 구간의 하강 에지 이후에서 상승하는 MSK 동기 신호를 생성하는 MSK 동기 신호 생성부를 포함하는 것을 특징으로 하는 MSK 동기 신호 보상 장치.
- 제 8 항에 있어서, 상기 MSK 동기 신호 보상/생성부는일정한 주파수를 갖는 기본 MSK 동기 클록을 생성하는 기본 MSK 동기 클록 생성부; 및상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 없는 일정한 시점마다, MSK 신뢰도 값을 카운트하는 MSK 신뢰도 값 카운터를 포함하는 것을 특징으로 하는 동기 신호 보상 장치.
- 제 9 항에 있어서, 상기 MSK 동기 신호 생성부는 상기 MSK 신뢰도 값 카운터의 카운트가 종료되지 않은 시점에서는 상기 MSK 동기 클록 신호의 하이 구간의 하강 에지 이후에서 상승하는 MSK 동기 신호를 생성하고, 상기 MSK 신뢰도 값 카운터에서의 카운트가 종료된 시점에서는 상기 기본 MSK 동기 클록의 하이 구간의 상승 에지 이후에서 상승하는 MSK 동기 신호를 생성하는 것을 특징으로 하는 MSK 동기 신호 보상 장치.
- (a) 소정의 신호에 대하여 정보 기록 구간을 검출하고, 상기 검출된 정보 기록 구간을 하이 구간으로 하는 정보 검출 신호를 생성하는 단계; 및(b) 상기 정보 검출 신호의 하이 구간의 특성을 추출하고, 상기 추출된 특성이 정상적인 시점에서의 정보 검출 신호를 기준으로 윈도우 신호를 생성하고, 상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 있고 상기 추출된 특성이 정상적인 시점에서는 상기 정상적인 시점에서의 정보 검출 신호를 기준 으로 동기 신호를 생성하고, 상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 있고 상기 추출된 특성이 비정상적인 시점에서는 상기 비정상적인 시점 직전의 정상적인 시점에서의 정보 검출 신호를 기준으로 하이 구간의 길이가 일정한 동기 신호를 생성하는 단계를 포함하는 것을 특징으로 하는 동기 신호 보상 방법.
- 제 11 항에 있어서, 상기 (a) 단계는(a1) 아날로그 신호를 디지털 신호로 변환하는 단계;(a2) 상기 디지털 신호의 기본 주파수와 동일한 주파수를 갖는 위상 고정 클록 신호를 생성하는 단계; 및(a3) 상기 디지털 신호의 위상과 상기 위상 고정 클록 신호의 위상을 비교하여, 상기 디지털 신호에 대하여 정보 기록 구간을 검출하고, 상기 검출된 정보 기록 구간을 하이 구간으로 하는 정보 검출 신호를 생성하는 단계를 포함하는 것을 특징으로 하는 동기 신호 보상 방법.
- 제 11 항에 있어서, 상기 (b) 단계는(b1) 상기 정보 검출 신호의 하이 구간의 특성을 추출하는 단계;(b2) 상기 추출된 특성이 정상적인 시점에서의 정보 검출 신호를 기준으로 동기 클록 신호를 생성하는 단계;(b3) 상기 동기 클록 신호를 기준으로 상기 정보 검출 신호의 오차 범위를 포괄하는 윈도우 신호를 생성하는 단계; 및(b4) 상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 있고 상기 추출된 특성이 정상적인 시점에서는 상기 정상적인 시점에서의 정보 검출 신호를 기준으로 동기 신호를 생성하고, 상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 있고 상기 추출된 특성이 비정상적인 시점에서는 상기 동기 클록 신호를 기준으로 동기 신호를 생성하는 단계를 포함하는 것을 특징으로 하는 동기 신호 보상 방법.
- 제 13 항에 있어서, 상기 (b) 단계는(b5) 일정한 주파수를 갖는 기본 동기 클록 신호를 생성하는 단계; 및(b6) 상기 정보 검출 신호와 상기 윈도우 신호의 위상 차이가 오차 범위 내에 없는 일정한 시점마다, 신호 신뢰도 값을 카운트하는 단계를 포함하는 것을 특징으로 하는 동기 신호 보상 방법.
- 제 14 항에 있어서, 상기 (b4) 단계는 상기 (b6) 단계에서의 카운트가 종료되지 않은 시점에서는 상기 동기 클록 신호를 기준으로 동기 신호를 생성하고, 상기 (b6) 단계에서의 카운트가 종료된 시점에서는 상기 기본 동기 클록 신호를 기준으로 동기 신호를 생성하는 것을 특징으로 하는 동기 신호 보상 방법.
- (a) MSK 신호에 대하여 정보 기록 구간을 검출하고, 상기 검출된 정보 기록 구간을 하이 구간으로 하는 MSK 검출 신호를 생성하는 단계; 및(b) 상기 MSK 검출 신호의 하이 구간의 길이를 추출하고, 상기 추출된 길이가 정상적인 시점에서의 MSK 검출 신호를 기준으로 MSK 윈도우 신호를 생성하고, 상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 있고 상기 추출된 길이가 정상적인 시점에서는 상기 정상적인 시점에서의 MSK 검출 신호를 기준으로 MSK 동기 신호를 생성하고, 상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 있고 상기 추출된 특성이 비정상적인 시점에서는 상기 비정상적인 시점 직전의 정상적인 시점에서의 MSK 검출 신호를 기준으로 하이 구간의 길이가 일정한 MSK 동기 신호를 생성하는 단계를 포함하는 것을 특징으로 하는 MSK 동기 신호 보상 방법.
- 제 16 항에 있어서, 상기 (a) 단계는(a1) 아날로그 MSK 신호를 디지털 MSK 신호로 변환하는 단계;(a2) 상기 디지털 MSK 신호의 기본 주파수와 동일한 주파수를 갖는 위상 고정 클록 신호를 생성하는 단계;(a3) 상기 위상 고정 클록 신호를 소정의 시간만큼 지연시키는 단계; 및(a4) 상기 디지털 MSK 신호의 하이 구간 내에서 상기 지연된 위상 고정 클록 신호가 상승하는 시점에서 상승하고, 상기 디지털 MSK 신호의 하이 구간 이후의 로우 구간 내에서 상기 지연된 위상 고정 클록의 신호가 상승하는 시점에서 하강하는 MSK 검출 신호를 생성하는 단계를 포함하는 것을 특징으로 하는 MSK 동기 신호 보 상 방법.
- 제 16 항에 있어서, 상기 (b) 단계는(b1) 상기 MSK 검출 신호의 하이 구간의 길이를 추출하는 단계;(b2) 상기 추출된 길이가 정상적인 시점에서의 MSK 검출 신호의 하이 구간의 하강 에지 이후에서 상승하는 MSK 동기 클록 신호를 생성하는 단계;(b3) 상기 MSK 동기 클록 신호의 하이 구간의 하강 에지 이후에서 상승하고, 상기 추출된 길이보다 긴 길이의 하이 구간을 갖는 MSK 윈도우 신호를 생성하는 단계; 및(b4) 상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 있고 상기 추출된 길이가 정상적인 시점에서는 상기 정상적인 시점에서의 MSK 검출 신호의 하이 구간의 하강 에지 이후에서 상승하는 MSK 동기 신호를 생성하고, 상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 있고 상기 추출된 길이가 비정상적인 시점에서는 상기 MSK 동기 클록 신호의 하이 구간의 하강 에지 이후에서 상승하는 MSK 동기 신호를 생성하는 단계를 포함하는 것을 특징으로 하는 MSK 동기 신호 보상 방법.
- 제 18 항에 있어서, 상기 (b) 단계는(b5) 일정한 주파수를 갖는 기본 MSK 동기 클록을 생성하는 단계; 및(b6) 상기 MSK 검출 신호의 하이 구간이 상기 MSK 윈도우 신호의 하이 구간 내에 없는 일정한 시점마다, MSK 신뢰도 값을 카운트하는 단계를 포함하는 것을 특징으로 하는 동기 신호 보상 방법.
- 제 19 항에 있어서, 상기 (b4) 단계는 상기 (b6) 단계에서의 카운트가 종료되지 않은 시점에서는 상기 MSK 동기 클록 신호의 하이 구간의 하강 에지 이후에서 상승하는 MSK 동기 신호를 생성하고, 상기 (b6) 단계에서의 카운트가 종료된 시점에서는 상기 기본 MSK 동기 클록의 하이 구간의 상승 에지 이후에서 상승하는 MSK 동기 신호를 생성하는 것을 특징으로 하는 MSK 동기 신호 보상 방법.
- 제 11 항 내지 제 20 항 중에 어느 한 항의 방법을 컴퓨터에서 실행시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030023222A KR100924775B1 (ko) | 2003-04-12 | 2003-04-12 | 동기 신호 보상 장치 및 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030023222A KR100924775B1 (ko) | 2003-04-12 | 2003-04-12 | 동기 신호 보상 장치 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040088842A KR20040088842A (ko) | 2004-10-20 |
KR100924775B1 true KR100924775B1 (ko) | 2009-11-05 |
Family
ID=37370503
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030023222A Expired - Fee Related KR100924775B1 (ko) | 2003-04-12 | 2003-04-12 | 동기 신호 보상 장치 및 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100924775B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106886207B (zh) * | 2015-12-16 | 2019-01-25 | 南京南瑞集团公司 | 一种同步检测方法 |
US11092648B2 (en) * | 2019-04-15 | 2021-08-17 | Grammatech, Inc. | Systems and/or methods for anomaly detection and characterization in integrated circuits |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003045028A (ja) | 2001-08-01 | 2003-02-14 | Nec Corp | 同期クロック抽出方法及びデータ記憶装置 |
JP2003085887A (ja) | 2001-09-06 | 2003-03-20 | Teac Corp | 信号処理回路 |
KR20030070276A (ko) * | 2002-02-23 | 2003-08-30 | 삼성전자주식회사 | 광기록매체상의 위상기준신호와 워블 신호 사이의 위상차검출 장치 및 방법 |
-
2003
- 2003-04-12 KR KR1020030023222A patent/KR100924775B1/ko not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003045028A (ja) | 2001-08-01 | 2003-02-14 | Nec Corp | 同期クロック抽出方法及びデータ記憶装置 |
JP2003085887A (ja) | 2001-09-06 | 2003-03-20 | Teac Corp | 信号処理回路 |
KR20030070276A (ko) * | 2002-02-23 | 2003-08-30 | 삼성전자주식회사 | 광기록매체상의 위상기준신호와 워블 신호 사이의 위상차검출 장치 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20040088842A (ko) | 2004-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4077454B2 (ja) | 位相比較回路及びクロックリカバリ回路 | |
US7433277B2 (en) | Wobble demodulator and wobble demodulation method | |
KR100924775B1 (ko) | 동기 신호 보상 장치 및 방법 | |
JP2804755B2 (ja) | Fsk信号復調回路 | |
US6959061B1 (en) | Phase comparator circuit | |
JP2004310958A (ja) | ウォブル復調装置および方法 | |
JP2985957B1 (ja) | 位相比較器及びデジタル式位相同期回路 | |
JP3492713B2 (ja) | タイミング再生装置 | |
JP3628927B2 (ja) | Psk復調装置、psk復調方法及び記録媒体 | |
JP3799357B2 (ja) | 位相周波数同期回路、同期判定回路および光受信器 | |
JP4508961B2 (ja) | シンボル判定装置、シンボル判定装置のシンボル判定方法、シンボル判定プログラム及び記録媒体 | |
CN100429705C (zh) | 检测锯齿摆动信号以再现光盘上记录的信息的方法和设备 | |
KR20040099951A (ko) | 지터 검출장치 및 검출방법 | |
JP4617343B2 (ja) | クロックリカバリ回路 | |
JPH11205297A (ja) | クロック再生回路 | |
JP3134442B2 (ja) | 復調装置 | |
JP2009284461A (ja) | シンボル同期方法及びデジタル復調装置 | |
JP5268578B2 (ja) | Ofdm信号伝送装置及びofdm信号伝送方法 | |
JP3165080B2 (ja) | デジタル復調器 | |
JPH07170179A (ja) | Pllロック検出装置 | |
JPH11331134A (ja) | バイフェーズ符号信号識別装置 | |
JP2748727B2 (ja) | 搬送波同期回路 | |
JPH04105435A (ja) | データ復調装置 | |
JP3793686B2 (ja) | Psk復調装置、psk復調方法及び記録媒体 | |
JP2007142939A (ja) | 復調器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20030412 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20080403 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20030412 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20090527 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20090925 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20091027 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20091028 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |