[go: up one dir, main page]

KR100903278B1 - Manufacturing Method of Semiconductor Device - Google Patents

Manufacturing Method of Semiconductor Device Download PDF

Info

Publication number
KR100903278B1
KR100903278B1 KR1020020067521A KR20020067521A KR100903278B1 KR 100903278 B1 KR100903278 B1 KR 100903278B1 KR 1020020067521 A KR1020020067521 A KR 1020020067521A KR 20020067521 A KR20020067521 A KR 20020067521A KR 100903278 B1 KR100903278 B1 KR 100903278B1
Authority
KR
South Korea
Prior art keywords
semiconductor substrate
oxide film
film
concentration impurity
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1020020067521A
Other languages
Korean (ko)
Other versions
KR20040038530A (en
Inventor
차한섭
Original Assignee
매그나칩 반도체 유한회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매그나칩 반도체 유한회사 filed Critical 매그나칩 반도체 유한회사
Priority to KR1020020067521A priority Critical patent/KR100903278B1/en
Publication of KR20040038530A publication Critical patent/KR20040038530A/en
Application granted granted Critical
Publication of KR100903278B1 publication Critical patent/KR100903278B1/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

본 발명은 반도체 소자의 제조 방법에 관한 것으로, 반도체 기판상의 소정 영역에 이온의 확산 속도가 매우 느린 SiGe막을 SEG에 의해 형성하고, 저농도 불순물 영역을 SiGe막상에 형성함으로써 저농도 불순물 영역의 이온이 SiGe막에 의해 채널 영역으로 확산되는 것을 억제할 수 있어 단채널 효과를 최대한 억제할 수 있는 반도체 소자의 제조 방법이 제시된다.
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for manufacturing a semiconductor device, wherein a SiGe film having a very slow diffusion rate of ions is formed by SEG in a predetermined region on a semiconductor substrate, and a low concentration impurity region is formed on a SiGe film to form ions in a low concentration impurity region. The present invention provides a method for manufacturing a semiconductor device that can suppress diffusion into a channel region and thereby suppress a short channel effect as much as possible.

단채널 효과, SiGe막, SEGShort channel effect, SiGe film, SEG

Description

반도체 소자의 제조 방법{Method of manufacturing a semiconductor device} Method of manufacturing a semiconductor device             

도 1(a) 내지 도 1(c)는 본 발명에 따른 반도체 소자의 제조 방법을 설명하기 위해 순서적으로 도시한 소자의 단면도.
1 (a) to 1 (c) are cross-sectional views of devices sequentially shown to explain a method for manufacturing a semiconductor device according to the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

11 : 반도체 기판 12 : 게이트 산화막11 semiconductor substrate 12 gate oxide film

13 : 폴리실리콘막 14 : 제 1 산화막13: polysilicon film 14: first oxide film

15 : 제 2 산화막 16 : SiGe막15: second oxide film 16: SiGe film

17 : 저농도 불순물 영역 18 : 제 3 산화막17 low concentration impurity region 18 third oxide film

19 : 질화막 20 : 고농도 불순물 영역
19: nitride film 20: high concentration impurity region

본 발명은 반도체 소자의 제조 방법에 관한 것으로, 특히 반도체 기판상의 소정 영역에 이온의 확산 속도가 매우 느린 SiGe막을 SEG에 의해 형성하고, 저농도 불순물 영역을 SiGe막상에 형성함으로써 저농도 불순물 영역의 이온이 SiGe막에 의해 채널 영역으로 확산되는 것을 억제할 수 있어 단채널 효과를 최대한 억제할 수 있는 반도체 소자의 제조 방법에 관한 것이다.
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for manufacturing a semiconductor device, and in particular, a SiGe film having a very slow diffusion rate of ions is formed by SEG in a predetermined region on a semiconductor substrate, and a low concentration impurity region is formed on a SiGe film to form ions in a low concentration impurity region. The present invention relates to a method for manufacturing a semiconductor device which can suppress diffusion into a channel region by a film and can suppress a short channel effect as much as possible.

반도체 소자의 집적도가 향상될수록 소오스와 드레인의 거리가 짧아지게 되고, 이에 따라 단채널 효과(short channel effect)가 발생하게 된다. 이러한 단채널 효과로 인하여 소자의 문턱 전압이 급격하게 감소하거나 오프 전류(off current)가 증가하게 되어 소자의 신뢰성을 저하시키게 될 뿐만 아니라 고집적화에 장애로 작용하게 된다.As the degree of integration of the semiconductor device is improved, the distance between the source and the drain becomes shorter, thereby causing a short channel effect. Due to such a short channel effect, the threshold voltage of the device is drastically reduced or the off current is increased, thereby degrading the reliability of the device and acting as a barrier to high integration.

단채널 효과를 방지하기 위해 LDD 구조의 접합 영역을 형성하기 위한 저농도 불순물 영역에 주입된 이온들이 채널 영역으로 확산되는 것을 방지하는 노력이 시행되고 있다. 이러한 노력의 일환으로 저농도 불순물 영역을 형성하기 위한 이온 주입 공정을 극히 낮은 에너지(ultra low energy)를 이용하여 실시하거나 소오스 및 드레인 영역을 형성하기 위한 열처리 공정으로 스파이크 RTA를 적용하여 저농도 불순물 영역에 주입된 이온의 확산을 최대한 억제한다. 그러나, 극히 낮은 에너지를 이용하여 저농도 불순물 이온을 주입할 경우 원하는 양의 이온이 주입되지 않을 수도 있으며, 스파이크 RTA를 적용하면 원하는 깊이까지 확산 영역을 확장시키지 못할 수도 있다.
In order to prevent the short channel effect, efforts have been made to prevent the ions implanted into the low concentration impurity region to form the junction region of the LDD structure into the channel region. As part of this effort, an ion implantation process for forming low concentration impurity regions is performed using ultra low energy or a heat treatment process for forming source and drain regions, and spike RTA is applied to low concentration impurity regions. Suppresses the diffusion of ions as much as possible. However, when implanting low concentration impurity ions using extremely low energy, a desired amount of ions may not be implanted, and spike RTA may not extend the diffusion region to a desired depth.

본 발명의 목적은 저농도 불순물 영역이 형성될 영역에 이온의 확산 속도가 매우 느린 SiGe막을 형성하고 SiGe막내에 저농도 불순물 영역을 형성함으로써 단채널 효과의 발생을 방지할 수 있는 반도체 소자의 제조 방법을 제공하는데 있다.
SUMMARY OF THE INVENTION An object of the present invention is to provide a method for manufacturing a semiconductor device capable of preventing the occurrence of a short channel effect by forming a SiGe film having a very slow diffusion rate of ions in a region where a low concentration impurity region is to be formed and a low concentration impurity region in the SiGe film. It is.

본 발명에 따른 반도체 소자의 제조 방법은 반도체 기판 상부에 게이트 산화막, 폴리실리콘막 및 제 1 산화막을 순차적으로 형성하는 단계와, 상기 제 1 산화막, 폴리실리콘막 및 게이트 산화막의 소정 영역을 식각하여 게이트를 패터닝하는 단계와, 상기 폴리실리콘막의 측면 및 상기 반도체 기판 상의 소정 영역에 제 2 산화막을 형성하는 단계와, 상기 제 1 산화막을 마스크로 식각 공정을 실시하여 상기 반도체 기판을 소정 깊이로 식각하는 단계와, 상기 반도체 기판의 식각된 부분에 SiGe막을 형성하는 단계와, 저농도 불순물 이온 주입 공정을 실시하여 상기 SiGe막상에 저농도 불순물 영역을 형성하는 단계와, 상기 게이트 측벽에 스페이서를 형성한 후 고농도 불순물 이온 주입 공정을 실시하여 상기 반도체 기판상의 소정 영역에 고농도 불순물 영역을 형성하는 단계를 포함하여 이루어진 것을 특징으로 한다.
A method of manufacturing a semiconductor device according to the present invention includes the steps of sequentially forming a gate oxide film, a polysilicon film and a first oxide film on a semiconductor substrate, etching a predetermined region of the first oxide film, the polysilicon film and the gate oxide film to gate Forming a second oxide film on a side surface of the polysilicon film and a predetermined region on the semiconductor substrate, and etching the semiconductor substrate to a predetermined depth by performing an etching process using the first oxide film as a mask. And forming a low concentration impurity region on the SiGe layer by forming a SiGe film on the etched portion of the semiconductor substrate, performing a low concentration impurity ion implantation process, and forming a spacer on the sidewall of the gate, and then forming a high concentration impurity ion. A high concentration impurity region is formed in a predetermined region on the semiconductor substrate by performing an implantation process. Characterized in that it comprises a step of forming.

이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예를 설명함으로써 본 발명을 상세히 설명한다. 그러나, 본 발명은 이하에서 개시되는 실시 예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시 예는 본 발명의 개시가 완전하도록 하며, 이 기술 분야에서 통상의 지식을 가진자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다. 또한, 도면상에서 동일 부호는 동일 요소를 지칭한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. However, the present invention is not limited to the embodiments disclosed below, but may be implemented in various forms, and only the present embodiments are intended to complete the present disclosure and to those skilled in the art. It is provided to fully inform the scope of the invention. In addition, in the drawings, like reference numerals refer to like elements.

도 1(a) 내지 도 1(c)는 본 발명에 따른 반도체 소자의 제조 방법을 설명하기 위해 순서적으로 도시한 소자의 단면도이다.1 (a) to 1 (c) are cross-sectional views of devices sequentially shown to explain a method of manufacturing a semiconductor device according to the present invention.

도 1(a)를 참조하면, 반도체 기판(11) 상부에 게이트 산화막(12), 폴리실리콘막(13) 및 제 1 산화막(14)을 순차적으로 형성한다. 이때, 제 1 산화막(14)은 300∼1000Å 정도의 두께로 형성한다. 게이트 마스크를 이용한 리소그라피 공정 및 식각 공정으로 제 1 산화막(14), 폴리실리콘막(13) 및 게이트 산화막(12)의 소정 영역을 식각하여 게이트를 패터닝한다. 그리고, 열산화 공정을 실시하여 폴리실리콘막(13)의 측면 및 반도체 기판(11)상에 30∼100Å 정도의 제 2 산화막(15)을 형성한다. 이때, 제 2 산화막(15)은 열산화 공정을 실시하지 않고 증착 공정으로 형성할 수도 있다.Referring to FIG. 1A, the gate oxide film 12, the polysilicon film 13, and the first oxide film 14 are sequentially formed on the semiconductor substrate 11. At this time, the first oxide film 14 is formed to a thickness of about 300 to 1000 GPa. The gate is patterned by etching a predetermined region of the first oxide film 14, the polysilicon film 13, and the gate oxide film 12 by a lithography process and an etching process using a gate mask. Then, a thermal oxidation step is performed to form a second oxide film 15 of about 30 to 100 Å on the side surface of the polysilicon film 13 and the semiconductor substrate 11. In this case, the second oxide film 15 may be formed by a deposition process without performing a thermal oxidation process.

도 1(b)를 참조하면, 제 1 산화막(14)을 마스크로 반도체 기판(11)을 식각한다. 이때의 식각 공정은 방향성이 있는 건식 식각 공정으로 실시하여 폴리실리콘막(13) 측면에 형성된 제 2 산화막(15)은 식각되지 않으면서 반도체 기판(11)이 300∼800Å 정도의 깊이로 식각되도록 한다. 한편, 이러한 식각 공정은 반도체 기판(11)과 제 1 산화막(14)의 식각 선택비를 조절하여 제 1 산화막(14)이 모두 제거되지 않도록 한다. 그리고, 선택적 에피택셜 성장법(Selective Epitaxial Growth; SEG)을 이용하여 식각된 반도체 기판(11)상에 SiGe막(16)을 형성한다. 이 때, SEG 공정에 의한 SiGe막(16)은 600∼750℃의 온도에서 디클로로 실란(dichloro silane; DCS)과 HCl을 이용하여 형성한다. 한편, 디클로로 실란 대신에 SiH4 또는 Si2H6를 이용할 수 있으며, HCl 대신에 Cl을 이용할 수 있다. 그리고, SiGe막(16)의 성장 두께는 반도체 기판(11)의 식각 깊이와 같도록 하는데, 예를들어 300∼800Å의 두께로 형성한다. 저농도 불순물 이온 주입 공정을 실시하여 SiGe막(16)상에 저농도 불순물 영역(17)을 형성한다.Referring to FIG. 1B, the semiconductor substrate 11 is etched using the first oxide film 14 as a mask. At this time, the etching process is performed by a dry etching process with a direction so that the semiconductor substrate 11 is etched to a depth of about 300 to 800 kPa without etching the second oxide film 15 formed on the side of the polysilicon film 13. . On the other hand, such an etching process controls the etching selectivity of the semiconductor substrate 11 and the first oxide film 14 so that not all of the first oxide film 14 is removed. Then, the SiGe film 16 is formed on the etched semiconductor substrate 11 by using selective epitaxial growth (SEG). At this time, the SiGe film 16 by the SEG process is formed using dichloro silane (DCS) and HCl at a temperature of 600 ~ 750 ℃. Meanwhile, SiH 4 or Si 2 H 6 may be used instead of dichloro silane, and Cl may be used instead of HCl. The growth thickness of the SiGe film 16 is equal to the etching depth of the semiconductor substrate 11, for example, is formed to a thickness of 300 to 800 kPa. A low concentration impurity ion implantation process is performed to form a low concentration impurity region 17 on the SiGe film 16.

도 1(c)를 참조하면, 전체 구조 상부에 제 3 산화막(18) 및 질화막(19)을 형성한 후 전면 식각 공정을 실시하여 게이트 패턴 측면에 스페이서를 형성한다. 그리고 고농도 불순물 이온 주입 공정을 실시하여 고농도 불순물 영역(20)을 형성한다. 이에 의해 저농도 불순물 영역(17) 및 고농도 불순물 영역(20)이 중첩된 접합 영역이 형성된다.
Referring to FIG. 1C, after forming the third oxide film 18 and the nitride film 19 on the entire structure, a spacer is formed on the side surface of the gate pattern by performing an entire surface etching process. The high concentration impurity ion implantation process is performed to form the high concentration impurity region 20. As a result, a junction region in which the low concentration impurity region 17 and the high concentration impurity region 20 overlap each other is formed.

상술한 바와 같이 본 발명에 의하면 반도체 기판상의 소정 영역에 이온의 확산 속도가 매우 느린 SiGe막을 SEG에 의해 형성하고, 저농도 불순물 영역을 SiGe막상에 형성함으로써 저농도 불순물 영역의 이온이 SiGe막에 의해 채널 영역으로 확산되는 것을 억제할 수 있어 단채널 효과를 최대한 억제할 수 있다.As described above, according to the present invention, a SiGe film having a very slow diffusion rate of ions is formed by SEG in a predetermined region on a semiconductor substrate, and a low concentration impurity region is formed on the SiGe film, whereby ions in the low concentration impurity region are channeled by the SiGe film. Diffusion can be suppressed and the short channel effect can be suppressed as much as possible.

Claims (7)

반도체 기판 상부에 게이트 산화막, 폴리실리콘막 및 제 1 산화막을 순차적으로 형성하는 단계;Sequentially forming a gate oxide film, a polysilicon film, and a first oxide film on the semiconductor substrate; 상기 제 1 산화막, 폴리실리콘막 및 게이트 산화막의 소정 영역을 식각하여 게이트를 패터닝하는 단계;Patterning a gate by etching predetermined regions of the first oxide film, the polysilicon film, and the gate oxide film; 상기 폴리실리콘막의 측면 및 상기 반도체 기판 상의 소정 영역에 제 2 산화막을 형성하는 단계;Forming a second oxide film on a side surface of the polysilicon film and a predetermined region on the semiconductor substrate; 상기 제 1 산화막을 마스크로 식각 공정을 실시하여 상기 반도체 기판을 소정 깊이로 식각하는 단계;Etching the semiconductor substrate to a predetermined depth by performing an etching process using the first oxide film as a mask; 상기 반도체 기판의 식각된 부분에 SiGe막을 형성하는 단계;Forming a SiGe film on an etched portion of the semiconductor substrate; 저농도 불순물 이온 주입 공정을 실시하여 상기 SiGe막상에 저농도 불순물 영역을 형성하는 단계; 및 Performing a low concentration impurity ion implantation process to form a low concentration impurity region on the SiGe film; And 상기 게이트 측벽에 스페이서를 형성한 후 고농도 불순물 이온 주입 공정을 실시하여 상기 반도체 기판상의 소정 영역에 고농도 불순물 영역을 형성하는 단계를 포함하여 이루어진 것을 특징으로 하는 반도체 소자의 제조 방법.And forming a high concentration impurity region in a predetermined region on the semiconductor substrate by forming a spacer on the gate sidewall and performing a high concentration impurity ion implantation process. 제 1 항에 있어서, 상기 제 1 산화막은 300 내지 1000Å의 두께로 형성하는 것을 특징으로 하는 반도체 소자의 제조 방법.The method of manufacturing a semiconductor device according to claim 1, wherein the first oxide film is formed to a thickness of 300 to 1000 GPa. 제 1 항에 있어서, 상기 제 2 산화막은 열산화 공정 또는 증착 공정을 실시하여 30 내지 100Å의 두께로 형성하는 것을 특징으로 하는 반도체 소자의 제조 방법.The method of claim 1, wherein the second oxide film is formed to a thickness of 30 to 100 kPa by performing a thermal oxidation process or a deposition process. 제 1 항에 있어서, 상기 반도체 기판은 300 내지 800Å의 깊이로 식각하는 것을 특징으로 하는 반도체 소자의 제조 방법.The method of claim 1, wherein the semiconductor substrate is etched to a depth of about 300 to about 800 microns. 제 1 항에 있어서, 상기 반도체 기판의 식각 공정은 상기 반도체 기판과 상기 제 1 산화막의 식각 선택비를 조절하여 상기 제 1 산화막이 모두 제거되지 않도록 하는 것을 특징으로 하는 반도체 소자의 제조 방법.The method of claim 1, wherein in the etching of the semiconductor substrate, all of the first oxide layer is not removed by adjusting an etch selectivity of the semiconductor substrate and the first oxide layer. 제 1 항에 있어서, 상기 SiGe막은 선택적 에피택셜 성장법을 이용하여 형성하는 것을 특징으로 하는 반도체 소자의 제조 방법.The method of claim 1, wherein the SiGe film is formed using a selective epitaxial growth method. 제 6 항에 있어서, 상기 선택적 에피택셜 성장법은 600 내지 750℃의 온도에 서 디클로로 실란, SiH4 및 Si2H6중 어느 하나와 HCl 또는 Cl을 이용하여 실시하는 것을 특징으로 하는 반도체 소자의 제조 방법.The method of claim 6, wherein the selective epitaxial growth method is performed using any one of dichloro silane, SiH 4 and Si 2 H 6 and HCl or Cl at a temperature of 600 to 750 ° C. Manufacturing method.
KR1020020067521A 2002-11-01 2002-11-01 Manufacturing Method of Semiconductor Device Expired - Fee Related KR100903278B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020067521A KR100903278B1 (en) 2002-11-01 2002-11-01 Manufacturing Method of Semiconductor Device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020067521A KR100903278B1 (en) 2002-11-01 2002-11-01 Manufacturing Method of Semiconductor Device

Publications (2)

Publication Number Publication Date
KR20040038530A KR20040038530A (en) 2004-05-08
KR100903278B1 true KR100903278B1 (en) 2009-06-17

Family

ID=37336735

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020067521A Expired - Fee Related KR100903278B1 (en) 2002-11-01 2002-11-01 Manufacturing Method of Semiconductor Device

Country Status (1)

Country Link
KR (1) KR100903278B1 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000031480A (en) * 1998-07-15 2000-01-28 Sony Corp Method for forming semiconductor layer and method for manufacturing semiconductor device
KR20010028838A (en) * 1999-09-27 2001-04-06 윤종용 SiGe-channel MOS transistor and method for fabricating thereof
JP2002314089A (en) * 2001-04-16 2002-10-25 Matsushita Electric Ind Co Ltd Semiconductor device
KR20020091886A (en) * 2001-06-01 2002-12-11 주식회사 하이닉스반도체 A method of forming shallow junction using SiGe selective epitaxial growth

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000031480A (en) * 1998-07-15 2000-01-28 Sony Corp Method for forming semiconductor layer and method for manufacturing semiconductor device
KR20010028838A (en) * 1999-09-27 2001-04-06 윤종용 SiGe-channel MOS transistor and method for fabricating thereof
JP2002314089A (en) * 2001-04-16 2002-10-25 Matsushita Electric Ind Co Ltd Semiconductor device
KR20020091886A (en) * 2001-06-01 2002-12-11 주식회사 하이닉스반도체 A method of forming shallow junction using SiGe selective epitaxial growth

Also Published As

Publication number Publication date
KR20040038530A (en) 2004-05-08

Similar Documents

Publication Publication Date Title
US7301208B2 (en) Semiconductor device and method for fabricating the same
US4908326A (en) Process for fabricating self-aligned silicide lightly doped drain MOS devices
US6693013B2 (en) Semiconductor transistor using L-shaped spacer and method of fabricating the same
US6429055B2 (en) Method for making SOI MOSFETS
KR100506055B1 (en) Method for manufacturing transistor of semiconductor device
JP2003174159A (en) Method for manufacturing semiconductor device
KR100332119B1 (en) Method of manufacturing a semiconductor device
US7217625B2 (en) Method of fabricating a semiconductor device having a shallow source/drain region
KR100840661B1 (en) Semiconductor device and manufacturing method thereof
JP2733082B2 (en) MOS device manufacturing method
KR100903278B1 (en) Manufacturing Method of Semiconductor Device
US20070105295A1 (en) Method for forming lightly-doped-drain metal-oxide-semiconductor (LDD MOS) device
KR100916120B1 (en) Most transistor manufacturing method
KR100301249B1 (en) Method of manufacturing a semiconductor device
KR100900145B1 (en) Method of manufacturing a transistor
KR100268865B1 (en) Method for fabricating semiconductor device
KR101231229B1 (en) Method for manufacturing transistor in semiconductor device
KR100873816B1 (en) Transistor manufacturing method
KR100604044B1 (en) Manufacturing Method of Semiconductor Device
KR100772115B1 (en) Manufacturing method of MOSFET device
US20030216005A1 (en) Method for forming transistor of semiconductor device
KR20040056034A (en) Method for manufacturing a semiconductor device
KR100390992B1 (en) Method for manufacturing a transistor
KR19990009248A (en) Transistors and manufacturing methods thereof
KR20030058681A (en) Method for manufacturing a transistor

Legal Events

Date Code Title Description
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

N231 Notification of change of applicant
PN2301 Change of applicant

St.27 status event code: A-3-3-R10-R13-asn-PN2301

St.27 status event code: A-3-3-R10-R11-asn-PN2301

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

PN2301 Change of applicant

St.27 status event code: A-3-3-R10-R13-asn-PN2301

St.27 status event code: A-3-3-R10-R11-asn-PN2301

A201 Request for examination
PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

D13-X000 Search requested

St.27 status event code: A-1-2-D10-D13-srh-X000

D14-X000 Search report completed

St.27 status event code: A-1-2-D10-D14-srh-X000

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

St.27 status event code: A-1-2-D10-D21-exm-PE0902

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

St.27 status event code: A-1-2-D10-D22-exm-PE0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

PG1601 Publication of registration

St.27 status event code: A-4-4-Q10-Q13-nap-PG1601

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

FPAY Annual fee payment

Payment date: 20130524

Year of fee payment: 5

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 5

FPAY Annual fee payment

Payment date: 20140519

Year of fee payment: 6

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 6

FPAY Annual fee payment

Payment date: 20150518

Year of fee payment: 7

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 7

FPAY Annual fee payment

Payment date: 20160518

Year of fee payment: 8

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 8

FPAY Annual fee payment

Payment date: 20170529

Year of fee payment: 9

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 9

FPAY Annual fee payment

Payment date: 20180517

Year of fee payment: 10

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 10

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000

FPAY Annual fee payment

Payment date: 20190516

Year of fee payment: 11

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 11

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 12

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R11-asn-PN2301

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R14-asn-PN2301

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

PC1903 Unpaid annual fee

St.27 status event code: A-4-4-U10-U13-oth-PC1903

Not in force date: 20210610

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

PC1903 Unpaid annual fee

St.27 status event code: N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 20210610

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000