[go: up one dir, main page]

KR100853346B1 - 표시 장치 및 그 제조 방법 - Google Patents

표시 장치 및 그 제조 방법 Download PDF

Info

Publication number
KR100853346B1
KR100853346B1 KR1020067023851A KR20067023851A KR100853346B1 KR 100853346 B1 KR100853346 B1 KR 100853346B1 KR 1020067023851 A KR1020067023851 A KR 1020067023851A KR 20067023851 A KR20067023851 A KR 20067023851A KR 100853346 B1 KR100853346 B1 KR 100853346B1
Authority
KR
South Korea
Prior art keywords
terminal
video signal
electrode
disconnected
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020067023851A
Other languages
English (en)
Other versions
KR20070019738A (ko
Inventor
마꼬또 시부사와
Original Assignee
도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 filed Critical 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드
Priority to KR1020067023851A priority Critical patent/KR100853346B1/ko
Publication of KR20070019738A publication Critical patent/KR20070019738A/ko
Application granted granted Critical
Publication of KR100853346B1 publication Critical patent/KR100853346B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/861Repairing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명의 표시 장치의 제조 방법은, 검사 화상(inspection image)이 표시될 때 휘선 또는 멸선 형상의 잔상이 있는 휘점으로서 보여질 수 있는, 복수의 화소들 PX 중 하나 이상을 선택하는 공정과, 선택된 화소 PX에서, 표시 소자 OLED를 전원 단자 ND1에 접속시키는 제1 도전로와, 제1 도전로를 영상 신호 선 DL에 접속시키는 제2 도전로를 단선시키는 공정을 포함한다.
휘선 형상, 멸선 형상, 휘점, 잔상, 표시 장치

Description

표시 장치 및 그 제조 방법{DISPLAY AND METHOD OF MANUFACTURING THE SAME}
본 발명은, 표시 장치 및 그 제조 방법에 관한 것으로, 특히는, 액티브 매트릭스 표시 장치 및 그 제조 방법에 관한 것이다.
유기 EL(electroluminescent) 표시 장치에서는, 구동 전류가 변하는 경우 휘도 불균일 등의 화질 불량이 발생한다. 그렇기 때문에, 이 표시 장치에서 액티브 매트릭스 구동 방식이 사용되는 경우에는, 구동 전류의 크기를 제어하는 구동 제어 소자의 특성이 각 화소간에서 실질적으로 동일해야 한다. 그러나, 이 표시 장치에서는, 통상적으로,구동 제어 소자가 글래스 기판 등의 절연체 위에 형성되므로, 소자의 특성이 달라지기 쉽다.
미국 특허 제6,373,454호에서는, 화소에 커런트 미러형의 회로(current mirror circuit)를 사용하는 유기 EL 표시 장치가 기재되어 있다. 이 화소는, 구동 제어 소자인 n-채널 전계 효과 트랜지스터(FET)와, 유기 EL 소자와, 캐패시터와, 출력 제어 스위치와, 영상 신호 공급 제어 스위치와, 다이오드-접속 스위치를 포함하고 있다.
구동 제어 소자의 소스는 저 전위의 제1 전원선에 접속되고 있고, 캐패시터는 구동 제어 소자의 게이트와 제1 전원선 사이에 접속되어 있다. 출력 제어 스위 치는 구동 제어 소자의 드레인과 유기 EL 소자의 음극 사이에 접속되고 있고, 유기EL 소자의 양극은 보다 고 전위의 제2 전원선에 접속되어 있다. 영상 신호 공급 제어 스위치는 구동 제어 소자의 드레인과 영상 신호선 사이에 접속되고 있고, 다이오드-접속 스위치는 구동 제어 소자의 드레인과 게이트 사이에 접속되어 있다.
기입 기간 동안, 이 커런트 미러형의 회로를 포함하는 화소에 영상 신호인 전류 신호 Isig가 공급된다. 기입 기간에 이어지는 유지 기간 동안에는, 전기 전류 Isig와 실질적으로 동일한 크기의 구동 전류가, 구동 제어 소자의 드레인과 소스 사이에 흐른다. 그렇기 때문에, 구동 제어 소자의 임계값 Vth 뿐만 아니라 이동도, 치수 등이 구동 전류에 끼치는 영향을 제거할 수 있다.
그런데, 액티브 매트릭스 표시 장치에서는, 화소 회로 내에서의 단선이나 단락 등에 기인하여, 일부의 화소가 휘점(luminous dots) 또는 멸점(dark dots)으로 종종 보인다. 또한, 액티브 매트릭스 표시 장치에서는, 주사 신호선이나 영상 신호선의 단선 등에 기인하여, 화소의 열 또는 행이 휘선(luminous line) 또는 멸선(dark line)으로 종종 보인다.
본 발명을 달성할 때에, 본 발명자는 화소 회로에 영상 신호로서 전류 신호를 기입하는 액티브 매트릭스 표시 장치에서는, 화상 중에 상기 선 형상 또는 점 형상의 휘도 불균일 외에, 휘선 형상 또는 멸선 형상의 잔상(tail)이 있는 휘점이 생길 수 있다는 것을 발견하였다.
본 발명의 목적은, 화소 회로에 영상 신호로서 전류 신호를 기입하는 액티브 매트릭스 표시 장치에서, 화상 중에 휘선 형상 또는 멸선 형상의 잔상이 있는 휘점이 발생하는 것을 방지하는 것에 있다.
본 발명의 제1 양태에 따르면, 절연 기판, 절연 기판 상에서 매트릭스 형상으로 배열된 복수의 화소 및 복수의 화소가 형성하는 열에 대응해서 배열된 복수의 영상 신호선을 구비하는 표시 장치가 제공되며, 이 복수의 화소들 각각은, 제어 단자, 제1 전원 단자에 접속된 제1 단자 및 제어 단자와 제1 단자 사이의 전압에 대응하는 크기의 전류를 출력하는 제2 단자를 포함하는 구동 제어 소자와, 제1 전극, 제2 전원 단자에 접속된 제2 전극, 제1 전극과 제2 전극 사이에 개재된 유기물층을 포함하는 표시 소자와, 제2 단자와 제1 전극 사이에 접속된 출력 제어 스위치와, 제2 단자와, 영상 신호선과 제어 단자가 전기적으로 상호 접속된 제1 상태와, 제2 단자와, 영상 신호선과 제어 단자가 전기적으로 상호 차단된 제2 상태 사이에서 전기적 접속을 전환하는 스위치 군과, 제어 단자에 접속된 캐패시터를 구비하고, 이 복수의 화소의 일부에서, 제1 전극을 제1 전원 단자에 전기적으로 접속시키는 제1 도전로와, 제2 단자를 영상 신호선에 전기적으로 접속시키는 접속하는 제2 도전로가 단선된다.
본 발명의 제2 양태에 따르면, 절연 기판과, 절연 기판상에서 매트릭스 형상으로 배열된 복수의 화소와, 이 복수의 화소가 형성하는 열에 대응하여 배열된 복수의 영상 신호선을 구비하고, 복수의 화소의 각각은, 제어 단자와, 제1 전원 단자에 접속된 제1 단자와, 제어 단자와 제1 단자 사이의 전압에 대응하는 크기의 전류를 출력하는 제2 단자를 포함하는 구동 제어 소자와, 제1 전극과, 제2 전원 단자에 접속된 제2 전극과, 제1 전극과 제2 전극 사이에 개재된 유기물층을 포함하는 표시 소자와, 제2 단자와 제1 전극 사이에 접속된 출력 제어 스위치와, 제2 단자와 영상 신호선과 제어 단자가 전기적으로 상호 접속된 제1 상태와, 제2 단자와 영상 신호선과 제어 단자가 전기적으로 상호 차단된 제2 상태 사이에서 전기적 접속을 전환하는 스위치 군과, 제어 단자에 접속된 캐패시터를 구비하는 표시 장치의 제조 방법으로서, 검사 화상(inspection image)이 표시될 때 멸선 형상의 잔상이 있는 휘점 또는 휘선으로서 보여질 수 있는 복수의 화소들 중 하나 이상을 선택하는 공정과, 제1 전극을 제1 전원 단자에 전기적으로 접속시키는 제1 도전로와, 제2 단자를 선택된 화소의 영상 신호 선에 전기적으로 접속시키는 제2 도전로를 단선시키는 공정을 포함하는 표시 장치의 제조 방법이 제공된다.
도 1은 본 발명의 실시예에 따른 표시 장치를 개략적으로 도시하는 평면도.
도 2는 도 1에 도시된 표시 장치로서 사용가능한 구조의 일례를 개략적으로 도시하는 단면도.
도 3은 도 1에 도시된 표시 장치의 화소로서 사용가능한 구조의 일례를 개략적으로 도시하는 평면도.
도 4는 도 3의 화소에 수복을 실시한 후의 구조를 개략적으로 도시하는 평면도.
도 5는 변형예에 따른 표시 장치에 포함되는 화소의 등가 회로도.
도 6은 변형예에 따른 표시 장치의 화소로서 사용가능한 구조의 일례를 개략적으로 도시하는 평면도.
도 7은 도 6의 화소에 수복을 실시한 후의 구조의 일례를 개략적으로 도시하는 평면도.
도 8은 도 6의 화소에 수복을 실시한 후의 구조의 또 다른 일례를 개략적으로 도시하는 평면도.
본 발명의 실시예는 첨부된 도면을 참조하여 이하에 상세하게 설명된다. 동일하거나 유사한 기능을 발휘하는 구성 요소에는 동일한 참조 부호를 붙이고, 중복하는 설명은 생략한다는 것을 유의한다.
도 1은 본 발명의 실시예에 따른 표시 장치를 개략적으로 도시하는 평면도다. 도 2는 도 1에 도시된 표시 장치로서 사용가능한 구조의 일례를 개략적으로 도시하는 단면도다. 도 3은 도 1에 도시된 표시 장치의 화소로서 사용가능한 구조의 일례를 개략적으로 도시하는 평면도다. 도 2에서 표시 장치가, 그 표시면, 즉, 전면 또는 광출사면이 하방을 향하고, 배면이 상방을 향하도록 도시되어 있다는 유의한다. 또한, 도 3이 표시면측으로부터 본 화소의 구조를 도시하고 있다는 것을 유의한다.
이 표시 장치는, 액티브 매트릭스형 구동 방식을 이용하는 하면 발광형의 유기 EL 표시 장치다. 이 표시 장치는 글래스 기판 등의 절연 기판 SUB를 포함하고 있다.
이 SUB 위로는, 도 2에 도시된 바와 같이, 언더코트층(undercoat layer) UC로서, 예를 들면, SiNx층과 SiOx층이 순차적으로 적층되어 있다.
언더코트층 UC 위로는, 가령, 채널 및 소스, 드레인이 형성된 폴리실리콘층인 반도체층 SC, 가령, TE0S(tetraethyl orthosilicate)를 이용해서 형성될 수 있는 게이트 절연막 GI 및 예를 들면 MoW로 이루어지는 게이트 G가 순차적으로 적층되어 톱 게이트형의 TFT를 구성하고 있다. 이 실시예에서는, 이들 TFT는 p-채널 TFT이고, 도 1 및 도 3에 도시된 각각의 화소 PX에 포함된 구동 제어 소자 DR 및 스위치 SW1 내지 SW3으로서 이용된다.
게이트 절연막 GI 상에는, 도 1에 도시된 주사 신호선 SL1 및 SL2, 도 1 내지 도 3에 도시된 전극 E1 또한 배치되어 있다. 주사 신호선 SL1 및 SL2, 전극 E1은, 게이트 G와 동일한 공정으로 형성 가능하다.
도 1에 도시된 바와 같이, 주사 신호선 SL1 및 SL2는 화소 PX의 행 방향(X 방향)으로 연장되어 있고, 화소 PX의 열 방향(Y 방향)으로 교대로 배열되어 있다. 이 주사 신호선 SL1 및 SL2는, 주사 신호선 드라이버 YDR에 접속되어 있다.
전극 E1은, 구동 제어 소자 DR의 게이트 G에 접속되어 있다. 각 전극 E1은, (후술되는) 캐패시터 C의 한 전극으로서 이용된다.
게이트 절연막 GI, 게이트 G, 주사 신호선 SL1 및 SL2 및 전극 E1은, 도 2에 도시된 층간 유전체 II로 피복되어 있다. 층간 유전체 II는, 가령, 플라즈마 CVD법 등에 의해 성막된 SiOx막으로 이루어진다. 이 층간 유전체 II 중 전극 E1 상에 배치된 부분은, 캐패시터 C의 유전체층으로서 이용된다.
층간 유전체 II 위로는, 도 2와 도 3에 도시된 소스 전극 SE 및 드레인 전극DE, 도 1과 도 3에 도시된 영상 신호선 DL 및 전원선 PSL, 및 도 3에 도시된 전극 E2가 배치되어 있다. 이 구성 요소들은, 동일 공정에서 형성 가능해서, 예를 들면, Mo/Al/Mo의 3층 구조를 가지고 있다.
소스 전극 SE 및 드레인 전극 DE는 층간 유전체 II에 설치된 컨택트 홀을 통해서 TFT의 소스 및 드레인에 각각 전기적으로 접속되어 있다.
도 1 및 도 3에 도시된 바와 같이, 영상 신호선 DL은 Y 방향으로 연장되면서, X 방향으로 배열되어 있다. 이들 영상 신호선 DL은 영상 신호선 드라이버 XDR에 접속되어 있다.
이 실시예에서는, 도 3에 도시된 바와 같이, 전원선 PSL은 Y 방향으로 연장되면서, X 방향으로 배열되어 있다.
전극 E2는 전원선 PSL에 접속되어 있다. 각 전극 E2는 캐패시터 C의 다른 쪽 전극으로서 이용된다.
소스 전극 SE, 드레인 전극 DE, 영상 신호선 DL, 전원선 PSL 및 전극 E2는 도 2에 도시된 패시베이션(passivation) 막 PS로 피복되어 있다. 이 패시베이션 막 PS는 예를 들면 SiNx로 이루어져 있다.
이 패시베이션 막 PS 위로는, 도 2에 도시된 바와 같이, 전면 전극인 광 투과성의 제1 전극 PE가 서로 이격해서 병치되어 있다. 각 제1 전극 PE는 화소 전극 이며, 도 2 및 도 3에 도시된 바와 같이 패시베이션 막 PS에 설치된 관통 구멍을 통해 스위치 SW1의 드레인 전극 DE에 접속되어 있다
이 실시예에서, 제1 전극 PE는 양극이다. 제1 전극 PE의 재료로서는, 예를 들면, IT0(indium tin oxide)와 같은 투명 도전성 산화물을 사용할 수 있다.
이 패시베이션 막 PS 위로는 도 2에 도시된 격벽 절연층 PI가 배치되어 있다. 격벽 절연층 PI에는, 제1 전극 PE에 대응한 위치에 관통 구멍이 설치되어 있거나, 또는 제1 전극 PE에 의해 형성된 열 또는 행에 대응하는 위치에 슬릿이 설치되어 있다. 이 실시예에서는, 일례로서, 제1 전극 PE에 대응하는 격벽 절연층 PI의 그 위치에 관통 구멍이 설치되어 있다.
격벽 절연층 PI는, 가령, 유기 절연층이다. 격벽 절연층 PI는, 가령, 포토리소그래피 기술을 이용해서 형성될 수 있다
각각의 제1 전극 PE 위에, 발광층을 포함하는 유기물층 ORG가 배치되어 있다. 발광층은, 예를 들면, 발광 색이 적색, 녹색 또는 청색의 발광성 유기 화합물을 포함하는 박막이다. 이 유기물층 ORG는, 발광층 외에 정공 수송층, 정공 주입층, 정공 블록킹층, 전자 수송층, 전자 주입층 등도 더 포함할 수 있다.
격벽 절연층 PI 및 유기물층 ORG는 배면 전극인 제2 전극 CE로 피복되어 있다. 제2 전극 CE는 화소 PX들 사이에서 접속된 공통 전극이며, 이 실시예에서는 광 반사성의 음극이다. 제2 전극 CE는, 예를 들면, 패시베이션 막 PS와 격벽 절연층 PI에 설치된 컨택트 홀을 통해 영상 신호선 DL이 형성된 바로 그 층에 형성된 전극 배선(도시하지 않음)에 전기적으로 접속되어 있다. 각각의 유기 EL 소자 OLED는 제1 전극 PE, 유기물층 ORG 및 제2 전극 CE로 구성되어 있다.
각 화소 PX는 유기 EL 소자 OLED와 화소 회로를 포함하고 있다. 이 실시예에서는, 도 1 및 도 3에 도시된 바와 같이, 화소 회로는 구동 제어 소자 DR과, 출력 제어 스위치 SW1과, 영상 신호 공급 제어 스위치 SW2와, 다이오드-접속 스위치SW3과, 캐패시터 C를 포함한다. 상기와 같이 이 실시예에서는, 구동 제어 소자 DR 및 스위치 SW1 내지 SW3은 p-채널 TFT다. 또한, 이 실시예에서는, 영상 신호 공급 제어 스위치 SW2와 다이오드-접속 스위치 SW3은, 구동 제어 소자 DR의 드레인과 영상 신호선 DL과 구동 제어 소자 DR의 게이트와의 접속 상태를, 그것들이 상호 접속된 제1 상태와 그것들이 서로로부터 차단된 제2 상태 사이에서 전환시키는 스위치 군을 구성하고 있다.
구동 제어 소자 DR, 출력 제어 스위치 SW1 및 유기 EL 소자 OLED는 제1 전원단자 ND1과 제2 전원 단자 ND2 사이에서 이 순서로 직렬로 접속되어 있다. 이 실시예에서, 제1 전원 단자 ND1은 고 전위 전원 단자이고, 제2 전원 단자 ND2는 저 전위 전원 단자다.
출력 제어 스위치 SW1의 게이트는 주사 신호선 SL1에 접속되어 있다. 영상 신호 공급 제어 스위치 SW2는 영상 신호선 DL과 구동 제어 소자 DR의 드레인 사이에 접속되어 있고, 영상 신호 공급 제어 스위치 SW2의 게이트는 주사 신호선 SL2에 접속되어 있다. 다이오드-접속 스위치 SW3은 구동 제어 소자 DR의 드레인과 게이트 사이에 접속되어 있고, 다이오드-접속 스위치 SW3의 게이트는 주사 신호선 SL2에 접속되어 있다. 캐패시터 C는 구동 제어 소자 DR의 게이트와 정 전위 단자 ND1' 사이에 접속되어 있다.
이 유기 EL 표시 장치에서 화상을 표시하는 경우, 예를 들면, 주사 신호선 SL1 및 SL2가 선 순차적으로 구동된다. 그리고, 어떤 화소 PX에 영상 신호가 기입될 기입 기간에는, 우선, 화소 PX가 접속된 주사 신호선 SL1에 스위치 SW1을 개방하는 주사 신호를 전압 신호로서 출력하고, 화소 PX가 접속된 주사 신호선 SL2에 스위치 SW2 및 SW3을 폐쇄하는 주사 신호를 전압 신호로서 출력한다. 이 상태에서, 영상 신호선 드라이버 XDR은 화소 PX가 접속된 영상 신호선 DL에 전류 신호인 영상 신호를 출력하여, 구동 제어 소자 DR의 게이트-소스 간 전압을 영상 신호에 대응하는 크기로 설정한다. 그 후, 주사 신호선 드라이버 YDR은 화소 PX가 접속된 주사 신호선 SL2에 스위치 SW2 및 SW3을 개방하는 주사 신호를 전압 신호로서 출력하고, 화소 PX가 접속된 주사 신호선 SL1에 스위치 SW1을 폐쇄하는 주사 신호를 전압 신호로서 출력한다.
스위치 SW1을 폐쇄하고 있는 유효 표시 기간 동안에서는, 유기 EL 소자 OLED에는, 구동 제어 소자 DR의 게이트-소스 간 전압에 대응하는 크기의 구동 전류가 흐른다. 유기 EL 소자 OLED는 구동 전류의 크기에 대응하는 휘도에서 발광한다.
그런데, 상기와 같이, 화소 회로에 영상 신호로서 전류 신호를 기입하는 액티브 매트릭스 표시 장치에서는, 휘선 형상 또는 멸선 형상의 잔상이 있는 휘점이 생길 수 있다. 본 발명자는 이 현상에 대해서 아주 상세히 조사한 결과, 이하의 사실을 발견했다.
예를 들면, M행째의 주사 신호선 SL1 및 SL2와 N열째의 영상 신호선 DL에 접속된 화소 PX에서, 구동 제어 소자 DR의 소스와 드레인이 단락하고 있다고 가정한다. 이 경우, 화소 PX의 유기 EL 소자 OLED는 유효 표시 기간동안 항상 최대 휘도로 발광한다. 따라서, 이 화소 PX는 휘점으로서 보여진다.
또한, 이 경우, 화소 PX의 기입 기간에서, 영상 신호선 드라이버 XDR은 N열째의 영상 신호선 DL을 제1 전원 단자 ND1과 실질적으로 동일한 전위로 설정한다. 즉, N열째의 영상 신호선 DL의 전위는 지나치게 상승한다. 영상 신호선 DL의 배선 용량은 무시할 수 없는 정도로 크기 때문에, N열째의 영상 신호선 DL의 전위가 적정한 범위 내로 회복할 때까지는, 예를 들면 몇십 줄 분의 기입 기간이 필요하다.
따라서, N열째의 영상 신호선 DL에 접속된 화소 PX 중, 영상 신호선 드라이버 XDR의 출력보다도 작은 신호가 (M+1)행째 이후의 몇 십개 화소에 기입된다. 그 결과, 이들 화소 PX 각각의 휘도는 본래의 휘도보다도 낮아진다. 따라서, 이들 화소 PX는 멸선으로서 보여진다.
상기와 같은 이러한 이유로부터, 구동 제어 소자 DR의 소스 및 드레인이 단락하면, 멸선 형상의 잔상이 있는 휘점이 발생한다. 상기 설명으로부터 알 수 있는 바와 같이, 멸선의 휘도는 일정하지 않고, 통상적으로 휘점측의 한 단으로부터 타단을 향해서 상승한다.
휘선 형상의 잔상이 있는 휘점은, 예를 들면, M행째의 주사 신호선 SL1 및 SL2와 N열째의 영상 신호선 DL에 접속된 화소 PX에서 출력 제어 스위치 SW1의 소스 및 드레인이 단락하고 있을 경우에 발생한다.
즉, 이 경우, 화소 PX의 기입 기간에서, 영상 신호선 드라이버 XDR는 N열째의 영상 신호선 DL을 제2 전원 단자 ND2보다도 낮은 전위로 설정한다. 따라서, 그 화소 PX에서는 구동 제어 소자 DR의 게이트 전위가 매우 낮아진다. 따라서, 화소 PX의 유기 EL 소자 OLED는 유효 표시 기간에서 항상 최대 휘도로 발광한다. 그 결과, 이 화소 PX는 휘점으로서 보여진다.
또한, 이 경우, 화소 PX의 기입 기간에서, N열째의 영상 신호선 DL은 지나치게 낮은 전위로 설정된다. 영상 신호선 DL의 배선 용량은 무시할 수 없는 정도로 크기 때문에, N열째의 영상 신호선 DL의 전위가 적정한 범위 내로 회복하기 전까지 예를 들면 몇십 줄 분의 기입 기간이 필요하다.
따라서, N열째의 영상 신호선 DL에 접속된 화소 PX 중, (M+1)행째 이후의 몇십 화소에는 영상 신호선 드라이버 XDR의 출력보다도 큰 신호가 기입된다. 그 결과, 이들 화소 PX 각각의 휘도는 본래의 휘도보다도 높게 된다. 따라서, 이들 화소 PX는 휘선으로서 보여진다
상기와 같은 이러한 이유로부터, 출력 제어 스위치 SW1의 소스 및 드레인이 단락하면, 휘선 형상의 잔상이 있는 휘점이 발생하는 것이다. 또한,상기의 설명으로부터 알 수 있는 바와 같이, 휘선의 휘도는 일정하지는 않고, 통상적으로, 휘점측의 단으로부터 타단을 향해서 낮아진다.
이상의 사실로부터, 본 발명자는 이하의 방법을 이용하면 화상 중에 휘선 또는 멸선 형상의 잔상이 있는 휘점이 나타나는 것을 방지할 수 있다는 것을 발견했다.
즉, 우선, 종래의 방법에 의해, 도 1 및 도 2에 도시된 구조를 제작한다. 다음, 수복 공정을 실시한다.
수복 공정에서는, 우선, 화소들 PX 중에서, 휘선 또는 멸선 형상의 잔상이 있는 휘점으로서 보여질 수 있는 화소를 선택한다. 또한, 여기서 선택된 화소가, 휘점에 대응하는 화소 PX이며, 휘선 또는 멸선에 대응하는 화소 PX는 아니라는 것을 주목한다. 또한, 여기서 주목하는 휘점은, 오직 Y 방향의 잔상을 갖는 휘점 뿐이라는 것을 주목한다.
다음으로, 선택된 화소 PX에서, 유기 EL 소자 OLED의 제1 전극 CE를 제1 전원 단자 ND1에 접속시키는 제1 도전로와, 이 제1 도전로를 영상 신호선 DL에 접속시키는 제2 도전로를 단선시킨다. 제1 도전로는, 예를 들면, 출력 제어 스위치 SW1과 유기 EL 소자 OLED의 제1 전극 PE가 접속하고 있는 부분에서 단선된다. 제2 도전로는, 예를 들면, 영상 신호 공급 제어 스위치 SW2와 영상 신호선 DL이 접속하고 있는 부분에서 단선된다. 또한, 제1 및 제2 도전로는, 이 도전로들의 반도체층 SC에 레이저 광을 조사함으로써 단선된다.
선택된 화소 PX에서 제1 도전로가 단선되면, 그 화소 PX에 포함된 유기 EL 소자 OLED는 유효 표시 기간에 발광하지 않는다. 따라서, 이 화소 PX가 휘점으로서 보여질 일은 없다.
또한, 선택된 화소 PX에 있어서 제2 도전로가 단선되면, 그 화소 PX의 기입 기간에, 이 화소 PX가 접속된 영상 신호선 DL의 전위가 제1 전원 단자 ND1이나 제2 전원 단자 ND2의 전위의 영향을 받을 일은 없다. 따라서, 이 화소 PX의 영향에 의해 휘선 또는 멸선이 발생할 일은 없다.
그러므로, 전번의 수복을 행하면, 화상 중에 휘선 또는 멸선 형상의 잔상이 있는 휘점이 나타나는 것을 방지할 수 있게 된다.
이 수복은, 화소 PX에 이하에 설명되는 흔적을 남긴다. 이것에 대해서, 도 4를 참조하면서 설명한다.
도 4는, 도 3에 도시된 화소에 수복을 실시한 후의 구조를 개략적으로 도시하는 평면도다.
상기대로 본 실시예에서는, 휘선 또는 멸선 형상의 잔상이 있는 휘점으로서 보여질 수 있는 화소 PX를 선택하고, 그 화소 PX에 있어서 제1 도전로 및 제2 도전로 쌍방을 단선시킨다. 따라서, 완성된 유기 EL 표시 장치에서는, 일부의 화소 PX는 2개의 단선부를 포함하고 있다.
예를 들면, 제1 도전로를 출력 제어 스위치 SW1과 유기 EL 소자 OLED의 제1 전극 PE를 접속시키고 있는 부분에서 단선시키고, 제2 도전로를 영상 신호 공급 제어 스위치 SW2와 영상 신호선 DL을 접속시키고 있는 부분에서 단선시켰을 경우에는, 도 4에 도시된 구조를 얻을 수 있다. 또한, 반도체층 SC가 폴리실리콘 등과 같은 결정질이며 또한 반도체층 SC의 위치에서 각 경로를 단선시킬 경우, 반도체층 SC에의 레이저 광 조사에 의해, 결정질로부터 비정질에의 상 변화를 발생시킬 수 있다는 것을 주목한다. 이 경우, 레이저 광 조사에 의해 반도체층 SC의 물리적인 절단이 불완전하다 하더라도, 그 전기 저항은 현저하게 상승하므로 전기적인 절단이 불충분할 일은 없다.
이상, 화소 PX에 도 1에 도시된 구성을 이용하는 유기 EL 표시 장치에 대해 서 설명했지만, 화소 PX에는 다른 구성을 이용하여도 된다. 예를 들면, 영상 신호공급 제어 스위치 SW2와 다이오드-접속 스위치 SW3을, 영상 신호선 DL과 구동 제어 소자 DR의 드레인 사이에서 이 순서로 직렬로 접속하고, 또한, 다이오드-접속 스위치 SW3의 드레인을 구동 제어 소자 DR의 게이트에 접속하여도 된다. 또는, 다이오드-접속 스위치 SW3은, 구동 제어 소자 DR의 드레인과 게이트 사이에 접속하는 대신, 구동 제어 소자 DR의 게이트와 영상 신호선 DL 사이에 접속하여도 된다. 또는, 스위치 군은, 2개의 스위치, 즉, 영상 신호 공급 제어 스위치 SW2 및 다이오드-접속 스위치 SW3으로 구성되는 것을 대신해서, 3개 이상의 스위치로 구성하여도 된다.
도 5는 변형예에 따른 표시 장치에 포함되는 화소의 등가 회로 도면이다. 도 6은 변형예에 따른 표시 장치의 화소로 사용가능한 구조의 일례를 개략적으로 도시하는 평면도이다. 도 6은 표시면 측으로부터 본 화소의 구조를 도시하고 있다는 것을 주목한다.
도 5 및 도 6에 도시된 화소 PX는, 영상 신호선 DL과 구동 제어 소자 DR의 드레인 사이에 영상 신호 공급 제어 스위치 SW2를 접속시키는 대신, 영상 신호 공급 제어 스위치 SW2a 및 SW2b를 이 순서로 직렬로 접속시키고 있는 것 이외에는, 도1 및 도 3에 도시된 화소 PX와 동일한 구조를 가지고 있다. 즉, 스위치 군을 영상 신호 공급 제어 스위치 SW2 및 다이오드-접속 스위치 SW3으로 구성하는 대신, 영상 신호 공급 제어 스위치 SW2a 및 SW2b 및 다이오드-접속 스위치 SW3으로 구성하고 있다. 이렇게, 스위치 군은 3개 이상의 스위치로 구성해도 된다.
화소 PX에 도 5 및 도 6에 도시된 구조를 이용했을 경우, 전술한 수복은 이하의 방식으로 수행될 수 있다. 이것에 대해서, 도 7 및 도 8을 참조하면서 설명한다.
도 7은 도 6에 도시된 화소에 수복을 실시한 후의 구조의 일례를 개략적으로 도시하는 평면도다. 도 8은, 도 6에 도시된 화소에 수복을 실시한 후의 구조의 다른 예를 개략적으로 도시하는 평면도다.
화소 PX에 도 5 및 도 6에 도시된 구조를 이용했을 경우라도, 전술한 바와 같이, 휘선 형상 또는 멸선 형상의 잔상이 있는 휘점으로서 보여질 수 있는 화소 PX를 선택한다. 다음으로, 그 화소 PX에서, 제1 및 제2 도전로를 단선시킨다.
제2 도전로는, 예를 들면, 영상 신호 공급 제어 스위치 SW2a와 영상 신호선 DL을 접속시키고 있는 부분에서 단선될 수 있다. 이 경우, 제1 도전로를 출력 제어 스위치 SW1과 유기 EL 소자 OLED의 제1 전극 PE를 접속시키고 있는 부분에서 단선시키면, 도 7에 도시된 구조를 얻을 수 있다.
제2 도전로는, 영상 신호 공급 제어 스위치 SW2a와 SW2b를 접속시키고 있는 부분에서 단선될 수 있다. 이 경우, 제1 도전로를, 출력 제어 스위치 SW1과 유기 EL 소자 OLED의 제1 전극 PE를 접속시키고 있는 부분에서 단선시키면, 도 8에 도시된 구조를 얻을 수 있다.
전술한 유기 EL 표시 장치에서는, 기판 SUB의 주면에 수직인 방향으로부터 보았을 경우에, 제1 및 제2 도전로와 다른 배선 또는 전극이 그 단선부에 있어서 중첩하지 않는 배치를 이용한다. 이렇게 하면, 제1 및 제2 도전로를 단선시키기 위한 레이저 광 조사에 의해 다른 배선 또는 전극이 손상을 입는 것을 억제할 수 있다. 특히, 기판 SUB의 주면에 수직인 방향으로부터 본 경우에서, 단선부와 제1 및 제2 도전로 이외의 배선 또는 전극과의 사이의 거리가 약 2㎛ 이상일 경우, 제1 및 제2 도전로를 단선시키기 위한 레이저 광 조사에 의해, 다른 배선 또는 전극이 손상을 입는 것을 용이하게 방지할 수 있다.
추가의 이점 및 변형이 당업자들에게 용이하게 일어날 수 있을 것이다. 그러므로, 더 넓은 양태에서의 본 발명은 상세한 설명 및 그에 설명되고 도시된 대표 실시예에 국한되지 않는다. 따라서, 첨부된 청구항과 그 동등물에 의해 정의된 일반적인 발명의 개념의 취지 및 범위를 벗어나지 않고 각종 수정이 행해질 수 있다.
본 발명에 따르면, 화소 회로에 영상 신호로서 전류 신호를 기입하는 액티브 매트릭스 구동 방식의 표시 장치에서, 휘선 또는 멸선 형상의 잔상이 있는 휘점이 발생하는 것을 방지할 수 있다.

Claims (11)

  1. 절연 기판과, 상기 절연 기판상에서 매트릭스 형상으로 배열된 복수의 화소와, 상기 복수의 화소가 형성하는 열에 대응해서 배열된 복수의 영상 신호선을 포함하는 표시 장치에 있어서,
    상기 복수의 화소 각각은,
    제어 단자, 제1 전원 단자에 접속된 제1 단자, 상기 제어 단자와 상기 제1 단자 사이의 전압에 대응하는 크기의 전류를 출력하는 제2 단자를 포함하는 구동 제어 소자,
    제1 전극, 제2 전원 단자에 접속된 제2 전극, 상기 제1 전극과 제2 전극 사이에 개재된 유기물층을 포함하는 표시 소자,
    상기 제2 단자와 상기 제1 전극 사이에 접속된 출력 제어 스위치,
    상기 제2 단자, 상기 영상 신호선 및 상기 제어 단자가 전기적으로 상호 접속된 제1 상태, 상기 제2 단자, 상기 영상 신호선 및 상기 제어 단자가 전기적으로 상호 차단된 제2 상태 사이에서 전기적 접속을 전환하는 스위치 군, 및
    상기 제어 단자에 접속된 캐패시터
    를 포함하고, 상기 복수의 화소 일부에서, 상기 제1 전극을 상기 제1 전원 단자에 전기적으로 접속시키는 제1 도전로와, 상기 제2 단자를 상기 영상 신호선에 전기적으로 접속시키는 제2 도전로를 단선시키는 표시 장치.
  2. 제1항에 있어서, 상기 스위치 군은, 상기 영상 신호선에 접속된 영상 신호 공급 제어 스위치와, 상기 제어 단자에 접속된 다이오드-접속 스위치를 포함하고,
    상기 제1 및 제2 도전로가 단선되어 있는 상기 화소에서는, 상기 제1 도전로 중 상기 영상 신호 공급 제어 스위치와 상기 영상 신호선을 접속시키는 부분이 단선되고, 상기 제2 도전로 중 상기 출력 제어 스위치와 상기 제1 전극을 접속시키는 부분이 단선되는 표시 장치.
  3. 제1항에 있어서, 상기 스위치 군은, 상기 영상 신호선에 직렬로 접속된 복수의 영상 신호 공급 제어 스위치와 상기 제어 단자에 접속된 다이오드-접속 스위치를 포함하고,
    상기 제1 및 제2 도전로 둘 모두 단선되어 있는 상기 화소에서는, 상기 제1 도전로 중 상기 복수의 영상 신호 공급 제어 스위치 중 하나와 상기 영상 신호선을 접속시키는 부분이 단선되고, 상기 제2 도전로 중 상기 출력 제어 스위치와 상기 제1 전극을 접속시키는 부분이 단선되는 표시 장치.
  4. 제1항에 있어서, 상기 스위치 군은, 상기 영상 신호선에 직렬로 접속된 복수의 영상 신호 공급 제어 스위치와 상기 제어 단자에 접속된 다이오드-접속 스위치를 포함하고,
    상기 제1 및 제2 도전로 둘 모두가 단전되어 있는 상기 화소에서는, 상기 제1 도전로 중 상기 복수의 영상 신호 공급 제어 스위치들 서로를 접속시키는 부분이 단선되고, 상기 제2 도전로 중 상기 출력 제어 스위치와 상기 제1 전극을 접속시키는 부분이 단선되는 표시 장치.
  5. 제1항에 있어서, 상기 제1 및 제2 도전로는 제1 및 제2 폴리실리콘부를 각각 포함하고,
    상기 제1 및 제2 도전로 둘 모두가 단선된 상기 화소에서는, 상기 제1 및 제2 폴리실리콘부가 단선되는 표시 장치.
  6. 제1항에 있어서, 상기 표시 소자는 유기 EL 소자인 표시 장치.
  7. 절연 기판과, 상기 절연 기판상에서 매트릭스 형상으로 배열된 복수의 화소와, 상기 복수의 화소가 형성하는 열에 대응해서 배열된 복수의 영상 신호선을 포함하는 표시 장치를 제조하는 방법에 있어서,
    상기 복수의 화소 각각은,
    제어 단자, 제1 전원 단자에 접속된 제1 단자, 상기 제어 단자와 상기 제1 단자 사이의 전압에 대응하는 크기의 전류를 출력하는 제2 단자를 포함하는 구동 제어 소자,
    제1 전극, 제2 전원 단자에 접속된 제2 전극, 상기 제1 전극과 제2 전극 사이에 개재된 유기물층을 포함하는 표시 소자,
    상기 제2 단자와 상기 제1 전극 사이에 접속된 출력 제어 스위치,
    상기 제2 단자, 상기 영상 신호선 및 상기 제어 단자가 전기적으로 상호 접속된 제1 상태, 상기 제2 단자, 상기 영상 신호선 및 상기 제어 단자가 전기적으로 상호 차단된 제2 상태 사이에서 전기적 접속을 전환하는 스위치 군, 및
    상기 제어 단자에 접속된 캐패시터
    를 포함하고,
    검사 화상(inspection image)이 표시될 때 멸선 형상의 잔상이 있는 휘점 또는 휘선으로서 보여질 수 있는, 상기 복수의 화소들 중 하나 이상을 선택하는 공정과,
    선택된 상기 화소에서, 상기 제1 전극을 상기 제1 전원 단자에 전기적으로 접속시키는 제1 도전로와, 상기 제2 단자를 상기 영상 신호 선에 전기적으로 접속시키는 제2 도전로를 단선시키는 공정
    을 포함하는 표시 장치의 제조 방법.
  8. 제7항에 있어서, 상기 제1 및 제2 도전로를 단선시키는 상기 공정은, 상기 제1 및 제2 도전로에 레이저 광을 조사하는 공정을 포함하는 표시 장치의 제조 방법.
  9. 제7항에 있어서, 상기 제1 및 제2 도전로는 제1 및 제2 폴리실리콘부를 각각 포함하고,
    상기 제1 및 제2 도전로를 단선시키는 상기 공정은, 상기 제1 및 제2 폴리실 리콘부를 단선시키는 공정을 포함하는 표시 장치의 제조 방법.
  10. 제9항에 있어서, 상기 제1 및 제2 도전로를 단선시키는 상기 공정은, 상기 제1 및 제2 폴리실리콘부를 레이저 광으로 조사하는 공정을 포함하는 표시 장치의 제조 방법.
  11. 제7항에 있어서, 상기 표시 소자는 유기 EL 소자인 표시 장치의 제조 방법.
KR1020067023851A 2005-02-28 2005-12-13 표시 장치 및 그 제조 방법 Active KR100853346B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020067023851A KR100853346B1 (ko) 2005-02-28 2005-12-13 표시 장치 및 그 제조 방법

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2005-00053424 2005-02-28
KR1020067023851A KR100853346B1 (ko) 2005-02-28 2005-12-13 표시 장치 및 그 제조 방법

Publications (2)

Publication Number Publication Date
KR20070019738A KR20070019738A (ko) 2007-02-15
KR100853346B1 true KR100853346B1 (ko) 2008-08-21

Family

ID=41645547

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067023851A Active KR100853346B1 (ko) 2005-02-28 2005-12-13 표시 장치 및 그 제조 방법

Country Status (1)

Country Link
KR (1) KR100853346B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6077280B2 (ja) * 2011-11-29 2017-02-08 株式会社半導体エネルギー研究所 表示装置及び電子機器

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0484463A (ja) * 1990-07-27 1992-03-17 Meidensha Corp 複合型半導体装置
JP2003216100A (ja) * 2002-01-21 2003-07-30 Matsushita Electric Ind Co Ltd El表示パネルとel表示装置およびその駆動方法および表示装置の検査方法とel表示装置のドライバ回路
WO2003091977A1 (fr) * 2002-04-26 2003-11-06 Toshiba Matsushita Display Technology Co., Ltd. Circuit de commande d'un ecran el
JP2004029755A (ja) * 2002-04-26 2004-01-29 Toshiba Matsushita Display Technology Co Ltd El表示装置
JP2004342457A (ja) * 2003-05-15 2004-12-02 Sanyo Electric Co Ltd 表示パネルの製造方法および表示パネル
JP2008003006A (ja) * 2006-06-23 2008-01-10 Advantest Corp 信号発生装置、試験装置、及びpll回路
JP2008002000A (ja) * 2006-06-20 2008-01-10 Toyota Boshoku Corp 繊維成形体およびその製造方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0484463A (ja) * 1990-07-27 1992-03-17 Meidensha Corp 複合型半導体装置
JP2003216100A (ja) * 2002-01-21 2003-07-30 Matsushita Electric Ind Co Ltd El表示パネルとel表示装置およびその駆動方法および表示装置の検査方法とel表示装置のドライバ回路
WO2003091977A1 (fr) * 2002-04-26 2003-11-06 Toshiba Matsushita Display Technology Co., Ltd. Circuit de commande d'un ecran el
WO2003091978A1 (fr) * 2002-04-26 2003-11-06 Toshiba Matsushita Display Technology Co., Ltd. Procede de commande d'un ecran d'affichage electroluminescent
JP2004029755A (ja) * 2002-04-26 2004-01-29 Toshiba Matsushita Display Technology Co Ltd El表示装置
JP2004342457A (ja) * 2003-05-15 2004-12-02 Sanyo Electric Co Ltd 表示パネルの製造方法および表示パネル
JP2008002000A (ja) * 2006-06-20 2008-01-10 Toyota Boshoku Corp 繊維成形体およびその製造方法
JP2008003006A (ja) * 2006-06-23 2008-01-10 Advantest Corp 信号発生装置、試験装置、及びpll回路

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
공개특허 제2002-0005997호
공개특허 제2003-0067541호
등록특허 제0484463호

Also Published As

Publication number Publication date
KR20070019738A (ko) 2007-02-15

Similar Documents

Publication Publication Date Title
US7482187B2 (en) Display and method of manufacturing the same
KR100699997B1 (ko) 다수개의 구동 트랜지스터와 다수개의 애노드 또는캐소드전극을 갖는 유기 전계 발광 표시장치
US10867542B2 (en) Electroluminescence display
KR101581368B1 (ko) 유기 발광 표시 장치 및 그의 리페어 방법
JP2007316511A (ja) アクティブマトリクス型表示装置
US20060221005A1 (en) Display, array substrate, and method of driving display
JP2014228867A (ja) 有機発光表示装置及びそのリペア方法
KR100712152B1 (ko) 디스플레이, 어레이 기판, 및 디스플레이를 구동하는 방법
CN110571238B (zh) 有机发光显示面板及包括其的有机发光显示装置
JP2006330469A (ja) 有機エレクトロルミネッセンス表示装置
KR100712153B1 (ko) 디스플레이 및 디스플레이를 구동하는 방법
US7355220B2 (en) Array substrate
KR100853346B1 (ko) 표시 장치 및 그 제조 방법
US20060221251A1 (en) Display, array substrate, and method of manufacturing display
US20060221010A1 (en) Display, array substrate, and method of driving display
US20060290632A1 (en) Display and array substrate
KR20080054050A (ko) 유기전계발광표시장치
JP2006284915A (ja) 表示装置及びアレイ基板
JP2007010872A (ja) 表示装置及びアレイ基板
JP2006309179A (ja) 表示装置、アレイ基板、及び表示装置の駆動方法
JP4945087B2 (ja) 表示装置
JP2007155818A (ja) 表示装置、アレイ基板及び表示装置の製造方法
JP2007010873A (ja) 表示装置及びその製造方法
JP2006284942A (ja) 表示装置及びアレイ基板
JP2009058769A (ja) 表示装置

Legal Events

Date Code Title Description
A201 Request for examination
PA0105 International application

Patent event date: 20061114

Patent event code: PA01051R01D

Comment text: International Patent Application

PA0201 Request for examination
PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20071218

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20080529

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20080813

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20080813

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20110630

Start annual number: 4

End annual number: 4

FPAY Annual fee payment

Payment date: 20120724

Year of fee payment: 5

PR1001 Payment of annual fee

Payment date: 20120724

Start annual number: 5

End annual number: 5

FPAY Annual fee payment

Payment date: 20130802

Year of fee payment: 6

PR1001 Payment of annual fee

Payment date: 20130802

Start annual number: 6

End annual number: 6

FPAY Annual fee payment

Payment date: 20140801

Year of fee payment: 7

PR1001 Payment of annual fee

Payment date: 20140801

Start annual number: 7

End annual number: 7

FPAY Annual fee payment

Payment date: 20160805

Year of fee payment: 9

PR1001 Payment of annual fee

Payment date: 20160805

Start annual number: 9

End annual number: 9

FPAY Annual fee payment

Payment date: 20170804

Year of fee payment: 10

PR1001 Payment of annual fee

Payment date: 20170804

Start annual number: 10

End annual number: 10

PR1001 Payment of annual fee

Payment date: 20220805

Start annual number: 15

End annual number: 15