[go: up one dir, main page]

KR100829749B1 - 효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동방법 - Google Patents

효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동방법 Download PDF

Info

Publication number
KR100829749B1
KR100829749B1 KR1020060115458A KR20060115458A KR100829749B1 KR 100829749 B1 KR100829749 B1 KR 100829749B1 KR 1020060115458 A KR1020060115458 A KR 1020060115458A KR 20060115458 A KR20060115458 A KR 20060115458A KR 100829749 B1 KR100829749 B1 KR 100829749B1
Authority
KR
South Korea
Prior art keywords
lines
addressing
period
electrode
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1020060115458A
Other languages
English (en)
Inventor
정성준
김태성
박석재
김승민
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060115458A priority Critical patent/KR100829749B1/ko
Priority to US11/984,267 priority patent/US20080129764A1/en
Application granted granted Critical
Publication of KR100829749B1 publication Critical patent/KR100829749B1/ko
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • G09G3/2932Addressed by writing selected cells that are in an OFF state
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은, 시분할 구동을 위하여 단위 프레임이 복수의 서브필드들로 구분되고, 이 서브필드들 각각이 리셋 주기, 어드레싱 주기, 및 유지 주기로 구분되는 방전 디스플레이 패널의 구동 방법이다. 어드레싱 주기에서, 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위와, 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위 사이의 전압이 시간이 흐름에 따라 높아진다. 여기에서, 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위가 고정되고, 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위가 변함에 의하여 모든 주사 전극-라인들에 순차적으로 인가되는 주사 펄스의 하강 시간이 시간이 흐름에 따라 짧아진다.

Description

효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동 방법{Method of driving discharge display panel for effective addressing}
도 1은 본 발명의 일 실시예에 의하여 구동되는 방전 디스플레이 패널로서 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 플라즈마 디스플레이 패널의 한 방전 셀의 예를 보여주는 단면도이다.
도 3은 본 발명의 일 실시예를 수행하는 도 1의 플라즈마 디스플레이 패널의 구동 장치를 보여주는 블록도이다.
도 4는 도 3의 구동 장치에 의하여 도 1의 플라즈마 디스플레이 패널이 구동되는 방법을 보여주는 타이밍도이다.
도 5는 도 4의 서브필드들 각각(SF)에서 사용되는 구동 신호들의 일 예를 보여주는 파형도이다.
도 6은 도 5의 어드레싱 주기에서 주사 펄스의 파형이 변해짐을 상세히 보여주는 파형도이다.
도 7은 도 5의 t5 시점에서의 어느 한 방전 셀의 벽전하 분포를 보여주는 단 면도이다.
도 8은 도 5의 t8 시점에서의 어느 한 방전 셀의 벽전하 분포를 보여주는 단면도이다.
도 9는 도 5의 어드레싱 주기에서 어느 한 선택된 셀에 대한 어드레싱 방전이 종료된 후의 벽전하 분포를 보여주는 단면도이다.
도 10은 도 4의 서브필드들 각각(SF)에서 사용되는 구동 신호들의 또다른 예를 보여주는 파형도이다.
<도면의 주요 부분에 대한 부호의 설명>
1...방전 디스플레이 패널, 10...앞쪽 글라스 기판,
11, 15...유전체층, 12...보호층,
13...뒤쪽 글라스 기판, 14...방전 공간,
16...형광층, 17...격벽,
X1, ..., Xn...X 전극-라인, Y1, ..., Yn...Y 전극-라인,
AR1, ..., ABm...어드레스 전극-라인, Xna, Yna...투명 전극-라인,
Xnb, Ynb...금속 전극-라인, SF, SF1, ...SF8...서브필드,
SY...Y 구동 제어 신호, VG...접지 전위,
SX...X 구동 제어 신호,
SA...어드레스 구동 제어 신호,
62...제어부, 63...어드레스 구동부,
64...X 구동부, 65...Y 구동부,
66...영상 처리부, A, A1, ..., A8...리셋 주기.
본 발명은, 방전 디스플레이 패널의 구동 방법에 관한 것으로서, 보다 상세하게는, 시분할 구동을 위하여 단위 프레임이 복수의 서브필드들로 구분되고, 이 서브필드들 각각이 리셋 주기, 어드레싱 주기, 및 유지 주기로 구분되는 방전 디스플레이 패널의 구동 방법에 관한 것이다.
통상적인 방전 디스플레이 장치 예를 들어, 미국 특허 제5,541,618호의 플라즈마 디스플레이 장치에서는, 단위 프레임이 시분할 계조 디스플레이를 위한 복수의 서브필드들로 구분되고, 서브필드들 각각이 리셋 주기, 어드레싱 주기, 및 유지 주기를 포함한다. 서브필드들 각각은 고유한 계조 가중값을 가지며, 이 계조 가중값에 비례하여 유지 주기가 설정된다.
리셋(reset), 어드레싱(addressing), 및 유지(discharge-sustaining) 주기들이 단위 서브필드에서 순차적으로 수행된다. 리셋 주기에서는 모든 방전 셀들의 전하 상태들이 균일해지면서 다음 주기에서 수행될 어드레싱에 적합해지게 된다. 어드레싱 주기에서는, 선택된 방전 셀들에 소정의 벽전위가 생성된다. 유지 주기 에서는, 어드레싱 주기에서 상기 벽전위가 형성된 방전 셀들이 유지 방전을 일으킨다.
상기 어드레싱 주기에 있어서, 주사 전극-라인들에 접지 전위 또는 접지 전위보다 낮은 부극성 전위의 주사 펄스가 순차적으로 인가된다. 따라서, 어드레싱 주기는 단위 서브필드에서 가장 긴 시간을 차지하며, 방전 디스플레이 패널의 해상도가 높아질수록 어드레싱 주기가 길어진다.
이에 따라, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 리셋 주기의 종료 후로부터 어드레싱이 시작될 때까지 기다리는 시간이 길어서 리셋팅 결과의 전하 상태들이 흐트러진다. 이에 따라, 어드레싱 주기에서 오방전이 일어날 가능성이 크다.
본 발명의 목적은, 어드레싱 주기에서 오방전이 일어날 가능성을 줄일 수 있는 방전 디스플레이 패널의 구동 방법을 제공하는 것이다.
상기 목적을 이루기 위한 본 발명은, 시분할 구동을 위하여 단위 프레임이 복수의 서브필드들로 구분되고, 상기 서브필드들 각각이 리셋 주기, 어드레싱 주기, 및 유지 주기로 구분되는 방전 디스플레이 패널의 구동 방법이다. 어드레싱 주기에서, 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위와, 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위 사이의 전압이 시간이 흐름에 따라 높아진다. 여기에서, 상기 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위가 고정되고, 상기 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위가 변함에 의하여 모든 주사 전극-라인들에 순차적으로 인가되는 주사 펄스의 하강 시간이 시간이 흐름에 따라 짧아진다.
본 발명의 상기 방전 디스플레이 패널의 구동 방법에 의하면, 리셋 주기의 종료 후로부터 어드레싱이 시작될 때까지 각각의 방전 셀들이 기다리는 시간에 있어서, 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위와, 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위 사이의 전압이 상대적으로 낮아진다. 이에 따라, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 리셋 주기의 종료 후로부터 어드레싱이 시작될 때까지 기다리는 시간 동안의 인가 전압에 의하여 리셋팅 결과의 전하 상태들이 흐트러짐이 방지될 수 있다.
또한, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 주사 전극-라인들에 순차적으로 인가되는 주사 펄스의 하강 시간 및 상승 시간이 시간이 흐름에 따라 짧아진다. 즉, 한 주사 펄스의 총 인가 시간이 변하지 않음에도 불구하고, 한 주사 펄스의 유효 인가 시간이 시간이 흐름에 따라 길어진다. 따라서, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 리셋 주기의 종료 후로부터 어드레싱이 시작될 때까지 기다리는 시간 동안에 의하여 리셋팅 결과의 전하 상태들이 약간 흐트러지더라도, 정상적으로 어드레싱 방전이 일어날 수 있다.
결론적으로, 본 발명의 상기 방전 디스플레이 패널의 구동 방법에 의하면, 상기 어드레싱 주기에서 오방전이 일어날 가능성이 줄어들 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다.
도 1은 본 발명의 일 실시예에 의하여 구동되는 방전 디스플레이 패널로서 3-전극 면방전 방식의 플라즈마 디스플레이 패널(1)의 구조를 보여준다. 도 2는 도 1의 플라즈마 디스플레이 패널(1)의 한 방전 셀의 예를 보여준다.
도 1 및 2를 참조하면, 본 발명의 일 실시예에 의한 3-전극 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극-라인들(AR1 내지 ABm), 유전체층(11, 15), 유지 전극-라인들로서의 X 전극-라인들(X1 내지 Xn), 주사 전극-라인들로서의 Y 전극-라인들(Y1 내지 Yn), 형광체(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극-라인들(AR1 내지 ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 하부 유전체층(15)은 어드레스 전극-라인들(AR1 내지 ABm)의 앞쪽에서 전면(全面) 도포된다. 하부 유전체층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극-라인들(AR1 내지 ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 방전 셀의 방전 영역을 구획하고 각 방전 셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은 격벽(17)들 사이에 도포된다.
유지 전극-라인들로서의 X 전극-라인들(X1 내지 Xn)과 주사 전극-라인들로서의 Y 전극-라인들(Y1 내지 Yn)은 어드레스 전극-라인들(AR1 내지 ABm)과 교차되는 방향으로 앞쪽 글라스 기판(10)의 뒤쪽에서 교호하고 나란하게 형성된다. 각 교차점은 상응하는 방전 셀을 설정한다. 각 X 전극-라인(X1 내지 Xn)과 각 Y 전극-라인(Y1 내지 Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극-라인(도 3의 Xna, Yna)과 전도도를 높이기 위한 금속 전극-라인(도 3의 Xnb, Ynb) 이 결합되어 형성된다. 앞쪽 유전체층(11)은 X 전극-라인들(X1 내지 Xn)과 Y 전극-라인들(Y1 내지 Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전체층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 방전 디스플레이 패널에 적용되는 구동 방법에서는, 리셋(reset), 어드레싱(addressing), 및 유지(sustaining) 주기들이 단위 서브필드에서 순차적으로 수행된다. 리셋 주기에서는, 모든 방전 셀들의 전하 상태들이 균일해지면서 어드레싱에 적합해지도록 조정된다. 어드레싱 주기에서는, 선택된 방전 셀들에 소정의 벽전위가 생성된다. 유지 주기에서는, 모든 XY 전극-라인쌍들에 소정의 교류 전압이 인가됨으로써 어드레싱 주기에서 상기 벽전위가 형성된 방전 셀들이 유지 방전을 일으킨다. 유지 방전을 일으키는 선택된 방전 셀들의 방전 공간(14) 즉, 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광층(16)이 여기되어 빛이 발생된다.
도 3을 참조하면, 본 발명의 일 실시예를 수행하는 도 1의 플라즈마 디스플레이 패널(1)의 구동 장치는 영상 처리부(66), 제어부(62), 어드레스 구동부(63), X 구동부(64), 및 Y 구동부(65)를 포함한다.
영상 처리부(66)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다.
제어부(62)는 영상 처리부(66)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다.
어드레스 구동부(63)는, 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호들(SA)을 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극-라인들(도 1의 AR1 내지 ABm)에 인가한다. X 구동부(64)는 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 X 구동 제어 신호들(SX)에 따라 유지 전극-라인들로서의 X 전극-라인들(도 1의 X1 내지 Xn)을 구동한다. Y 구동부(65)는 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)에 따라 주사 전극-라인들로서의 Y 전극-라인들(도 1의 Y1 내지 Yn)을 구동한다.
도 4는 도 3의 구동 장치에 의하여 도 1의 플라즈마 디스플레이 패널(1)이 구동되는 방법을 보여준다.
도 4를 참조하면, 모든 단위 프레임들 각각은 시분할 계조 표시를 실현하기 위하여 계조 가중값이 낮은 순서에 따라 8 개의 서브필드들(SF1 내지 SF8)로 구분된다. 또한, 각 서브필드(SF1 내지 SF8)는 리셋 주기(R1 내지 R8), 어드레싱 주기(A1 내지 A8), 및 유지 주기(S1 내지 S8)로 구분된다.
모든 방전 셀들의 방전 조건들은 각 리셋 주기(R1 내지 R8)에서 균일해지면서 동시에 다음 주기에서 수행될 어드레싱에 적합해지도록 된다.
각 어드레싱 주기(A1 내지 A8)에서는, 어드레스 전극-라인들(도 1의 AR1 내지 ABm)에 표시 데이터 신호가 인가됨과 동시에 각 Y 전극-라인(Y1 내지 Yn)에 상응하는 주사 펄스가 순차적으로 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 표시 데이터 신호가 인가되면 상응하는 방전셀에서 어드레싱 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다.
여기에서, 각 어드레싱 주기(A1 내지 A8)는 중간 재배열 주기(도 5의 t9 내지 t11, 또는 도 6의 t9 내지 t11)를 포함한다. 이 중간 재배열 주기에서, 현재 어드레싱 되어 있는 방전 셀들 중에서 선택되어 어드레싱 방전을 수행하였던 방전 셀들의 전하 분포 상태들이 서로 균등해지게 하고, 그 나머지 방전 셀들의 전하 분포 상태들이 서로 균등해지게 하는 중간 리셋 방전이 수행된다. 이와 관련된 내용은, 도 5를 참조하여 상세히 설명될 것이다.
각 유지 주기(S1 내지 S8)에서는, 모든 Y 전극-라인들(Y1 내지 Yn)과 모든 X 전극-라인들(X1 내지 Xn)에 유지용 펄스가 교호하게 인가되어, 상응하는 어드레싱 주기(A1 내지 A8)에서 벽전하들이 형성된 방전셀들에서 표시 방전을 일으킨다. 따 라서 방전 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 유지 주기(S1 내지 S8)의 길이에 비례한다. 단위 프레임에서 차지하는 유지 주기(S1 내지 S8)의 길이는 255T(T는 단위 주기)이다. 따라서 단위 프레임에서 한 번도 표시되지 않은 경우를 포함하여 256 계조로써 표시할 수 있다.
여기에서, 제1 서브필드(SF1)의 유지 주기(S1)에는 20에 상응하는 주기(1T)이, 제2 서브필드(SF2)의 유지 주기(S2)에는 21에 상응하는 주기(2T)이, 제3 서브필드(SF3)의 유지 주기(S3)에는 22에 상응하는 주기(4T)이, 제4 서브필드(SF4)의 유지 주기(S4)에는 23에 상응하는 주기(8T)이, 제5 서브필드(SF5)의 유지 주기(S5)에는 24에 상응하는 주기(16T)이, 제6 서브필드(SF6)의 유지 주기(S6)에는 25에 상응하는 주기(32T)이, 제7 서브필드(SF7)의 유지 주기(S7)에는 26에 상응하는 주기(64T)이, 그리고 제8 서브필드(SF8)의 유지 주기(S8)에는 27에 상응하는 주기(128T)이 각각 설정된다.
이에 따라, 8 개의 서브필드들(SF1 내지 SF8) 중에서 표시될 서브필드를 적절히 선택하면, 어느 서브필드에서도 표시되지 않는 0(영) 계조를 포함하여 모두 256 계조의 디스플레이가 수행될 수 있다.
도 5는 도 4의 서브필드들 각각(SF)에서 사용되는 구동 신호들의 일 예를 보여준다. 도 5에서 참조 부호 SAR1 .. ABm은 각 어드레스 전극-라인(도 1의 AR1 내지 ABm)에 인가되는 구동 신호를 가리킨다. 참조 부호 SX1 .. Xn은 X 전극-라인들(도 1의 X1 내지 Xn)에 인가되는 구동 신호를 가리킨다. 참조 부호 SY1 내지 SYn은 Y 전극-라인들(도 1의 Y1 내지 Yn)에 인가되는 구동 신호들을 가리킨다.
도 6은 도 5의 어드레싱 주기(A)에서 주사 펄스의 파형이 변해짐을 상세히 보여준다. 도 7은 도 5의 t5 시점에서의 어느 한 방전 셀의 벽전하 분포를 보여준다. 도 8은 도 5의 t8 시점에서의 어느 한 방전 셀의 벽전하 분포를 보여준다. 도 9는 도 5의 어드레싱 주기에서 어느 한 선택된 셀에 대한 어드레싱 방전이 종료된 후의 벽전하 분포를 보여준다. 도 7 내지 9에서 도 2와 동일한 참조 부호는 동일한 기능의 대상을 가리킨다.
도 5를 참조하면, 서브필드들 각각(SF)의 리셋 주기(R)에 있어서, 제1 전위 상승 주기(t1 ~ t5)에서는, Y 전극-라인들(Y1 내지 Yn)에 인가되는 전위가 접지 전위(VG)로부터 제4 전위(VS)보다 제9 전위(VSET)만큼 더 높은 최고 전위로서의 정극성의 제1 전위(VSET+VS) 예를 들어, 355 볼트(V)까지 상승된다.
X 전극-라인들(X1 내지 Xn)과 어드레스 전극-라인들(AR1 내지 ABm)에는 접지 전 위(VG)가 인가된다.
이에 따라, Y 전극-라인들(Y1 내지 Yn)과 X 전극-라인들(X1 내지 Xn) 사이에 방전이 일어나는 한편, Y 전극-라인들(Y1 내지 Yn)과 어드레스 전극-라인들(AR1 내지 ABm) 사이에 방전이 일어난다. 이에 따라, 모든 Y 전극-라인들(Y1 내지 Yn) 주위에는 부극성 벽전하들이 형성되고, 모든 X 전극-라인들(X1 내지 Xn) 주위에는 정극성의 벽전하들이 형성되며, 모든 어드레스 전극-라인들(AR1 내지 ABm) 주위에는 정극성의 벽전하들이 형성된다(도 7 참조).
다음에, 서브필드들 각각(SF)의 리셋 주기(R)에 있어서, 전위 하강 주기(t5 ~ t8)에서는, X 전극-라인들(X1 내지 Xn)에 인가되는 전위가 제5 전위(VE)로 유지된 상태에서, Y 전극-라인들(Y1 내지 Yn)에 인가되는 전위가 제1 전위(VSET+VS)로부터 부극성의 제2 전위(VNL)까지 하강된다. 여기에서, 어드레스 전극-라인들(AR1 내지 ABm)에는 접지 전위(VG)가 인가된다. 이에 따라, X 전극-라인들(X1 내지 Xn)과 Y 전극-라인들(Y1 내지 Yn) 사이의 방전으로 인하여, Y 전극-라인들(Y1 내지 Yn) 주위의 부극성의 벽전하들의 일부가 X 전극-라인들(X1 내지 Xn) 주위로 적절히 이동한다(도 8 참조). 또한, 어드레스 전극-라인들(AR1 내지 ABm)에는 접지 전위(VG)가 인가되므로, 어드레스 전극-라인들(AR1 내지 ABm) 주위의 정극성의 벽전하들이 적절히 감소한 다(도 8 참조).
어드레싱 주기(A)의 전반 구간(t8 ~ t10)에 있어서, 어드레스 전극-라인들(AR1 내지 ABm)에 표시 데이터 신호가 인가되고, 부극성의 제6 전위(VSCH1)로 바이어싱된 Y 전극-라인들(Y1 내지 Yn)에 부극성의 제7 전위(VSCL)의 주사 펄스가 순차적으로 인가됨에 따라, 어드레싱 방전이 수행된다. 각 어드레스 전극-라인(AR1 내지 ABm)에 인가되는 표시 데이터 신호는 방전 셀을 선택할 경우에 정극성의 제8 전위(VA)가, 그렇지 않을 경우에 접지 전위(VG)가 인가된다. 이에 따라, 상기 부극성의 제7 전위(VSCL)의 주사 펄스가 인가되는 동안에 정극성의 제8 전위(VA)의 펄스가 인가되면, 상응하는 방전 셀에서 어드레스 방전에 의하여 유지 방전을 위한 벽전하 상태가 형성된다(도 9 참조). 여기에서, 보다 정확하고 효율적인 어드레스 방전을 위하여, X 전극-라인들(X1 내지 Xn)에 상기 정극성의 제5 전위(VE)가 인가된다.
어드레싱 주기(A)의 후반 구간(t10 ~ t13)에 있어서, 어드레스 전극-라인들(AR1 내지 ABm)에 표시 데이터 신호가 인가되고, 부극성의 제6 전위(VSCH1)보다 절대값이 큰 부극성의 제3 전위(VSCH2)로 바이어싱된 Y 전극-라인들(Y1 내지 Yn)에 부극성의 제7 전위(VSCL)의 주사 펄스가 순차적으로 인가됨에 따라, 어드레싱 방전이 수행된다. 각 어드레스 전극-라인(AR1 내지 ABm)에 인가되는 표시 데이터 신호는 방전 셀을 선택할 경우에 정극성의 제8 전위(VA)가, 그렇지 않을 경우에 접지 전위(VG)가 인가된다. 이에 따라, 상기 부극성의 제7 전위(VSCL)의 주사 펄스가 인가되는 동안에 정극성의 제8 전위(VA)의 펄스가 인가되면, 상응하는 방전 셀에서 어드레스 방전에 의하여 유지 방전을 위한 벽전하 상태가 형성된다(도 9 참조). 여기에서, 보다 정확하고 효율적인 어드레스 방전을 위하여, X 전극-라인들(X1 내지 Xn)에 상기 정극성의 제5 전위(VE)가 인가된다.
유지 주기(SA)에서는, 모든 Y 전극-라인들(Y1 내지 Yn)과 X 전극-라인들(X1 내지 Xn)에 정극성의 제4 전위(VS)의 유지 펄스가 교호하게 인가되어, 상응하는 어드레스 주기(A)에서 선택되었던 방전 셀들에서 유지를 위한 방전을 일으킨다.
상기한 바와 같이, 어드레싱 주기(A)에 있어서, 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위(VA)와, 주사되지 않는 Y 전극-라인들에 인가되는 바이어스 전위(VSCH1 또는 VSCH2) 사이의 전압이 시간이 흐름에 따라 높아진다.
따라서, 리셋 주기(R)의 종료 시점(t8)으로부터 어드레싱이 시작될 때까지 각각의 방전 셀들이 기다리는 시간에 있어서, 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위(VA)와, 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위 사이의 전압이 상대적으로 낮아진다. 이에 따라, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 리셋 주기(R)의 종료 시점(t8)으로부터 어드레싱이 시작될 때까지 기다리는 시간 동안의 인가 전압에 의하여 리셋팅 결과의 전하 상태들이 흐트러짐이 방지될 수 있다.
또한, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 주사 전극-라인들로서의 Y 전극-라인들(Y1 내지 Yn)에 순차적으로 인가되는 주사 펄스의 하강 시간 및 상승 시간이 시간이 흐름에 따라 짧아진다.
도 6을 참조하면, 주사 펄스의 하강 시간이 tA ~ tB1에서 tA ~ tB2로 짧아짐을 알 수 있다. 또한, 주사 펄스의 상승 시간이 tC1 ~ tD에서 tC2 ~ tD로 짧아짐을 알 수 있다.
즉, 한 주사 펄스의 총 인가 시간(tA ~ tD)이 변하지 않음에도 불구하고, 한 주사 펄스의 유효 인가 시간이 시간이 흐름에 따라 길어진다. 도 6을 참조하면, 한 주사 펄스의 유효 인가 시간이 TPE1에서 TPE2로 길어짐을 알 수 있다.
따라서, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 리셋 주기(R)의 종료 후로부터 어드레싱이 시작될 때까지 기다리는 시간 동안에 의하여 리셋팅 결과의 전하 상태들이 약간 흐트러지더라도, 정상적으로 어드레싱 방전이 일어날 수 있다.
결론적으로, 어드레싱 주기(A)에서 오방전이 일어날 가능성이 줄어들 수 있다.
도 10은 도 4의 서브필드들 각각(SF)에서 사용되는 구동 신호들의 또다른 예 를 보여준다. 도 10에서 도 5와 동일한 참조 부호는 동일한 기능의 대상을 가리킨다. 도 10에서 리셋 주기(R)와 유지 주기(S)는 도 5의 것들과 동일하므로 그 설명이 생략된다.
도 10을 참조하면, 어드레싱 주기(A)의 제1 구간(t8 ~ t9)에 있어서, 어드레스 전극-라인들(AR1 내지 ABm)에 표시 데이터 신호가 인가되고, 부극성의 제6 전위(VSCH1)로 바이어싱된 Y 전극-라인들(Y1 내지 Yn)에 부극성의 제7 전위(VSCL)의 주사 펄스가 순차적으로 인가됨에 따라, 어드레싱 방전이 수행된다. 각 어드레스 전극-라인(AR1 내지 ABm)에 인가되는 표시 데이터 신호는 방전 셀을 선택할 경우에 정극성의 제8 전위(VA)가, 그렇지 않을 경우에 접지 전위(VG)가 인가된다. 이에 따라, 상기 부극성의 제7 전위(VSCL)의 주사 펄스가 인가되는 동안에 정극성의 제8 전위(VA)의 펄스가 인가되면, 상응하는 방전 셀에서 어드레스 방전에 의하여 유지 방전을 위한 벽전하 상태가 형성된다(도 9 참조). 여기에서, 보다 정확하고 효율적인 어드레스 방전을 위하여, X 전극-라인들(X1 내지 Xn)에 상기 정극성의 제5 전위(VE)가 인가된다.
어드레싱 주기(A)의 제2 구간(t9 ~ t10)에 있어서, 어드레스 전극-라인들(AR1 내지 ABm)에 표시 데이터 신호가 인가되고, 부극성의 제6 전위(VSCH1)보다 절대값이 큰 부극성의 제3 전위(VSCH2)로 바이어싱된 Y 전극-라인들(Y1 내지 Yn)에 부극성 의 제7 전위(VSCL)의 주사 펄스가 순차적으로 인가됨에 따라, 어드레싱 방전이 수행된다. 각 어드레스 전극-라인(AR1 내지 ABm)에 인가되는 표시 데이터 신호는 방전 셀을 선택할 경우에 정극성의 제8 전위(VA)가, 그렇지 않을 경우에 접지 전위(VG)가 인가된다. 이에 따라, 상기 부극성의 제7 전위(VSCL)의 주사 펄스가 인가되는 동안에 정극성의 제8 전위(VA)의 펄스가 인가되면, 상응하는 방전 셀에서 어드레스 방전에 의하여 유지 방전을 위한 벽전하 상태가 형성된다(도 9 참조). 여기에서, 보다 정확하고 효율적인 어드레스 방전을 위하여, X 전극-라인들(X1 내지 Xn)에 상기 정극성의 제5 전위(VE)가 인가된다.
어드레싱 주기(A)의 제3 구간(t10 ~ t13)에 있어서, 어드레스 전극-라인들(AR1 내지 ABm)에 표시 데이터 신호가 인가되고, 부극성의 제3 전위(VSCH2)보다 절대값이 큰 부극성의 제9 전위(VSCH3)로 바이어싱된 Y 전극-라인들(Y1 내지 Yn)에 부극성의 제7 전위(VSCL)의 주사 펄스가 순차적으로 인가됨에 따라, 어드레싱 방전이 수행된다. 각 어드레스 전극-라인(AR1 내지 ABm)에 인가되는 표시 데이터 신호는 방전 셀을 선택할 경우에 정극성의 제8 전위(VA)가, 그렇지 않을 경우에 접지 전위(VG)가 인가된다. 이에 따라, 상기 부극성의 제7 전위(VSCL)의 주사 펄스가 인가되는 동안에 정극성의 제8 전위(VA)의 펄스가 인가되면, 상응하는 방전 셀에서 어드레스 방전 에 의하여 유지 방전을 위한 벽전하 상태가 형성된다(도 9 참조). 여기에서, 보다 정확하고 효율적인 어드레스 방전을 위하여, X 전극-라인들(X1 내지 Xn)에 상기 정극성의 제5 전위(VE)가 인가된다.
상기한 바와 같이, 어드레싱 주기(A)에 있어서, 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위(VA)와, 주사되지 않는 Y 전극-라인들에 인가되는 바이어스 전위(VSCH1 또는 VSCH2 또는 VSCH3) 사이의 전압이 시간이 흐름에 따라 높아진다.
따라서, 리셋 주기(R)의 종료 시점(t8)으로부터 어드레싱이 시작될 때까지 각각의 방전 셀들이 기다리는 시간에 있어서, 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위(VA)와, 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위 사이의 전압이 상대적으로 낮아진다. 이에 따라, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 리셋 주기(R)의 종료 시점(t8)으로부터 어드레싱이 시작될 때까지 기다리는 시간 동안의 인가 전압에 의하여 리셋팅 결과의 전하 상태들이 흐트러짐이 방지될 수 있다.
또한, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 주사 전극-라인들로서의 Y 전극-라인들(Y1 내지 Yn)에 순차적으로 인가되는 주사 펄스의 하강 시간 및 상승 시간이 시간이 흐름에 따라 짧아진다. 즉, 한 주사 펄스의 총 인가 시간(도 6의 tA ~ tD)이 변하지 않음에도 불구하고, 한 주사 펄스의 유효 인가 시간이 시간이 흐름에 따라 길어진다.
따라서, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 리셋 주기(R)의 종료 후로부터 어드레싱이 시작될 때까지 기다리는 시간 동안에 의하여 리셋팅 결과의 전하 상태들이 약간 흐트러지더라도, 정상적으로 어드레싱 방전이 일어날 수 있다.
결론적으로, 어드레싱 주기(A)에서 오방전이 일어날 가능성이 줄어들 수 있다.
이상 설명된 바와 같이, 본 발명에 따른 방전 디스플레이 패널의 구동 방법에 의하면, 리셋 주기의 종료 후로부터 어드레싱이 시작될 때까지 각각의 방전 셀들이 기다리는 시간에 있어서, 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위와, 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위 사이의 전압이 상대적으로 낮아진다. 이에 따라, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 리셋 주기의 종료 후로부터 어드레싱이 시작될 때까지 기다리는 시간 동안의 인가 전압에 의하여 리셋팅 결과의 전하 상태들이 흐트러짐이 방지될 수 있다.
또한, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 주사 전극-라인들에 순차적으로 인가되는 주사 펄스의 하강 시간 및 상승 시간이 시간이 흐름에 따라 짧아진다. 즉, 한 주사 펄스의 총 인가 시간이 변하지 않음에도 불구하고, 한 주사 펄스의 유효 인가 시간이 시간이 흐름에 따라 길어진다. 따라서, 비교적 나중에 어드레싱되는 방전 셀들의 경우, 리셋 주기의 종료 후로부터 어드레싱이 시작될 때까지 기다리는 시간 동안에 의하여 리셋팅 결과의 전하 상태들이 약간 흐트러지 더라도, 정상적으로 어드레싱 방전이 일어날 수 있다.
결론적으로, 본 발명의 상기 방전 디스플레이 패널의 구동 방법에 의하면, 상기 어드레싱 주기에서 오방전이 일어날 가능성이 줄어들 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.

Claims (14)

  1. 시분할 구동을 위하여 단위 프레임이 복수의 서브필드들로 구분되고, 상기 서브필드들 각각이 리셋 주기, 어드레싱 주기, 및 유지 주기로 구분되는 방전 디스플레이 패널의 구동 방법에 있어서,
    상기 어드레싱 주기에서,
    선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위와, 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위 사이의 전압이 시간이 흐름에 따라 높아지되,
    상기 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위가 고정되고,
    상기 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위가 변함에 의하여 모든 주사 전극-라인들에 순차적으로 인가되는 주사 펄스의 하강 시간이 시간이 흐름에 따라 짧아지는 방전 디스플레이 패널의 구동 방법.
  2. 삭제
  3. 제1항에 있어서,
    상기 어드레싱 주기가 적어도 두 개의 구간들로 구분되어, 상기 바이어스 전위가 계단형으로 변하는 구동 방법.
  4. 삭제
  5. 제1항에 있어서, 상기 어드레싱 주기에서,
    상기 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위가 변함에 의하여 모든 주사 전극-라인들에 순차적으로 인가되는 주사 펄스의 상승 시간이 시간이 흐름에 따라 짧아지는 방전 디스플레이 패널의 구동 방법.
  6. 제5항에 있어서, 상기 어드레싱 주기에서,
    한 주사 펄스의 총 인가 시간이 변하지 않는 방전 디스플레이 패널의 구동 방법.
  7. 제6항에 있어서, 상기 어드레싱 주기에서,
    한 주사 펄스의 유효 인가 시간이 시간이 흐름에 따라 길어지는 방전 디스플레이 패널의 구동 방법.
  8. 서로 대향 이격된 앞쪽 기판과 뒤쪽 기판을 갖고, 상기 기판들 사이에 유지 전극-라인들 및 주사 전극-라인들이 서로 교호하고 나란하게 형성되며, 어드레스 전극-라인들이 상기 유지 및 주사 전극-라인들에 대하여 교차되게 형성되는 방전 디스플레이 패널의 구동 방법에 있어서,
    시분할 구동을 위하여 단위 프레임을 복수의 서브필드들로 구분하는 단계; 및
    상기 서브필드들 각각을 리셋 주기, 어드레싱 주기, 및 유지 주기로 구분하는 단계를 포함하고,
    상기 어드레싱 주기에서,
    선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위와, 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위 사이의 전압이 시간이 흐름에 따라 높아지되,
    상기 선택된 어드레스 전극-라인들에 인가되는 어드레싱 전위가 고정되고,
    상기 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위가 변함에 의하여 모든 주사 전극-라인들에 순차적으로 인가되는 주사 펄스의 하강 시간이 시간이 흐름에 따라 짧아지는 방전 디스플레이 패널의 구동 방법.
  9. 삭제
  10. 제8항에 있어서,
    상기 어드레싱 주기가 적어도 두 개의 구간들로 구분되어, 상기 바이어스 전위가 계단형으로 변하는 구동 방법.
  11. 삭제
  12. 제8항에 있어서, 상기 어드레싱 주기에서,
    상기 주사되지 않는 주사 전극-라인들에 인가되는 바이어스 전위가 변함에 의하여 주사 전극-라인들에 순차적으로 인가되는 주사 펄스의 상승 시간이 시간이 흐름에 따라 짧아지는 방전 디스플레이 패널의 구동 방법.
  13. 제12항에 있어서, 상기 어드레싱 주기에서,
    한 주사 펄스의 총 인가 시간이 변하지 않는 방전 디스플레이 패널의 구동 방법.
  14. 제13항에 있어서, 상기 어드레싱 주기에서,
    한 주사 펄스의 유효 인가 시간이 시간이 흐름에 따라 길어지는 방전 디스플레이 패널의 구동 방법.
KR1020060115458A 2006-11-21 2006-11-21 효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동방법 Expired - Fee Related KR100829749B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060115458A KR100829749B1 (ko) 2006-11-21 2006-11-21 효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동방법
US11/984,267 US20080129764A1 (en) 2006-11-21 2007-11-15 Method of driving a discharge display panel for effective addressing, driver therefor and display panel using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060115458A KR100829749B1 (ko) 2006-11-21 2006-11-21 효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동방법

Publications (1)

Publication Number Publication Date
KR100829749B1 true KR100829749B1 (ko) 2008-05-15

Family

ID=39475194

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060115458A Expired - Fee Related KR100829749B1 (ko) 2006-11-21 2006-11-21 효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동방법

Country Status (2)

Country Link
US (1) US20080129764A1 (ko)
KR (1) KR100829749B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230024845A (ko) 2021-08-09 2023-02-21 주식회사 레고켐 바이오사이언스 신규 항생제 및 이의 용도

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100508953B1 (ko) * 2004-04-16 2005-08-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그의 구동 장치
KR20050087327A (ko) * 2004-02-26 2005-08-31 삼성에스디아이 주식회사 디스플레이 패널구동방법
KR20050099703A (ko) 2004-04-12 2005-10-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 패널의 구동 장치 및 플라즈마 표시 장치
KR100536246B1 (ko) 2004-06-30 2005-12-12 삼성에스디아이 주식회사 플라즈마 표시 장치의 구동방법

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3259253B2 (ja) * 1990-11-28 2002-02-25 富士通株式会社 フラット型表示装置の階調駆動方法及び階調駆動装置
US7528802B2 (en) * 2004-05-11 2009-05-05 Samsung Sdi Co., Ltd. Driving method of plasma display panel

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050087327A (ko) * 2004-02-26 2005-08-31 삼성에스디아이 주식회사 디스플레이 패널구동방법
KR20050099703A (ko) 2004-04-12 2005-10-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 패널의 구동 장치 및 플라즈마 표시 장치
KR100508953B1 (ko) * 2004-04-16 2005-08-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그의 구동 장치
KR100536246B1 (ko) 2004-06-30 2005-12-12 삼성에스디아이 주식회사 플라즈마 표시 장치의 구동방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230024845A (ko) 2021-08-09 2023-02-21 주식회사 레고켐 바이오사이언스 신규 항생제 및 이의 용도

Also Published As

Publication number Publication date
US20080129764A1 (en) 2008-06-05

Similar Documents

Publication Publication Date Title
KR100581899B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
KR100502355B1 (ko) 어드레스 전극 라인들이 전기적으로 플로팅되는 플라즈마디스플레이 패널의 리셋팅 방법, 및 이 리셋팅 방법을사용한 플라즈마 디스플레이 패널의 구동 방법
KR100829749B1 (ko) 효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동방법
KR100581873B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
KR100730160B1 (ko) 효과적인 초기화가 수행되는 방전 디스플레이 패널의 구동방법
KR100603371B1 (ko) 어드레스 전극라인별로 상승시간이 다른 펄스를 인가하는플라즈마 디스플레이 패널의 구동 방법
KR100573113B1 (ko) 효율적인 리셋팅이 수행되는 플라즈마 디스플레이 패널의구동 방법
KR100777726B1 (ko) 효과적인 초기화가 수행되는 방전 디스플레이 패널의 구동방법
KR100544124B1 (ko) 바이어스 전압이 어드레스 전극 라인들에 인가되는플라즈마 디스플레이 패널의 리셋팅 방법, 및 이 리셋팅방법을 사용한 플라즈마 디스플레이 패널의 구동 방법
KR100603307B1 (ko) 개선된 동작 시퀀스를 가진 방전 표시 장치
KR100719565B1 (ko) 저계조 디스플레이의 선형성이 증진되는 방전 디스플레이패널의 구동 방법
KR100490557B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
KR100581892B1 (ko) 효율적으로 낮은 계조 데이터가 표시되는 방전 표시패널의 구동 방법
KR20070094093A (ko) 유지 펄스가 전기적인 플로팅의 영역을 포함하는 방전디스플레이 패널의 구동 방법
KR100637173B1 (ko) 플라즈마 디스플레이 패널의 계조 확장 방법
KR100647674B1 (ko) 중간 전극 라인들에 의해 어드레싱되는 플라즈마디스플레이 장치의 구동 방법
KR100741119B1 (ko) 누적 구동 시간에 따른 방전 표시 패널의 구동 방법
KR100537610B1 (ko) 디스플레이-유지 펄스들의 주파수가 변하는 플라즈마디스플레이 패널의 구동 방법
KR100708728B1 (ko) 정확한 어드레싱 방전을 위한 방전 디스플레이 패널의 구동방법
KR100509607B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
KR20080038543A (ko) 유지 펄스들의 주파수가 변하는 방전 디스플레이 패널의구동 방법
KR20080006887A (ko) 디스플레이-데이터 펄스들의 전위가 변하는 방전디스플레이 패널의 구동 방법
KR20050106550A (ko) 효율적인 리셋팅이 수행되는 방전 디스플레이 패널의 구동방법
KR20050121855A (ko) 2개의 구동부들만을 사용하는 플라즈마 디스플레이 패널의구동 방법
KR20080013591A (ko) 전자파 장애를 줄이기 위한 방전 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20061121

PA0201 Request for examination
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20071116

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20080331

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20080508

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20080509

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee