KR100825097B1 - Liquid crystal display - Google Patents
Liquid crystal display Download PDFInfo
- Publication number
- KR100825097B1 KR100825097B1 KR1020020000756A KR20020000756A KR100825097B1 KR 100825097 B1 KR100825097 B1 KR 100825097B1 KR 1020020000756 A KR1020020000756 A KR 1020020000756A KR 20020000756 A KR20020000756 A KR 20020000756A KR 100825097 B1 KR100825097 B1 KR 100825097B1
- Authority
- KR
- South Korea
- Prior art keywords
- line
- repair
- gate
- data
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134363—Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136209—Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136259—Repairing; Defects
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/13606—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136259—Repairing; Defects
- G02F1/136272—Auxiliary lines
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Liquid Crystal (AREA)
- Geometry (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
본 발명은 액정 표시 장치에 관한 것으로, 기생 용량을 줄여서 신호 왜곡을 줄이기 위하여, 상부 기판의 공통 전극 중 하부 기판의 수리선과 중첩하는 공통 전극 부분을 제거한다. 본 발명에 따른 액정 표시 장치는, 제1 기판 위에 게이트선 및 데이터선이 서로 절연되어 교차하고 있으며, 게이트선 및 데이터선이 교차하여 이루어지는 화소 영역이 다수개 배열되는 표시 영역이 있다. 제1 기판 위의 표시 영역의 외부에는 수리선이 데이터선과 교차하고 있다. 제1 기판에 마주보고 대향되어 있는 제2 기판 위에는 블랙 매트릭스가 형성되어 있고, 블랙 매트릭스 위에는 수리선과 중첩하는 부분에 형성되어 있는 개구 패턴을 가지는 공통 전극이 형성되어 있다.
공통 전극, 기생 용량, 수리선, 신호 왜곡, 개구 패턴
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display, and in order to reduce parasitic capacitance and thereby reduce signal distortion, the common electrode portion of the common electrode of the upper substrate overlaps the repair line of the lower substrate. The liquid crystal display according to the present invention has a display area in which a gate line and a data line are insulated from each other and cross each other on a first substrate, and a plurality of pixel regions formed by crossing the gate line and the data line are arranged. A repair line intersects the data line outside the display area on the first substrate. A black matrix is formed on the second substrate facing and facing the first substrate, and a common electrode having an opening pattern formed on a portion overlapping the repair line is formed on the black matrix.
Common electrode, parasitic capacitance, repair line, signal distortion, aperture pattern
Description
도 1은 본 발명의 제1 실시예에 따른 액정 표시 장치의 개략적인 구성도이고, 1 is a schematic configuration diagram of a liquid crystal display according to a first embodiment of the present invention;
도 2 및 도 3은 도 1에 보인 절단선 Ⅱ-Ⅱ' 및 Ⅲ-Ⅲ'에 따른 액정 표시 장치의 단면도이고, 2 and 3 are cross-sectional views of the liquid crystal display device taken along the cutting lines II-II 'and III-III' shown in FIG.
도 4는 본 발명의 제2 실시예에 따른 액정 표시 장치의 개략적인 구성도이고, 4 is a schematic structural diagram of a liquid crystal display according to a second embodiment of the present invention;
도 5는 본 발명의 제3 실시예에 따른 액정 표시 장치의 개략적인 구성도이다. 5 is a schematic structural diagram of a liquid crystal display according to a third exemplary embodiment of the present invention.
본 발명은 액정 표시 장치에 관한 것이다. The present invention relates to a liquid crystal display device.
액정 표시 장치는 전극이 형성되어 있는 상부 및 하부 기판과 그 사이에 주입되어 있는 액정 물질로 구성되어 있다. 이러한 액정 표시 장치는 두 기판 사이에 주입되어 있는 액정 물질에 전극을 이용하여 전계를 인가하고, 이 전계의 세기를 조절하여 기판에 투과되는 빛의 양을 조절함으로써 화상을 표시한다. The liquid crystal display device is composed of upper and lower substrates on which electrodes are formed and liquid crystal materials injected therebetween. Such a liquid crystal display device displays an image by applying an electric field to the liquid crystal material injected between two substrates by using an electrode, and adjusting the intensity of the electric field to adjust the amount of light transmitted through the substrate.
액정 표시 장치 중에서도 현재 주로 사용되는 것은 두 기판에 공통 전극과 화소 전극이 각각 형성되어 있고, 화소 전극이 형성되어 있는 기판에 화소 전극에 인가되는 전압을 스위칭하는 박막 트랜지스터가 형성되어 있는 형태의 것이다. Among the liquid crystal display devices, a common electrode and a pixel electrode are mainly used in two substrates, and a thin film transistor for switching a voltage applied to the pixel electrode is formed on a substrate on which the pixel electrode is formed.
한 편, 박막 트랜지스터가 형성되어 있는 기판에는 박막 트랜지스터에 주사 신호를 공급하는 게이트선과 박막 트랜지스터에 화상 신호를 공급하는 데이터선이 형성되어 있다. 그런데, 박막 트랜지스터 기판의 제조 과정에서 게이트선 또는 데이터선이 단선되는 경우가 발생할 수 있다. 이러한 경우에 대비하여 수리선을 형성할 필요가 있다. On the other hand, a gate line for supplying a scan signal to the thin film transistor and a data line for supplying an image signal to the thin film transistor are formed on the substrate on which the thin film transistor is formed. However, the gate line or the data line may be disconnected in the manufacturing process of the thin film transistor substrate. In this case, it is necessary to form a repair line.
이러한 수리선은 데이터선의 단선에 대비한 것으로서, 어느 데이터선이 단선된 경우 수리선 중의 하나를 단선된 데이터선과 서로 교차하는 부분에서 레이저를 이용하여 단락시킴으로써, 데이터 신호를 수리선을 통해 우회시켜 공급한다. 단선된 데이터선과 단락시킨 수리선의 사용되지 않는 나머지 부분은 사용되는 부분으로부터 절단하여 기생 용량이 증가하는 것을 방지한다. This repair line is prepared for disconnection of the data line. When a data line is disconnected, one of the repair lines is shorted by using a laser at a portion intersecting with the disconnected data line, thereby bypassing and supplying the data signal through the repair line. do. The unused portion of the broken data line and the repaired line shorted are cut from the portion used to prevent the parasitic capacitance from increasing.
그런데, 수리선을 통하여 공급되는 신호는 배선의 길이 증가로 인하여 RC 지연이 더욱 커지게 된다. 더구나 액정 표시 장치가 대화면화 및 고정세화되는 추세에서 수리선의 길이는 더욱 커지므로 RC 지연의 증가는 큰 문제이다. 특히, 표시 영역 중앙부의 데이터선이 데이터 패드에 인접한 위치에서 단선된 경우에는 수리선의 RC 지연에 데이선의 RC 지연이 더해지므로 화소가 제 기능을 발휘할 수 없을 정도로 신호가 왜곡되는 문제가 있다. However, the signal supplied through the repair line has a larger RC delay due to the increase in the length of the wire. In addition, since the length of the repair line becomes larger in the trend that the liquid crystal display is large and high in size, increasing the RC delay is a big problem. In particular, when the data line in the center of the display area is disconnected at a position adjacent to the data pad, the RC delay of the repair line is added to the RC delay of the day line, which causes a problem that the signal is distorted so that the pixel cannot function properly.
이러한 수리선의 RC 지연의 원인은 신호선 자체의 저항과 신호선과 상판의 공통 전극 사이의 정전 용량 및 수리선과 데이터선이 중첩됨으로써 형성되는 정전 용량 때문이다. The cause of the RC delay of the repair line is due to the capacitance of the signal line itself, the capacitance between the signal line and the common electrode of the upper plate, and the capacitance formed by overlapping the repair line and the data line.
본 발명은 액정 표시 장치에서의 기생 용량을 줄여서 신호 왜곡을 줄이고자 한다. The present invention seeks to reduce signal distortion by reducing parasitic capacitance in a liquid crystal display.
본 발명은 이러한 기술적 과제를 해결하기 위하여, 상부 기판의 공통 전극 중 하부 기판의 수리선과 중첩하는 공통 전극 부분을 제거한다. In order to solve the technical problem, the present invention removes the common electrode portion overlapping with the repair line of the lower substrate among the common electrodes of the upper substrate.
구체적으로 본 발명에 따른 액정 표시 장치는, 제1 기판 위에 게이트선 및 데이터선이 서로 절연되어 교차하고 있으며, 게이트선 및 데이터선이 교차하여 이루어지는 화소 영역이 다수개 배열되는 표시 영역이 있다. 제1 기판 위의 표시 영역의 외부에는 수리선이 데이터선과 교차하고 있다. 제1 기판에 마주보고 대향되어 있는 제2 기판 위에는 블랙 매트릭스가 형성되어 있고, 블랙 매트릭스 위에는 수리선과 중첩하는 부분에 형성되어 있는 개구 패턴을 가지는 공통 전극이 형성되어 있다. Specifically, the liquid crystal display according to the present invention has a display area in which a gate line and a data line are insulated from each other and cross each other on a first substrate, and a plurality of pixel regions in which the gate line and the data line intersect are arranged. A repair line intersects the data line outside the display area on the first substrate. A black matrix is formed on the second substrate facing and facing the first substrate, and a common electrode having an opening pattern formed on a portion overlapping the repair line is formed on the black matrix.
여기서, 데이터선에 데이터 신호를 인가하는 데이터용 IC가 실장되는 데이터 전송용 필름이 제1 기판에 연결되어 있고, 게이트선에 게이트 신호를 인가하는 게이트용 IC가 실장되는 게이트 전송용 필름이 제1 기판에 연결되어 있다. 그리고, 데이터 전송용 필름 및 게이트 전송용 필름에 각각 데이터 및 게이트 제어 신호를 보내는 데이터용 PCB가 데이터 전송용 필름에 연결되어 있다. Here, the film for data transmission in which the data IC for applying a data signal to the data line is connected to the first substrate, and the gate transfer film in which the gate IC for applying the gate signal to the gate line is mounted in the first substrate. It is connected to the substrate. The data PCB for transmitting data and gate control signals to the data transfer film and the gate transfer film is connected to the data transfer film.
이 때, 수리선은 표시 영역의 상측, 우측 및 하측을 각각 둘러싸는 상측 수리선, 우측 수리선, 하측 수리선을 포함할 수 있다. 또한, 수리선은 표시 영역의 상측 및 하측을 따라 형성되는 상측 수리선 및 하측 수리선을 포함할 수 있다. In this case, the repair line may include an upper repair line, a right repair line, and a lower repair line that respectively surround the upper side, the right side, and the lower side of the display area. In addition, the repair line may include an upper repair line and a lower repair line formed along the upper side and the lower side of the display area.
여기서, 상측 수리선에 연결되는 제1 경유 수리선이 데이터 전송용 필름 및 데이터용 PCB를 통과하고, 제1 경유 수리선 및 하측 수리선에 연결되는 제2 경유 수리선이 게이트 전송용 필름 및 제1 절연 기판을 통과한다. Here, the first diesel repair ship connected to the upper repair ship passes through the film for data transmission and the data PCB, and the second diesel repair ship connected to the first diesel repair ship and the lower repair ship is the gate transfer film and the first repair ship. 1 Pass through an insulated substrate.
또한, 데이터선에 데이터 신호를 인가하는 데이터용 IC가 실장되는 데이터 전송용 필름이 제1 기판에 연결되고, 게이트선에 게이트 신호를 인가하는 게이트용 IC가 실장되는 게이트 전송용 필름이 제1 기판에 연결되어 있다. 그리고, 데이터 제어 신호를 보내는 데이터용 PCB가 데이터 전송용 필름에 연결되어 있고, 게이트 제어 신호를 보내는 게이트용 PCB가 게이트 전송용 필름에 연결되어 있다. In addition, a film for data transmission on which a data IC for applying a data signal to a data line is connected to a first substrate, and a gate transfer film on which a gate IC for applying a gate signal to a gate line is mounted is a first substrate. Is connected to. The data PCB for sending the data control signal is connected to the film for data transmission, and the gate PCB for sending the gate control signal is connected to the film for gate transmission.
이 때, 수리선은 표시 영역의 상측, 우측 및 하측을 각각 둘러싸는 상측 수리선, 우측 수리선, 하측 수리선을 포함할 수 있다. 또한, 수리선은 표시 영역의 상측 및 하측을 따라 형성되는 상측 수리선 및 하측 수리선을 포함할 수 있다. In this case, the repair line may include an upper repair line, a right repair line, and a lower repair line that respectively surround the upper side, the right side, and the lower side of the display area. In addition, the repair line may include an upper repair line and a lower repair line formed along the upper side and the lower side of the display area.
여기서, 상측 수리선을 연결되는 제1 경유 수리선이 데이터 전송용 필름을 통과하고, 제1 경유 수리선 및 하측 수리선에 연결되는 제2 경유 수리선이 게이트용 PCB를 통과한다. Here, the first diesel repair ship connected to the upper repair ship passes through the film for data transmission, and the second diesel repair ship connected to the first diesel repair ship and the lower repair ship passes through the gate PCB.
또한, 우측 수리선은 블랙 매트릭스의 우측 바깥쪽에 위치하는 것이 바람직하다. Further, the right repair line is preferably located outside the right side of the black matrix.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.Hereinafter, with reference to the accompanying drawings will be described in detail the present invention.
도 1은 본 발명의 제1 실시예에 따른 액정 표시 장치의 개략적인 구성도이고, 도 2는 도 1의 절단선 Ⅱ-Ⅱ'에 따른 액정 표시 장치의 확대 단면도이고, 도 3은 도 1의 절단선 Ⅲ-Ⅲ'에 따른 액정 표시 장치의 확대 단면도이다. 1 is a schematic configuration diagram of a liquid crystal display according to a first exemplary embodiment of the present invention, FIG. 2 is an enlarged cross-sectional view of the liquid crystal display according to the cutting line II-II ′ of FIG. 1, and FIG. It is an expanded sectional view of the liquid crystal display device along cut line III-III '.
일반적으로 액정 표시 장치는 박막 트랜지스터 기판, 박막 트랜지스터 기판과 마주보도록 대응되는 색 필터 기판, 그리고 두 기판 사이에 주입되어 있는 액정층을 포함하며, 회로기판(Printed Circuit Board, 이하 PCB라 함)과 같은 외부 신호 공급원으로부터 공급된 전기적 신호를 변환시켜 액정층에 인가되는 전압을 조절함으로써, 화상을 구현한다. In general, a liquid crystal display device includes a thin film transistor substrate, a color filter substrate corresponding to face the thin film transistor substrate, and a liquid crystal layer injected between the two substrates, such as a printed circuit board (PCB). By converting an electrical signal supplied from an external signal source to adjust the voltage applied to the liquid crystal layer, an image is realized.
이 실시예에서는 하부 기판 위에 게이트용 PCB를 사용하지 않고, 게이트용 집적회로(Integrated Circuit, 이하 IC라 함)를 직접 장착하는 구조를 가지는 액정 표시 장치를 예로 한다. In this embodiment, a liquid crystal display having a structure in which a gate integrated circuit (IC) is directly mounted without using a gate PCB on a lower substrate is taken as an example.
박막 트랜지스터 기판(S1)에는 제1 절연 기판(10) 위에 가로 방향으로 다수개의 게이트선(21)이 형성되어 있고, 게이트선(21)의 좌측 끝에는 게이트 패드(도시하지 않음)가 형성되어 있다. 또한, 게이트선(21)에 교차하여 세로 방향으로 다수개의 데이터선(22)이 형성되어 있고, 데이터선(22)의 상측 끝에는 데이터 패드(도시하지 않음)가 형성되어 있다.In the thin film transistor substrate S1, a plurality of
여기서, 게이트선(21)과 데이터선(22)은 서로 절연되어 있으며, 게이트선(21)과 데이터선(22)이 교차하여 정의된 다수개의 화소 영역이 매트릭스 형상으로 배열되어 있다. 각각의 화소 영역에는 게이트선(21)과 데이터선(22)에 전기적으로 연결되는 박막 트랜지스터(도시하지 않음) 및 화소 전극(도시하지 않음)이 형성되어 있다. Here, the
이처럼, 게이트선(21)과 데이터선(22)이 교차하여 형성되는 다수의 화소가 모여 화상을 표시하는 부분이 표시 영역(D)이 되며, 표시 영역(D)의 바깥쪽 부분에 는 게이트 패드(도시하지 않음) 및 데이터 패드(도시하지 않음)가 위치한다. In this way, a portion where a plurality of pixels formed by the intersection of the
이러한 박막 트랜지스터 기판(S1)의 상측 바깥 부분에는 즉, 데이터 패드가 위치한 쪽의 바깥에는 데이터용 PCB(300)가 있다. 데이터용 PCB(300)는 데이터 구동 IC(도시하지 않음) 및 이와 연결된 리드선(도시하지 않음)을 가지는 데이터 전송용 필름 (310)에 의해 데이터선(21)과 전기적으로 연결되어 있다. In the upper outer portion of the thin film transistor substrate S1, that is, the outer side of the side where the data pad is located, there is a
또한, 이러한 박막 트랜지스터 기판(S1)에는 게이트 구동 IC(도시하지 않음) 및 이와 연결된 리드선(도시하지 않음)을 가지는 게이트 전송용 필름(410)이 게이트선(21)과 전기적으로 연결되어 있다. In addition, a
이 때, 게이트 구동 IC(도시하지 않음)의 구동을 제어하기 위한 게이트 제어 신호는 데이터용 PCB(300), 데이터 전송용 필름 (310), 박막 트랜지스터 기판(S1) 및 게이트 전송용 필름 (410) 각각에 형성되어 있고, 서로 전기적으로 연결되어 있는 게이트 제어 신호 연결 배선(도시하지 않음)을 통하여 게이트 구동 IC(도시하지 않음)에 전달된다. 게이트 구동 IC(도시하지 않음)는 이러한 게이트 제어 신호에 따라 박막 트랜지스터 기판(S1)의 게이트선(21)에 게이트 신호를 전달한다. In this case, the gate control signal for controlling the driving of the gate driving IC (not shown) includes the
이러한 박막 트랜지스터 기판(S1)에서 표시 영역(D)을 둘러싸는 수리선(81, 82, 83)이 형성되어 있다. 수리선(81, 82, 83)은 단일선, 이중선 혹은, 그 이상의 다중선의 형태로 형성될 수 있다(도면에서는 편의상 수리선(81, 82, 83)을 하나의 띠로 표시함).
이러한 수리선(81, 82, 83)은 기판(10)의 상측 가장자리를 따라 데이터선 (22)의 상부와 교차하는 상측 수리선(81), 상측 수리선(81)과 연결되어 있으며 기 판(10)의 우측 가장자리를 따라 형성되어 있는 우측 수리선(82), 우측 수리선(82)과 연결되어 있으며 기판(10)의 하측 가장자리를 따라 형성되어 있으며 데이터선 (22)의 하부와 교차하고 있는 하측 수리선(83)을 포함한다. The
이 때, 상측 수리선(81)에는 제1 경유 수리선(810)이 전기적으로 연결되어 있는데, 제1 경유 수리선(810)은 데이터용 PCB(300)를 경유한다. 또한, 제1 경유 수리선(810) 및 하측 수리선(83)이 제2 경유 수리선(820)이 전기적으로 연결되어 있는데, 제2 경유 수리선(820)은 박막 트랜지스터 기판 및 각각의 게이트 전송용 필름(410)을 경유한다. 여기서, 제1 경유 수리선(810)과 제2 경유 수리선(820)은 기판(10)의 좌측에 있는 데이터 전송용 필름(310)을 통하여 연결된다. 또한, 제1 경유 수리선(810)과 상측 수리선(81)은 데이터 전송용 필름(310)을 통하여 연결된다. At this time, the first
이러한 박막 트랜지스터 기판(S1)에 대향되어 있는 색 필터 기판(S2)은 박막 트랜지스터 기판(S1)보다는 작은 크기를 가지는데, 박막 트랜지스터 기판(S1)의 좌측부 및 상측부에 있는 게이트 전송용 필름(410) 및 데이터 전송용 필름(310)을 드러낸 상태에서 박막 트랜지스터 기판(S1)과 마주하고 있다. The color filter substrate S2 facing the thin film transistor substrate S1 has a smaller size than the thin film transistor substrate S1, and the
색 필터 기판(S2)은 통상의 그것과 같이, 색 필터(도시하지 않음), 블랙 매트릭스(120), 오버 코트막(130) 및 공통 전극(140)이 순차적으로 적층되어 있다. As for the color filter substrate S2, the color filter (not shown), the
색 필터(도시하지 않음)는 박막 트랜지스터 기판(S1)의 화소 영역 각각에 대응하고 있으며, R, G, B의 색을 가지고 있다. The color filter (not shown) corresponds to each pixel area of the thin film transistor substrate S1 and has colors of R, G, and B.
블랙 매트릭스(120)는 박막 트랜지스터 기판(S1)의 화소 영역에 대응하는 부 분을 드러내는 개구부가 화소 영역과 같이 매트릭스 형상으로 배열되어 있다. 여기서, 도면에 보인 바와 같이, 블랙 매트릭스(120)가 위치하는 부분의 바깥쪽에 수리선(82)이 위치하여 블랙 매트릭스(120)와 수리선(82)이 중첩하지 않는 경우에는 수리선(82)과 블랙 매트릭스(120)와의 중첩으로 야기되는 기생 용량을 줄일 수 있는 이점이 있다. 즉, 수리선(82)과 중첩하는 영역에서는 블랙매트릭스(120)를 제거해 둠으로써 도전체인 블랙 매트릭스(120)와 수리선(82) 사이에서 형성되는 기생 용량을 저감할 수 있다. 이 때, 블랙 매트릭스(120)가 불투명 도전 물질이 아닌, 절연 물질로 형성되는 경우에는 수리선(82)을 덮어도 상관없다. In the
공통 전극(140)은 수리선(81, 82, 83)과 대응하는 부분에 형성되어 있는 개구 패턴(142)을 가지고 있다. 상술한 바와 같이, 수리선(81, 82, 83)이 이중선 혹은 그 이상의 다중선을 가질 수 있는데, 공통 전극(140)의 개구 패턴(142)의 폭은 수리선(81, 82, 83)이 차지하고 있는 폭보다 넓은 것이 바람직하다. 이처럼, 박막 트랜지스터 기판(S1)의 수리선(81, 82, 83)과 색 필터 기판(S2)의 공통 전극(140)을 중첩하지 않도록 함으로써, 수리선(81, 82, 83)과 공통 전극(140) 사이에서 형성되는 기생 용량을 줄일 수 있다. The
도 4는 본 발명의 제2 실시예에 따른 액정 표시 장치의 개략적이 구성도이다. 이 실시예에서는 수리선(81, 82, 83)의 패턴이 제1 실시예에서와 다르다. 4 is a schematic structural diagram of a liquid crystal display according to a second exemplary embodiment of the present invention. In this embodiment, the patterns of the repair lines 81, 82, and 83 are different from those in the first embodiment.
이 실시예에서의 기판(10)의 상측 가장자리를 따라 위치하는 상측 수리선(81)은 동일한 데이터 전송용 필름(310)을 통하여 나온 데이터선(22)과만 교차하도록 블록(block)화되어 데이터 전송용 필름(310)의 수와 동일한 수의 블록으 로 배열되어 있다. 또한, 기판(10)의 우측 가장자리를 따라 형성되어 있는 우측 수리선(82)이 없다. 따라서, 상측 수리선(81)과 하측 수리선(83)은 분리되어 있지만, 각각 제1 경유 수리선(810) 및 제2 경유 수리선(820)을 통하여 전기적으로 연결되어 있다. The
이 실시예에서의 액정 표시 장치에서 색 필터 기판(S2)에 형성되는 공통 전극(140)에는 상측 수리선(81) 및 하측 수리선(83)을 각각 드러내는 개구 패턴(143, 144)이 형성되어 있다. 이와 같이, 박막 트랜지스터 기판(S1)의 수리선(81, 82, 83)과 색 필터 기판(S2)의 공통 전극(140)을 중첩하지 않도록 함으로써, 수리선(81, 82, 83)과 공통 전극(140) 사이에서 형성되는 기생 용량을 줄일 수 있다. In the liquid crystal display according to the present exemplary embodiment, opening
도 5는 본 발명의 제3 실시예에 따른 액정 표시 장치의 개략적인 구성도이다. 이 실시예에서는 게이트 전송용 필름도 함께 사용하는 구조를 가진 액정 표시 장치를 예로 든 것이다. 5 is a schematic structural diagram of a liquid crystal display according to a third exemplary embodiment of the present invention. In this embodiment, a liquid crystal display device having a structure in which a gate transfer film is also used is taken as an example.
박막 트랜지스터 기판(S1)의 좌측 바깥 부분에는 게이트용 PCB(400)가 있다. 게이트용 PCB(400)는 게이트 구동 IC(도시하지 않음) 및 이와 연결된 리드선(도시하지 않음)을 가지는 게이트 전송용 필름(410)에 의해 게이트선(21)과 전기적으로 연결되어 있다. 따라서, 게이트 전송용 필름(410)은, 데이터 전송용 필름(310)이 데이터용 PCB(300)에 연결되어 있는 것처럼, 게이트용 PCB(300)에 연결되어 있다. On the left outer portion of the thin film transistor substrate S1 is a
이 때, 게이트 구동 IC(도시하지 않음)의 구동을 제어하기 위한 게이트 제어 신호는 게이트용 PCB(400)으로부터 각각의 게이트 전송용 필름(410) 위에 장착된 게이트 구동 IC(도시하지 않음)에 직접 입력된다. At this time, the gate control signal for controlling the driving of the gate driving IC (not shown) is directly from the
이 실시예서, 제2 경유 수리선(820)은 제1 경유 수리선(810)의 일단에 연결되어 게이트용 PCB(400)를 통과한 후, 기판(10)의 하측 수리선(83)에 연결되어 있다. In this embodiment, the second
이러한 박막 트랜지스터 기판(S1)에 대향되어 있는 색 필터 기판(S2)은 본 발명의 제1 실시예에 따른 액정 표시 장치에서의 색 필터 기판과 동일하다. The color filter substrate S2 facing the thin film transistor substrate S1 is the same as the color filter substrate in the liquid crystal display according to the first embodiment of the present invention.
본 발명에서는 서로 마주하고 있는 기판에 각각 형성되는 수리선과 공통 전극을 형성하는데 있어서, 공통 전극에 수리선에 중첩하는 개구 패턴을 형성함으로써, 수리선과 공통 전극의 중첩으로 인하여 발생하는 기생 용량을 줄일 수 있다.
In the present invention, in forming the repair line and the common electrode respectively formed on the substrates facing each other, by forming an opening pattern overlapping the repair line on the common electrode, parasitic capacitance caused by the overlap of the repair line and the common electrode can be reduced. have.
Claims (12)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020000756A KR100825097B1 (en) | 2002-01-07 | 2002-01-07 | Liquid crystal display |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020000756A KR100825097B1 (en) | 2002-01-07 | 2002-01-07 | Liquid crystal display |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030060209A KR20030060209A (en) | 2003-07-16 |
KR100825097B1 true KR100825097B1 (en) | 2008-04-25 |
Family
ID=32217160
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020020000756A Expired - Fee Related KR100825097B1 (en) | 2002-01-07 | 2002-01-07 | Liquid crystal display |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100825097B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI608274B (en) * | 2017-03-21 | 2017-12-11 | 友達光電股份有限公司 | Display device and layout method for display panel |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104267555A (en) * | 2014-10-23 | 2015-01-07 | 深圳市华星光电技术有限公司 | TFT (Thin Film Transistor) array substrate |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0713166A (en) * | 1993-06-25 | 1995-01-17 | Toshiba Corp | Liquid crystal display element |
JPH10282517A (en) * | 1997-04-04 | 1998-10-23 | Toshiba Corp | Reflection type active matrix liquid crystal display device |
-
2002
- 2002-01-07 KR KR1020020000756A patent/KR100825097B1/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0713166A (en) * | 1993-06-25 | 1995-01-17 | Toshiba Corp | Liquid crystal display element |
JPH10282517A (en) * | 1997-04-04 | 1998-10-23 | Toshiba Corp | Reflection type active matrix liquid crystal display device |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI608274B (en) * | 2017-03-21 | 2017-12-11 | 友達光電股份有限公司 | Display device and layout method for display panel |
Also Published As
Publication number | Publication date |
---|---|
KR20030060209A (en) | 2003-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100390456B1 (en) | Liquid crystal display panel and method for manufacturing the same | |
JP3808224B2 (en) | Liquid crystal display | |
US7821584B2 (en) | Display device | |
JP4733844B2 (en) | Thin film transistor substrate for liquid crystal display device and repair method thereof | |
EP2660650B1 (en) | Liquid crystal display device and method of fabricating the same | |
KR20040060619A (en) | Liquid crystal display | |
JP2007011368A (en) | Display panel, display device including the same, and manufacturing method thereof | |
US10928696B2 (en) | Wiring substrate and display panel | |
KR20120054683A (en) | Narrow bezel type array substrate and liquid crystal display device using the same | |
US20070195253A1 (en) | Liquid crystal display device with one pixel electrode having a plurality of generally circular patterns in each pixel region | |
KR20060074854A (en) | Display device | |
KR100800318B1 (en) | Line on glass type liquid crystal display panel and manufacturing method thereof | |
KR101413577B1 (en) | Display panel | |
EP1435539A1 (en) | Liquid crystal display unit | |
KR100882245B1 (en) | Array substrate for liquid crystal display device and Tien mode liquid crystal display device having same | |
KR102297897B1 (en) | Substrate with multi layer pad, display panel comprising the substrate, and method of fabricating thereof | |
KR100825097B1 (en) | Liquid crystal display | |
KR100318541B1 (en) | Liquid crystal display and manufacturing method thereof | |
KR100816326B1 (en) | Liquid crystal display device having repair line and repair method | |
KR100777697B1 (en) | Thin film transistor array substrate for liquid crystal display device with repair line | |
KR100679514B1 (en) | LCD Display | |
KR100580392B1 (en) | Liquid crystal display | |
KR100291268B1 (en) | LCD Display | |
KR101054342B1 (en) | Thin Film Transistor Display Panels for Display Devices | |
KR20050010136A (en) | Liquid crystal display |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20020107 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20061227 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20020107 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20071122 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20080414 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20080418 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20080421 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20110418 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20120416 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20130329 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20130329 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20140401 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20140401 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20160329 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20160329 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20180403 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20180403 Start annual number: 11 End annual number: 11 |
|
FPAY | Annual fee payment |
Payment date: 20190401 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20190401 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20200402 Start annual number: 13 End annual number: 13 |
|
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20220129 |