KR100814349B1 - 개방-루프 및 폐쇄-루프 제어 방법 및 장치 - Google Patents
개방-루프 및 폐쇄-루프 제어 방법 및 장치 Download PDFInfo
- Publication number
- KR100814349B1 KR100814349B1 KR1020027005769A KR20027005769A KR100814349B1 KR 100814349 B1 KR100814349 B1 KR 100814349B1 KR 1020027005769 A KR1020027005769 A KR 1020027005769A KR 20027005769 A KR20027005769 A KR 20027005769A KR 100814349 B1 KR100814349 B1 KR 100814349B1
- Authority
- KR
- South Korea
- Prior art keywords
- switches
- switch
- loop
- diodes
- voltage
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 63
- 239000004065 semiconductor Substances 0.000 claims description 51
- 239000002826 coolant Substances 0.000 claims description 3
- 230000001276 controlling effect Effects 0.000 abstract 1
- 230000001105 regulatory effect Effects 0.000 abstract 1
- 230000008569 process Effects 0.000 description 28
- 238000009826 distribution Methods 0.000 description 10
- 230000008901 benefit Effects 0.000 description 4
- 230000001965 increasing effect Effects 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000007935 neutral effect Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 239000013598 vector Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 238000009828 non-uniform distribution Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 238000010187 selection method Methods 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000002076 thermal analysis method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/22—Conversion of DC power input into DC power output with intermediate conversion into AC
- H02M3/24—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters
- H02M3/28—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of AC power input into DC power output; Conversion of DC power input into AC power output
- H02M7/42—Conversion of DC power input into AC power output without possibility of reversal
- H02M7/44—Conversion of DC power input into AC power output without possibility of reversal by static converters
- H02M7/48—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/483—Converters with outputs that each can have more than two voltages levels
- H02M7/487—Neutral point clamped inverters
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Inverter Devices (AREA)
- Rectifiers (AREA)
Abstract
Description
IGBT 3점 변환기를 위한 PWM 방법은 카쿠(Kaku) 등이 저술한 IGBT 3-레벨 변환기를 위한 스위칭 손실을 최소화한 공간 벡터 PWM 방법(IEEE Proceedings: Electrical Power Applications, Vol. 144, No. 3, May 1997, pages 182-190)으로부터 알려져 있으며, 이는 특수한 공간 벡터의 예비설정(presetting)에 의해 스위칭 손실이 감소된 동작을 가능하게 한다.
DE 41 27 706A는, 위상(phase)마다 2개의 MOSFET 트랜지스터가 프리휠링 다이오드(freewheeling diode)와 함께 N개의 병렬 회로에서 일렬로 중간 회로 DC 전압에 연결되며, 위상 탭이 MOSFET 트랜지스터 사이에 제공되는, 유도성 부하를 공급하는, 특히 펄스 제어 변환기 내 하프 브리지 회로에서, 푸시풀 제어되는 전력 MOSFET 트랜지스터의 경우에 정류 교란을 회피하는 방법을 개시한다. 위상 하프 브리지들의 각 브랜치에서 각 프리휠링 위상의 종료시에, 프리휠링 전류의 성분이 이 브랜치 내 MOSFET 트랜지스터의 기생 인버스 다이오드를 통해 다시 흐른다.
어플라이언스 이용에 대한 열적 전력 성능의 영향은 로빈슨(Robinson)의 디바이스 전류 이용에 대한 열적 성능의 영향(Power Electronics Specialists Conference, PESC '94 Record., 25th Annual IEEE Taipeh, Taiwan 20-25 June 1994, New York, IEEE, 20 June 1994 (1994-06-20), pages 427-433)에서 조사되었다. 여기서 최대 출력 전류는 스위치의 공핍 층(depletion layer) 온도를 이 방식으로 일정하게 유지하기 위하여 열적 신호에 따라 제한되는 것이 제안되었다.
IGBT의 동적 응답을 설명하는 모델이 웡(Wong)의 전력 소비 추정을 위한 IGBT 동적 성능의 EMTP 모델링(Industry Applications Conference, 1995, Thirtieth IAS Annual Meeting, IAS '95, Conference Record of the 1995 IEEE Orlando, 8-12 Oct. 1995, New York, IEEE, 8 October 1995 (1995-10-08), pages 2656-2662)으로부터 알려져 있으며, 이는 전력 손실을 추정할 수 있게 하며 열적 분석을 수행할 수 있게 해준다.
DC 중간 회로 상의 자기-정류형, 다이오드-클램핑 3점 변환기(3점 NPC 변환기)의 토플로지(topology)는 일반적으로 알려져 있다. 그것은 또한 고 전력 산업 또는 트랙션 구동(traction drive)(중간 전압 구동)과 같은 응용 분야에서 산업적으로 사용된다. 이 경우에 집적된 인버스 다이오드(integrated inverse diode)를 갖는 절연 게이트 바이폴러 트랜지스터(IGBT) 모듈이 메인 스위치로 사용된다. 기계적인 설계의 모듈적인 관점(modularity) 및 단순화의 이유 때문에, 또는 반도체 요소가 변환기에 직렬로 연결될 때 차단 전압(blocking voltage)이 균일하게 분배되는 것을 보장하기 위하여, IGBT 모듈이 또한 종종 중성-점 클램핑 다이오드(neutral-point clamped diode)(NPC 다이오드) 대신에 NPC 스위치(후속하는 부분에서 능동 NPC 스위치 또는 능동 중성-점 클램핑 스위치 또는 능동 클램핑 스위치로 칭하여진다)로 설치된다. 이 경우에 이러한 IGBT는 게이트-이미터 경로를 단락시킴으로써 "오프(off)" 상태에 놓여지거나, 또는 차단 전압 분포를 제어하기 위하여 활성 범위에서 동작되는 반면, 집적된 인버스 다이오드는 NPC 다이오드의 기능을 수행한다.
경우 1 | 경우 2 | 경우 3 | 경우 4 | |
전력 요소(power factor) | 1(모터) | 1(모터) | -1(제너레이터) | -1(제너레이터) |
변조 레벨 M | 1.15(최대) | 0(매우 작음) | 1.15(최대) | 0(매우 작음) |
임계 반도체 요소 | 외부 메인 스위치 T1, T4, ... | NPC 다이오드 D5, D6, ... | 외부 메인 스위치의 인버스 다이오드 D1, D4, ... | 내부 메인 스위치 T2, T3, ... |
T1 | T2 | T3 | T4 | |
상태 "+" | 1 | 1 | 0 | 0 |
상태 "0" | 0 | 1 | 1 | 0 |
상태 "-" | 0 | 0 | 1 | 1 |
T1 | T2 | T3 | T4 | T5 | T6 | |
상태"+" | 1 | 1 | 0 | 0 | 0 | 1 |
상태"0o2" | 0 | 1 | 0 | 0 | 1 | 0 |
상태"0o1" | 0 | 1 | 0 | 1 | 1 | 0 |
상태"0u1" | 1 | 0 | 1 | 0 | 0 | 1 |
상태"0u2" | 0 | 0 | 1 | 0 | 0 | 1 |
상태"-" | 0 | 0 | 1 | 1 | 1 | 0 |
T1 | D1 | T2 | D2 | T3 | D3 | T4 | D4 | T5 | D5 | T6 | D6 | |
양의 부하 전류 | ||||||||||||
"+"<->"0o2" | x | x | ||||||||||
"+"<->"0o1" | x | x | ||||||||||
"+"<->"0u1" | x | x | ||||||||||
"+"<->"0u2" | x | x | ||||||||||
"0o2"<->"-" | x | x | ||||||||||
"0o1"<->"-" | x | x | ||||||||||
"0u1"<->"-" | x | x | ||||||||||
"0u2"<->"-" | x | x | ||||||||||
음의 부하 전류 | ||||||||||||
"+"<->"0o2" | x | x | ||||||||||
"+"<->"0o1" | x | x | ||||||||||
"+"<->"0u1" | x | x | ||||||||||
"+"<->"0u2" | x | x | ||||||||||
"0o2"<->"-" | x | x | ||||||||||
"0o1"<->"-" | x | x | ||||||||||
"0u1"<->"-" | x | x | ||||||||||
"0u2"<->"-" | x | x |
변조 | 부하 전류 | 경계 레이어 온도 | 널 상태 | ||
양의 전압 (+ -> 0) | 부하 전류 > 0 | T1 > T2 | D5 > D3 | "0u1" | |
D5 < D3 | T1 > D3 | "0u1" | |||
T1 < D3 | "0o2" | ||||
T1 < T2 | D5 > D3 | "0u2" | |||
D5 < D3 | "0o2" | ||||
부하 전류 < 0 | D1 > D2 | T5 > T3 | "0u1" | ||
T5 < T3 | D1 > T3 | "0u1" | |||
D1 < T3 | "0o2" | ||||
D1 < D2 | T5 > T3 | "0u2" | |||
T5 < T3 | "0o2" | ||||
음의 전압 (- -> 0) | 부하 전류 > 0 | T2 > T6 | D4 > D3 | T2 > D4 | "0u2" |
T2 < D4 | "0o1" | ||||
D4 < D3 | "0u2" | ||||
T2 < T6 | D4 > D3 | "0o1" | |||
D4 < D3 | "0o2" | ||||
부하 전류 < 0 | D2 > D6 | T4 > T3 | D2 > T4 | "0u2" | |
D2 < T4 | "0o1" | ||||
T4 < T3 | "0u2" | ||||
D2 < D6 | T4 > T3 | "0o1" | |||
T4 < T3 | "0o2" |
Claims (13)
- DC 전압 중간 회로(voltage intermediate circuit)에 연결되고, 두 개의 직렬 연결된 제 1 및 제 2 스위치(T1, T2, T3, T4)를 구비하는, 단일-위상(single-phase) 또는 다중위상(polyphase) 3점 변환기(three-point converter)로서, 상기 제 1 및 제 2 스위치는 각 DC 전압 접속부와 각 부하 접속부 사이에서 제 1 및 제 2 스위치에 백투백 병렬 연결된(back-to-back parallel-connected) 제 1 및 제 2 다이오드(D1, D2, D3, D4)를 가지고, 상기 두 개의 제 2 스위치(T2, T3)의 공통 접합점은 부하 접속부를 형성하며, 제 3 스위치(T5, T6)로서, 상기 제3 스위치에 백투백 병렬 연결된 제 3 다이오드(D5, D6)를 가지는 제 3 스위치(T5, T6)는, 제 2 스위치(T2, T3) 및 제 1 스위치(T1, T4)의 각 공통 접합점과 상기 DC 전압 중간 회로의 중심 탭(centre tap) 사이에 연결되어, 부하 접속부를 상기 중심 탭에 연결하기 위한 제 1 및 제 2 경로가 형성되는, 단일-위상 또는 다중위상 3점 변환기의 개방-루프 및 폐쇄-루프 제어 방법(open-loop and closed-loop control method)으로서,부하 전류의 방향에 관계없이 상기 제 3 스위치(T5, T6) 중 적어도 하나가 부하 접속부의 연결을 위한 적어도 하나의 제 2 스위치(T2, T3)와 함께 상기 중심 탭에 연결되어, 널 상태(null state) 동안 전류를 의도적으로 제 1 경로, 제 2 경로, 또는 상기 제 1 및 제 2 경로 모두를 통해 상기 중심 탭에 흐르게 하며,상기 제 3 스위치(T5, T6)는, 스위치 및 다이오드(T1 내지 T6, D1 내지 D6)의 순간적인 열 부하(instantaneous thermal load)의 함수로서 스위치 온(switched on)되며,상기 제 3 스위치(T5, T6)는, 순간적으로 가장 높은 경계 레이어 온도(boundary layer temperature)를 갖는 상기 스위치 및 이 스위치에 속하는 다이오드(T1 내지 T6, D1 내지 D6)가 차후의 정류 동안 스위칭 손실로 결코 부하가 걸리지 않도록 스위치 온되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 방법.
- 제 1항에 있어서, 양 또는 음의 외부 DC 전압 접속부의 하나로부터 중심 DC 전압 접속부 또는 상기 중심 탭으로 정류가 일어나, 관계된 외부 DC 전압 접속부에 직접 연결된 상기 제 1 스위치(T1, T4)가 초기에는 스위치 오프(switched off)되고, 데드 타임(dead time) 이후에 상기 제 3 스위치(T5, T6)가 동일한 브리지 하프(bridge half)에 연결되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 방법.
- 제 1항에 있어서, 양 또는 음의 외부 DC 전압 접속부의 하나로부터 중심 DC 전압 접속부 또는 상기 중심 탭으로 정류가 일어나, 관계된 외부 DC 전압 접속부에 직접 연결된 상기 제 1 스위치(T1, T4)가 초기에 스위치 오프되고, 데드 타임 이후에 다른 브리지 하프에 있는 상기 제 2 스위치(T2, T3)가 스위치 온되고, 추가적인 데드 타임 이후에 동일한 브리지 하프에 위치한 상기 제 2 스위치(T2, T3)가 스위치-오프된 제 1 스위치(T1, T4)처럼 스위치 오프되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 방법.
- 제 1항에 있어서, 양 또는 음의 외부 DC 전압 접속부의 하나로부터 중심 DC 전압 접속부 또는 상기 중심 탭으로 정류가 일어나, 제 1 스위치(T1, T4)를 통해 관계된 외부 DC 전압 접속부에 연결된 상기 제 2 스위치(T2, T3)가 처음으로 스위치 오프되고, 데드 타임 이후에 다른 브리지 하프에 있는 상기 제 2 스위치(T2, T3)가 스위치 오프되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 방법.
- 제 1항 내지 제 4항 중 어느 한 항에 있어서, 상기 스위치 및 다이오드의 순간적인 열 부하를 고려하는 상기 스위치(T1 내지 T6)의 제어 신호가 변환기 폐쇄-루프 제어 시스템으로부터의 스위칭 상태 명령, 위상 전류 및 상기 스위치 및 다이오드(T1 내지 T6, D1 내지 D6)의 경계 레이어 온도로부터 형성되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 방법.
- 제 5항에 있어서, 변조되는 전압과 널 상태로의 다음 정류 동안의 부하 전류의 방향의 함수로서 스위칭 손실로 잠재적으로 부하가 걸리는 상기 스위치 및 다이오드(T1 내지 T6, D1 내지 D6)의 경계 레이어 온도가 서로 비교되고, 다음 널 상태는 가장 높은 경계 레이어 온도를 갖는 상기 비교되는 스위치 및 다이오드(T1 내지 T6, D1 내지 D6) 중의 하나가 차후의 정류 동안 스위칭 손실로 부하가 걸리지 않도록 선택되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 방법.
- 제 5항에 있어서, 온라인 연산이 제어 신호, 중간-회로 전압, 위상 전류, 경계 레이어 온도 및 상기 스위치 및 다이오드(T1 내지 T6, D1 내지 D6)의 손실 근사치의 함수로서 스위칭 및 전도 손실로부터 수행되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 방법.
- 제 7항에 있어서, 경계 레이어 온도의 온라인 연산이 스위칭 및 전도 손실, 냉각제 온도(coolant temperature) 및 열 변환기 모델(thermal converter model)의 함수로서 수행되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 방법.
- DC 전압 중간 회로(voltage intermediate circuit)에 연결되고, 두 개의 직렬 연결된 제 1 및 제 2 스위치(T1, T2, T3, T4)를 구비하는, 단일-위상(single-phase) 또는 다중위상(polyphase) 3점 변환기(three-point converter)로서, 상기 제 1 및 제 2 스위치는 각 DC 전압 접속부와 각 부하 접속부 사이에서 제 1 및 제 2 스위치에 백투백 병렬 연결된(back-to-back parallel-connected) 제 1 및 제 2 다이오드(D1, D2, D3, D4)를 가지고, 상기 두 개의 제 2 스위치(T2, T3)의 공통 접합점은 부하 접속부를 형성하며, 제 3 스위치(T5, T6)로서, 상기 제3 스위치에 백투백 병렬 연결된 제 3 다이오드(D5, D6)를 가지는 제 3 스위치(T5, T6)는, 제 2 스위치(T2, T3) 및 제 1 스위치(T1, T4)의 각 공통 접합점과 상기 DC 전압 중간 회로의 중심 탭(centre tap) 사이에 연결되어, 부하 접속부를 상기 중심 탭에 연결하기 위한 제 1 및 제 2 경로가 형성되는, 단일-위상 또는 다중위상 3점 변환기의 개방-루프 및 폐쇄-루프 제어 장치로서,조정기(regulator)(2)가 제공되며, 상기 조정기는 변조기(1)의 스위칭 상태 명령, 위상 전류 및 상기 스위치 및 이 스위치에 속하는 다이오드(T1 내지 T6, D1 내지 D6)의 경계 레이어 온도로부터 상기 스위치(T1 내지 T6)에 대한 제어 신호를 형성하며,상기 제어 신호는,상기 제 3 스위치(T5, T6)는, 스위치 및 다이오드(T1 내지 T6, D1 내지 D6)의 순간적인 열 부하(instantaneous thermal load)의 함수로서 스위치 온되며,상기 제 3 스위치(T5, T6)는, 순간적으로 가장 높은 경계 레이어 온도를 갖는 상기 스위치 및 다이오드(T1 내지 T6, D1 내지 D6)가 차후의 정류 동안 스위칭 손실로 결코 부하가 걸리지 않도록 스위치 온되는 방식으로 설계되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 장치.
- 제 9항에 있어서, 제 1 온라인 연산기(3)가 입력 측에서 상기 스위치(T1 내지 T6)의 제어 신호, 상기 스위치 및 다이오드(T1 내지 T6, D1 내지 D6)의 경계 레이어 온도, 상기 위상 전류, 상기 DC 전압 중간 회로로부터의 DC 전압 및 반도체 손실 근사치가 저장되는 요소(5)로부터의 신호를 수신하고, 출력 측에 연산된 스위칭 및 전도 손실을 방출하는, 개방-루프 및 폐쇄-루프 제어 장치.
- 제 10항에 있어서, 제 2 온라인 연산기(4)가 입력 측에서 상기 제 1 온라인 연산기(3)로부터의 신호, 냉각제 온도 및 열 변환기 모델(6)로부터의 신호를 수신하고, 출력 측에 상기 스위치 및 다이오드(T1 내지 T6, D1 내지 D6)의 경계 레이어 온도를 방출하는, 개방-루프 및 폐쇄-루프 제어 장치.
- 제 6항에 있어서, 온라인 연산이 제어 신호, 중간-회로 전압, 위상 전류, 경계 레이어 온도 및 상기 스위치 및 다이오드(T1 내지 T6, D1 내지 D6)의 손실 근사치의 함수로서 스위칭 및 전도 손실로부터 수행되는 것을 특징으로 하는, 개방-루프 및 폐쇄-루프 제어 방법.
- 삭제
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10045208.6 | 2000-09-13 | ||
DE10045208 | 2000-09-13 | ||
DE10140747.5 | 2001-08-20 | ||
DE10140747A DE10140747A1 (de) | 2000-09-13 | 2001-08-20 | Steuer- und Regelverfahren für einen Dreipunkt-Stromrichter mit aktiven Klemmschaltern sowie Vorrichtung hierzu |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020074150A KR20020074150A (ko) | 2002-09-28 |
KR100814349B1 true KR100814349B1 (ko) | 2008-03-18 |
Family
ID=7656007
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020027005769A KR100814349B1 (ko) | 2000-09-13 | 2001-09-04 | 개방-루프 및 폐쇄-루프 제어 방법 및 장치 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP4943625B2 (ko) |
KR (1) | KR100814349B1 (ko) |
DE (1) | DE10140747A1 (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1443648A1 (de) * | 2003-01-31 | 2004-08-04 | Abb Research Ltd. | Umrichterschaltung zur Schaltung von drei Spannungsniveaus |
JP4575441B2 (ja) * | 2004-06-18 | 2010-11-04 | アーベーベー・シュバイツ・アーゲー | 三つの電圧レベルのスイッチングのためのコンバータ回路における漏電処理のための方法 |
JP4599959B2 (ja) * | 2004-09-17 | 2010-12-15 | 富士電機ホールディングス株式会社 | マルチレベルコンバータ及びその制御方法 |
JP4742229B2 (ja) * | 2005-02-08 | 2011-08-10 | 富士電機株式会社 | 5レベルインバータとその駆動方法 |
DE102012107122A1 (de) | 2011-08-08 | 2013-02-14 | Sma Solar Technology Ag | Wechselrichterschaltung |
BR112015002245A2 (pt) | 2012-08-10 | 2017-07-04 | Mitsubishi Electric Corp | aparelho conversor de potência de três níveis. |
DE102012214663A1 (de) * | 2012-08-17 | 2014-02-20 | Siemens Aktiengesellschaft | Dreiphasiger Mehrpunkt-Stromrichter |
DE102012214666A1 (de) * | 2012-08-17 | 2014-02-20 | Siemens Aktiengesellschaft | Dreiphasiger Mehrpunkt-Stromrichter |
DE102013213986B4 (de) | 2013-07-17 | 2016-02-04 | Siemens Aktiengesellschaft | Dreipunkt-Stromrichter |
WO2016091299A1 (de) | 2014-12-10 | 2016-06-16 | Siemens Aktiengesellschaft | Hocheffizienter stromrichter für einphasige systeme |
US10291150B1 (en) * | 2017-11-08 | 2019-05-14 | General Electric Company | Method and system for operating a phase-leg of a three-level active neutral point clamped converter |
WO2020071052A1 (ja) | 2018-10-02 | 2020-04-09 | 株式会社オーディオテクニカ | 静電型電気音響変換装置と、静電型電気音響変換器の信号処理回路と、信号処理方法と、信号処理プログラム |
DE102018219270B4 (de) * | 2018-11-12 | 2021-05-06 | Kaco New Energy Gmbh | Wechselrichter |
DE102019104145A1 (de) * | 2019-02-19 | 2020-08-20 | Sma Solar Technology Ag | Verfahren zum Ausschalten von Leistungshalbleiterschaltern einer Brückenschaltung, Brückenschaltung und Wechselrichter umfassend eine Brückenschaltung |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4443841A (en) | 1980-02-15 | 1984-04-17 | Wataru Mikami | Neutral-point-clamped PWM inverter |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04334977A (ja) * | 1991-05-13 | 1992-11-24 | Toshiba Corp | 電力変換装置 |
JPH05211776A (ja) * | 1992-01-31 | 1993-08-20 | Fuji Electric Co Ltd | インバータ |
JPH06165511A (ja) * | 1992-11-18 | 1994-06-10 | Toshiba Corp | インバータ回路 |
-
2001
- 2001-08-20 DE DE10140747A patent/DE10140747A1/de not_active Withdrawn
- 2001-09-04 JP JP2002527034A patent/JP4943625B2/ja not_active Expired - Fee Related
- 2001-09-04 KR KR1020027005769A patent/KR100814349B1/ko not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4443841A (en) | 1980-02-15 | 1984-04-17 | Wataru Mikami | Neutral-point-clamped PWM inverter |
Also Published As
Publication number | Publication date |
---|---|
DE10140747A1 (de) | 2002-03-21 |
KR20020074150A (ko) | 2002-09-28 |
JP2004509591A (ja) | 2004-03-25 |
JP4943625B2 (ja) | 2012-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6697274B2 (en) | Open-loop and closed-loop control method for a three-point converter with active clamped switches, and apparatus for this purpose | |
Abdi et al. | Reliability considerations for parallel performance of semiconductor switches in high-power switching power supplies | |
US6977449B2 (en) | Frequency converter and drive for electric motor | |
US7006366B2 (en) | Boost rectifier with half-power rated semiconductor devices | |
KR100814349B1 (ko) | 개방-루프 및 폐쇄-루프 제어 방법 및 장치 | |
US6643150B2 (en) | Control device for power converter | |
US20190052187A1 (en) | Dual submodule for a modular multilevel converter and modular multilevel converter including the same | |
US20140233290A1 (en) | Inverter system and driving method for an inverter system | |
US6205040B1 (en) | Auxiliary resonant commutated pole three-point or multipoint converter | |
US7643318B2 (en) | Dual voltage wye-connected H-bridge converter topology for powering a high-speed electric motor | |
US20240405668A1 (en) | Methods of starting power converter systems, and power converter systems | |
US7480160B2 (en) | Traction converter having a line-side four-quadrant controller, and method therefor | |
US5612615A (en) | Cryogenic electronics power supply | |
Geyer et al. | Optimized pulse patterns with bounded semiconductor losses | |
US8036009B2 (en) | Method for supplying and discharging power to and from a resistive-inductive load, and rectifier used therein | |
EP3694096A1 (en) | Three-level pulse width modulation technique for reducing semiconductor short circuit conduction loss | |
Dahmen et al. | Reduced capacitor size and on-state losses in advanced mmc submodule topologies | |
Nishizawa et al. | Optimization for the number of parallel-connected switching devices in high-efficiency high-power converters | |
US10848049B2 (en) | Main conversion circuit, power conversion device, and moving body | |
JP7522292B2 (ja) | 電力変換装置及びその制御方法 | |
Rossi et al. | Direct Model Predictive Control with Constrained Power Losses for Grid-Tied Converters with LCL Filters | |
EP4482003A1 (en) | Arrangement for current sharing of parallel-connected converters | |
WO2022222069A1 (en) | Power converter | |
US20240333124A1 (en) | Balancer Circuit for Series Connection of Two DC-Link Capacitors, Method for Controlling the Balancer Circuit and Converter Arrangement | |
JP6869913B2 (ja) | 電力変換装置および制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0105 | International application |
Patent event date: 20020503 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20060725 Comment text: Request for Examination of Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20070921 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20080211 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20080311 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20080312 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20110307 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20120305 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20130304 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20130304 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20140228 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20140228 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20150227 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20150227 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20160311 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20160311 Start annual number: 9 End annual number: 9 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20171222 |