[go: up one dir, main page]

KR100692861B1 - 일렉트로-루미네센스 표시 패널과 그 구동 방법 - Google Patents

일렉트로-루미네센스 표시 패널과 그 구동 방법 Download PDF

Info

Publication number
KR100692861B1
KR100692861B1 KR1020040006881A KR20040006881A KR100692861B1 KR 100692861 B1 KR100692861 B1 KR 100692861B1 KR 1020040006881 A KR1020040006881 A KR 1020040006881A KR 20040006881 A KR20040006881 A KR 20040006881A KR 100692861 B1 KR100692861 B1 KR 100692861B1
Authority
KR
South Korea
Prior art keywords
gamma adjustment
line
thin film
cell
film transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
KR1020040006881A
Other languages
English (en)
Other versions
KR20050078825A (ko
Inventor
정연식
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020040006881A priority Critical patent/KR100692861B1/ko
Publication of KR20050078825A publication Critical patent/KR20050078825A/ko
Application granted granted Critical
Publication of KR100692861B1 publication Critical patent/KR100692861B1/ko
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명은 박막 트랜지스터의 불균일한 특성으로 인한 휘도차를 보상할 수 있는 EL 표시 패널과 그 구동 방법을 제공하는 것이다.
이를 위하여, 본 발명의 EL 표시 패널은 게이트 라인과 데이터 라인의 교차로 정의된 화소 영역에 형성되며, 제1 전원 전극과 접속된 EL 셀과, 상기 게이트 라인 및 데이터 라인과 상기 EL 셀 사이에 접속되고 제2 전원 라인과 접속된 셀 구동부를 포함하는 서브 화소를 구비하고; 상기 셀 구동부는 상기 게이트 라인의 스캔 신호에 응답하여 제1 노드로 상기 데이터 라인의 데이터 신호를 공급하는 스위치 박막 트랜지스터와; 상기 제1 노드의 데이터 신호에 응답하여 상기 제2 전원 라인으로부터 상기 EL 셀로 공급되는 전류를 제어하는 구동 박막 트랜지스터와; 감마 조정 라인을 통해 공급된 감마 조정 전압과 상기 제1 노드의 데이터 신호와의 차전압을 충전하여 상기 구동 박막 트랜지스터를 제어하는 스토리지 캐패시터를 구비한다.

Description

일렉트로-루미네센스 표시 패널과 그 구동 방법{ELECTRO-LUMINESCENSCE DISPALY PANEL AND METHOD OF DRIVING THE SAME}
도 1은 통상의 유기 EL 표시 패널을 개략적으로 도시한 도면.
도 2는 도 1에 도시된 R, G, B 서브 화소를 등가적으로 도시한 도면.
도 3은 본 발명의 실시 예에 따른 유기 EL 표시 패널을 등가적으로 도시한 도면.
<도면의 주요 부분에 대한 부호의 간단한 설명>
20, 40 : 화소 매트릭스 22, 42 : 게이트 드라이버
24, 44 : 데이터 드라이버 28, 54 : 서브 화소
30, 56 : 셀 구동부 48 : R 감마 조정 전압 공급부
50 : G 감마 조정 전압 공급부 52 : B 감마 조정 전압 공급부
32, 46 : 전원
본 발명은 일렉트로-루미네센스 표시 패널에 관한 것으로, 특히 박막 트랜지스터의 특성 차이를 감마 전압 조정으로 보상할 수 있는 EL 표시 패널과 그 구동 방법에 관한 것이다.
음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시 장치들이 대두되고 있다. 이러한 평판 표시 장치로는 액정 표시 장치(Liquid Crystal Display), 전계 방출 표시 장치(Field Emission Display), 플라즈마 표시 패널(Plasma Display Panel) 및 일렉트로-루미네센스(Electro-Luminescence : 이하, EL이라 함) 표시 패널 등이 있다.
이들 중 EL 표시 패널은 전자와 정공의 재결합으로 형광체를 발광시키는 자발광 소자로, 그 형광체로 무기 화합물을 사용하는 무기 EL과 유기 화합물을 사용하는 유기 EL로 대별된다. 이러한 EL 표시 패널은 저전압 구동, 자기발광, 박막형, 넓은 시야각, 빠른 응답속도, 높은 콘트라스트 등의 많은 장점을 가지고 있어 차세대 표시 장치로 기대되고 있다.
유기 EL 소자는 통상 음극과 양극 사이에 적층된 전자 주입층, 전자 수송층, 발광층, 정공 수송층, 정공 주입층으로 구성된다. 이러한 유기 EL 소자에서는 양극과 음극 사이에 소정의 전압을 인가하는 경우 음극으로터 발생된 전자가 전자 주입층 및 전자 수송층을 통해 발광층 쪽으로 이동하고, 양극으로부터 발생된 정공이 정공 주입층 및 정공 수송층을 통해 발광층 쪽으로 이동한다. 이에 따라, 발광층에서는 전자 수송층과 정공 수송층으로부터 공급되어진 전자와 정공이 재결합함에 의해 빛을 방출하게 된다.
이러한 유기 EL 소자를 이용하는 액티브 매트릭스 EL 표시 패널은 도 1에 도시된 바와 같이 게이트 라인(GL)과 데이타 라인(DL)의 교차로 정의된 영역에 각각 배열되어진 서브 화소들(28)을 구비하는 화소 매트릭스(20)와, 화소 매트릭스(20)의 게이트 라인들(GL)을 구동하는 게이트 드라이버(22)와, 화소 매트릭스(20)의 데이터 라인들(DL)을 구동하는 데이터 드라이버(24)와, 화소 매트릭스(20)와 접속된 전원(32) 및 기저 전원(GND)를 구비한다.
게이트 드라이버(22)는 스캔 펄스를 공급하여 게이트 라인들(GL)을 순차적으로 구동한다.
데이터 드라이버(24)는 스캔 펄스가 공급될 때마다 R, G, B 데이터 신호(RD, GD, BD)를 각각의 데이터 라인(DL)에 공급한다. 이때, 데이터 드라이버(24)는 외부로부터 입력된 디지털 데이터를 아날로그 데이터 신호로 변환하여 공급한다. 예를 들면, 데이터 드라이버(24)는 외부로부터 입력된 감마 기준 전압을 다수의 감마 전압 레벨로 분압하고, 입력된 디지털 데이터에 해당되는 감마 전압 레벨을 선택하여 아날로그 데이터 신호로 공급한다.
R, G, B 서브 화소들(28) 각각은 게이트 라인(GL)에 스캔 펄스가 공급되면 데이터 라인(DL)으로부터 데이터 신호를 공급받아 그 데이터 신호에 상응하는 빛을 발생하게 된다. R, G, B 서브 화소(28) 조합으로 한 화소의 칼러가 구현된다.
R, G, B 서브 화소(28) 각각은 도 2에 도시된 바와 같이 기저 전원(GND)에 음극이 접속된 EL 셀(0EL)과, 게이트 라인(GL) 및 데이터 라인(DL)과 전원 라인(PL)에 접속되고 EL 셀(0EL)의 양극에 접속되어 그 EL 셀(0EL)을 구동하기 위 한 셀 구동부(30)를 구비한다.
셀 구동부(30)는 게이트 라인(GL)에 게이트 단자가, 데이터 라인(DL)에 소스 단자가, 노드(N1)에 드레인 단자가 접속된 스위치 박막 트랜지스터(T1)와, 노드(N1)에 게이트 단자가, 전원 라인(PL)에 소스 단자가, 그리고 EL 셀(OEL)에 드레인 단자가 접속된 구동 박막 트랜지스터(T2)와, 전원 라인(PL)과 노드(N1) 사이에 접속된 스토리지 캐패시터(C)를 구비한다.
스위치 박막 트랜지스터(T1)는 게이트 라인(GL)에 스캔 펄스가 공급되면 턴-온되어 데이터 라인(DL)에 공급된 데이터 신호를 노드(N1)를 통해 구동 박막 트랜지스터(T2)의 게이트 단자로 공급한다. 이때, 스토리지 캐패시터(C)는 전원 라인(PL)을 통해 공급된 구동 전압(VDD)과, 노드(N1)에 공급된 데이터 신호와의 차전압을 충전한다. 구동 박막 트랜지스터(T2)는 노드(N1)에 공급된 전압에 응답하여 전원 라인(PL)으로부터 EL 셀(OEL)로 공급되는 전류량(I)을 제어함으로써 EL 셀(OEL)의 발광량을 조절하게 된다. 그리고, 스위치 박막 트랜지스터(T1)가 턴-오프된 경우 스토리지 캐패시터(C)에 충전된 전압에 의해 구동 박막 트랜지스터(T2)는 다음 프레임의 데이터 신호가 공급될 때까지 일정한 전류(I)를 공급하여 EL 셀(OEL)이 발광을 유지하게 한다.
이와 같이, 셀 구동부(30)의 구동 박막 트랜지스터(T2)는 입력된 전압에 따라 전류량을 조절하여 EL 셀(OEL)의 발광량을 조절하는 중요한 역할을 한다. 다시 말하여, 구동 박막 트랜지스터(T2)를 통해 공급되는 전류(Ids)는 다음 수학식 1에 의해 결정된다.
Figure 112004004405179-pat00001
여기서, W 및 L은 구동 박막 트랜지스터(T2)의 채널 폭 및 길이를, Vgs는 구동 박막 트랜지스터(T2)의 게이트 및 소스 단자에 걸리는 전압(Vgs)을, Vth는 문턱 전압을, μ는 이동도를 의미한다. 상기 수학식 1을 참조하면, 구동 박막 트랜지스터(T2)를 통해 공급되는 전류(Ids)는 그의 게이트 단자로 공급된 데이터 전압 뿐만 아니라 그의 특성을 결정하는 문턱 전압(Vth) 및 이동도(μ)에 의해서도 결정됨을 알 수 있다. 그런데, 구동 박막 트랜지스터(T2)는 아몰퍼스-실리콘(Amorphous-Si)을 폴리-실리콘(Poly-Si)으로 결정화하는 레이져 결정화 공정의 영향으로 위치에 따라 불균일한 특성(즉, 문턱 전압, 이동도 등)을 갖는 문제점이 있다.
구체적으로, 박막 트랜지스터의 제조 공정에서 아몰퍼스-실리콘 박막은 엑시머 레이져(Excimer Laser)를 사용하여 라인 빔(Line beam)을 수평 또는 수직 방향으로 스캔하는 레이져 결정화 공정에 의해 폴리-실리콘으로 결정화된다. 아몰퍼스-실리콘 박막이 폴리-실리콘 박막으로 결정화될 때, 폴리-실리콘 박막의 특성은 레이져 파워 출력에 민감하다. 그런데, 엑시머 레이져의 출력 파워가 시간에 따라 불안정함에 따라 결정화된 폴리-실리콘 박막의 특성이 스캔 방향을 따라 불균일해지게 된다. 이에 따라, 하나의 기판 상에 형성된 다수의 EL 표시 패널간에 박막 트랜지스터의 특성 차이로 인한 휘도 편차가 발생하게 되는 문제점이 있다.
따라서, 본 발명의 목적은 박막 트랜지스터의 불균일한 특성으로 인한 휘도차를 보상할 수 있는 EL 표시 패널과 그 구동 방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 EL 표시 패널은 게이트 라인과 데이터 라인의 교차로 정의된 화소 영역에 형성되며, 제1 전원 전극과 접속된 EL 셀과, 상기 게이트 라인 및 데이터 라인과 상기 EL 셀 사이에 접속되고 제2 전원 라인과 접속된 셀 구동부를 포함하는 서브 화소를 구비하고; 상기 셀 구동부는 상기 게이트 라인의 스캔 신호에 응답하여 제1 노드로 상기 데이터 라인의 데이터 신호를 공급하는 스위치 박막 트랜지스터와; 상기 제1 노드의 데이터 신호에 응답하여 상기 제2 전원 라인으로부터 상기 EL 셀로 공급되는 전류를 제어하는 구동 박막 트랜지스터와; 감마 조정 라인을 통해 공급된 감마 조정 전압과 상기 제1 노드의 데이터 신호와의 차전압을 충전하여 상기 구동 박막 트랜지스터를 제어하는 스토리지 캐패시터를 구비한다.
상기 감마 조정 라인은 상기 구동 박막 트랜지스터의 문턱 전압 편차를 보상하기 위한 감마 조정 전압을 상기 스토리지 캐패시터로 공급한다.
상기 서브 화소는 적 EL 셀을 포함하는 적 서브화소, 녹 EL 셀을 포함하는 녹 서브화소, 청 EL 셀을 포함하는 청 서브화소로 구분되고; 상기 감마 조정 라인은 상기 적, 녹, 청 서브 화소별로 분리되어 접속된 제1 내지 제3 감마 조정 라인을 포함한다.
상기 제1 내지 제3 감마 조정 라인은 상기 적, 녹, 청 EL 셀의 발광 효율 편차를 보상할 수 있는 제1 내지 제3 감마 조정 전압을 각각 공급한다.
상기 제1 내지 제3 감마 조정 라인 각각은 해당색 서브 화소에 공통 접속된다.
상기 제1 내지 제3 감마 조정 전압은 제2>제1>제3 감마 조정 전압의 관계를 갖도록 설정된다.
상기 제1 내지 제3 감마 조정 전압 각각은 저항을 통해 독립적으로 가변된다.
그리고, 본 발명의 EL 표시 패널은 상기 제1 내지 제3 감마 조정 전압을 각각 공급하는 제1 내지 제3 감마 조정 전압 공급부를 추가로 구비한다.
본 발명에 따른 EL 표시 패널의 구동 방법은 게이트 라인과 데이터 라인의 교차로 정의된 화소 영역에 형성되며; 제1 전원 전극과 접속된 EL 셀과, 상기 게이트 라인 및 데이터 라인과 상기 EL 셀 사이에 접속되고 제2 전원 라인과 접속되며; 상기 게이트 라인에 게이트 단자, 상기 데이터 라인에 소스 단자 및 노드에 드레인 단자가 접속된 스위치 박막 트랜지스터와; 상기 노드에 게이트 단자, 전원 라인(PL)에 소스 단자 및 EL 셀에 드레인 단자가 접속된 구동 박막 트랜지스터 및; 감마 전압 조정 라인과 노드 사이에 접속된 스토리지 캐패시터를 구비하는 셀 구동부를 마련하는 단계와; 상기 셀 구동부를 포함하는 서브 화소를 구비하는 단계와; 상기 스위치 박막 트랜지스터가 상기 게이트 라인의 스캔 신호에 응답하여 상기 데이터 신호를 상기 제1 노드로 공급하는 단계와; 상기 스토리지 캐패시터가 상기 구동 박막 트랜지스터의 문턱 전압 편차를 보상하기 위한 감마 조정 전압과 상기 제1 노드의 데이터 신호와의 차전압을 충전하는 단계와; 상기 스토리지 캐패시터에 충전된 차전압에 따라 상기 제2 전원 라인으로부터 상기 EL 셀로 공급되는 전류를 제어하여 상기 EL 셀을 발광시키고, 다음 프레임의 데이터 신호가 공급될 때까지 유지시키는 단계를 포함한다.
상기 감마 조정 전압은 적, 녹, 청색 EL 셀의 발광 효율 편차를 보상하기 위한 제1 내지 제3 감마 조정 전압을 포함하고, 상기 제1 내지 제3 감마 조정 전압은 해당 색별로 구분되어 공급된다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예들을 도 3을 참조하여 상세히 설명하기로 한다.
도 3은 본 발명의 실시 예에 따른 EL 표시 패널을 등가적으로 도시한 것이다.
도 3에 도시된 EL 표시 패널은 게이트 라인(GL)과 데이타 라인(DL)의 교차로 정의된 영역에 각각 배열된 서브 화소들(54)을 구비하는 화소 매트릭스(40)와, 화소 매트릭스(40)의 게이트 라인들(GL)을 구동하는 게이트 드라이버(42)와, 화소 매트릭스(40)의 데이터 라인들(DL)을 구동하는 데이터 드라이버(44)와, 화소 매트릭스(40)와 접속된 전원(46) 및 기저 전원(GND)을 구비한다. 그리고, 도 3에 도시된 EL 표시 패널은 화소 매트릭스(40)에 박막 트랜지스터의 특성 차이를 보상할 수 있는 감마 조정 전압을 공급하는 감마 조정 전압 공급부(48, 50, 52)를 더 구비한다.
화소 매트릭스(40)는 다수의 게이트 라인(GL)과 다수의 데이터 라인(DL)의 교차로 정의된 영역마다 형성된 R, G, B 서브 화소들(54)을 구비하고, R, G, B 3개 서브 화소(54)의 조합으로 한 화소의 칼러를 구현하게 된다. R, G, B 서브 화소(54) 각각은 게이트 라인(GL)에 스캔 펄스가 공급되면 데이터 라인(DL)으로부터 데이터 신호를 공급받아 그 데이터 신호에 상응하는 빛을 발생하게 된다. 이를 위하여, R, G, B 서브 화소들(54) 각각은 음극을 통해 기저 전원(GND)에 접속된 EL 셀(0EL)과, 게이트 라인(GL) 및 데이터 라인(DL)과 전원 라인(PL)에 접속되고 EL 셀(0EL)의 양극에 접속되어 그 EL 셀(0EL)을 구동하기 위한 셀 구동부(56)를 구비한다. 또한, 셀 구동부(56)는 감마 전압 조정 라인(GCL)과도 접속된다.
구체적으로, 셀 구동부(56)는 게이트 라인(GL)에 게이트 단자가, 데이터 라인(DL)에 소스 단자가, 그리고 노드(N1)에 드레인 단자가 접속된 스위치 박막 트랜지스터(T1)와, 노드(N1)에 게이트 단자가, 전원 라인(PL)에 소스 단자가, 그리고 EL 셀(OEL)에 드레인 단자가 접속된 구동 박막 트랜지스터(T2)와, 감마 전압 조정 라인(GCL)과 노드(N1) 사이에 접속된 스토리지 캐패시터(C)를 구비한다.
여기서, 스토리지 캐패시터(C)는 스위치 박막 트랜지스터(T1)가 턴-오프된 경우 구동 박막 트랜지스터(T2)가 일정한 전류를 EL 셀(OEL)에 공급할 수 있도록 제어한다. 이에 따라, 스토리지 캐패시터(C)에 충전된 전압에 따라 구동 박막 트랜지스터(T2)를 경유하여 EL 셀(OEL)에 공급되는 전류를 제어할 수 있음을 알 수 있다. 이를 이용하여, 스토리지 캐패시터(C)에 충전된 전압을 조절하여 구동 박막 트랜지스터(T2)의 특성, 예를 들면 문턱 전압(Vth) 차이를 보상한다. 이를 위하여, 스토리지 캐패시터(C)에 감마 조정 라인(GCL)을 통해 구동 박막 트랜지스터(T2)의 문턱 전압(Vth) 편차를 보상할 수 있는 감마 조정 전압(GCV)을 공급한다.
그리고, 감마 조정 전압(GCV)으로는 서로 다른 발광 효율을 갖는 R, G, B EL 셀(0EL_R, OEL_G, OEL_B)을 고려하여 R, G, B 서브 화소(54) 별로 서로 다른 감마 조정 전압(GCV_R, GCV_G, GCV_B)을 공급한다. 다시 말하여 스토리지 캐패시터(C)에 R, G, B 서브 화소(54) 별로 서로 다른 감마 조정 전압(GCV_R, GCV_G, GCV_B)을 공급하여 R, G, B의 발광 효율 편차도 보상하게 된다. 이를 위하여, R 서브 화소들(54)에는 제1 감마 조정 라인(GCL1)을 통해 공통으로 R 감마 조정 전압(GCV_R)을, G 서브 화소들(54)에는 제2 감마 조정 라인(GCL2)을 통해 공통으로 G 감마 조정 전압(GCV_G)을, B 서브 화소들(54)에는 제3 감마 조정 라인(GCL3)을 통해 공통으로 B 감마 조정 전압(GCV_B)을 공급한다. 이러한 R, G, B 감마 조정 전압(GCV_R, GCV_G, GCV_B)은 G > R > B의 관계를 갖는 R, G, B EL 셀(0EL_R, OEL_G, OEL_B)의 발광 효율과 동일하도록 GCV_G > GCV_R > GCV_B의 관계를 갖게 한다. 이에 따라, 스토리지 캐패시터에 충전된 차전압은 R, G, B EL 셀(0EL_R, OEL_G, OEL_B)의 발광 효율과 상반된 관계를 갖게 되므로 발광 효율 편차를 보상할 수 있게 된다.
스위치 박막 트랜지스터(T1)는 게이트 라인(GL)에 스캔 펄스가 공급되면 턴-온되어 데이터 라인(DL)에 공급된 데이터 신호를 노드(N1)를 통해 구동 박막 트랜지스터(T2)의 게이트 단자로 공급한다. 이때, 스토리지 캐패시터(C)는 감마 전압 조정 라인(GCL1, GCL2, GCL3) 중 어느 하나를 통해 공급된 해당 감마 조정 전압(GCV_R 또는 GCV_G 또는 GCV_B)과, 노드(N1)에 공급된 데이터 신호와의 차전압을 충전한다. 특히, 스토리지 캐패시터(C)는 해당 감마 조정 전압(GCV_R 또는 GCV_G 또는 GCV_B)에 의해 구동 박막 트랜지스터(T2)의 문턱 전압(Vth) 편차를 보상함과 아울러 R, G, B EL 셀(OEL)의 발광 효율 편차를 보상할 수 있는 차전압을 충전하게 된다. 구동 박막 트랜지스터(T2)는 노드(N1)에 공급된 전압에 응답하여 전원 라인(PL)으로부터 EL 셀(0EL_R, OEL_G, OEL_B)로 공급되는 전류량(I)을 제어함으로써 EL 셀(0EL_R, OEL_G, OEL_B)의 발광량을 조절하게 된다. 그리고, 스위치 박막 트랜지스터(T1)가 턴-오프된 경우 스토리지 캐패시터(C)에 충전된 전압에 의해 구동 박막 트랜지스터(T2)는 다음 프레임의 데이터 신호가 공급될 때까지 일정한 전류(I)를 공급하여 EL 셀(0EL_R, OEL_G, OEL_B)이 발광을 유지하게 한다. 이 경우, 스토리지 캐패시터(C)에 충전된 차전압에 의해 구동 박막 트랜지스터(T2)의 문턱 전압(Vth) 편차가 보상되므로 그로 인한 동일 휘도 대비 휘도 편차를 방지할 수 있게 된다. 또한, 스토리지 캐패시터(C)에 충전된 차전압에 의해 R, G, B EL 셀(0EL_R, OEL_G, OEL_B)의 발광 효율 편차가 보상되므로 화이트 밸런스(White Balance)를 향상시킬 수 있게 된다.
게이트 드라이버(42)는 스캔 펄스를 공급하여 게이트 라인들(GL)을 순차적으로 구동한다.
데이터 드라이버(44)는 스캔 펄스가 공급될 때마다 R, G, B 데이터 신호(RD, GD, BD)를 각각의 데이터 라인(DL)에 공급한다. 이때, 데이터 드라이버(44)는 외부로부터 입력된 디지털 데이터를 아날로그 데이터 신호로 변환하여 공급한다. 예를 들면, 데이터 드라이버(44)는 감마 기준 전압 생성부(미도시)로부터 입력된 감마 기준 전압을 다수의 감마 전압 레벨로 분압하고, 입력된 디지털 데이터에 해당되는 감마 전압 레벨을 선택하여 아날로그 데이터 신호로 공급한다.
R, G, B 감마 조정 전압 공급부(48, 50, 52)는 화소 매트릭스(40)에 형성된 구동 박막 트랜지스터(T2)의 문턱 전압(Vth) 편차를 보상함과 아울러 R, G, B EL 셀(OEL)의 발광 효율 편차를 보상할 수 있는 R, G, B 감마 조정 전압(GCV_R, GCV_G, GCV_B)을 각각 발생한다. 또한 R, G, B 감마 조정 전압 공급부(48, 50, 52)의 출력단에 접속된 저항(R1, R2, R3)을 조절하여 R, G, B 감마 조정 전압(GCV_R, GCV_G, GCV_B)의 각각이 가변될 수 있다. 이러한 R, G, B 감마 조정 전압 공급부(48, 50, 52)는 상기 게이트 드라이버(42) 및 데이터 드라이버(44)와 같이 EL 표시 패널의 주변 회로부에 내장되거나, 외부의 인쇄 회로 보드(PCB)에 장착된다.
상술한 바와 같이, 본 발명에 따른 EL 표시 패널 및 그 구동 방법은 스토리지 캐패시터에 접속된 감마 조정 라인을 통해 공급되는 감마 조정 전압을 이용하여 박막 트랜지스터의 문턱 전압 편차를 보상할 수 있게 된다. 이에 따라, 박막 트랜지스터의 문턱 전압 편차로 인한 EL 표시 패널간의 동일 휘도 대비 휘도 편차를 방지할 수 있게 된다.
또한, 본 발명에 따른 EL 표시 패널 및 그 구동 방법은 스토리지 캐패시터에 공급되는 감마 조정 전압을 R, G, B 별로 구분하여 공급함으로써 R, G, B EL 셀의 발광 효율 편차를 보상할 수 있게 된다. 이에 따라 R, G, B EL 셀의 발광 효율 편차로 인한 화이트 밸런스를 향상시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하 는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (11)

  1. 게이트 라인과 데이터 라인의 교차로 정의된 화소 영역에 형성되며, 제1 전원 전극과 접속된 EL 셀과, 상기 게이트 라인 및 데이터 라인과 상기 EL 셀 사이에 접속되고 제2 전원 라인과 접속된 셀 구동부를 포함하는 서브 화소를 구비하고;
    상기 셀 구동부는
    상기 게이트 라인의 스캔 신호에 응답하여 제1 노드로 상기 데이터 라인의 데이터 신호를 공급하는 스위치 박막 트랜지스터와;
    상기 제1 노드의 데이터 신호에 응답하여 상기 제2 전원 라인으로부터 상기 EL 셀로 공급되는 전류를 제어하는 구동 박막 트랜지스터와;
    감마 조정 라인을 통해 공급된 감마 조정 전압과 상기 제1 노드의 데이터 신호와의 차전압을 충전하여 상기 구동 박막 트랜지스터를 제어하는 스토리지 캐패시터를 구비하는 것을 특징으로 하는 EL 표시 패널.
  2. 제 1 항에 있어서,
    상기 감마 조정 라인은
    상기 구동 박막 트랜지스터의 문턱 전압 편차를 보상하기 위한 감마 조정 전압을 상기 스토리지 캐패시터로 공급하는 것을 특징으로 하는 EL 표시 패널.
  3. 제 2 항에 있어서,
    상기 서브 화소는 적 EL 셀을 포함하는 적 서브화소, 녹 EL 셀을 포함하는 녹 서브화소, 청 EL 셀을 포함하는 청 서브화소로 구분되고;
    상기 감마 조정 라인은 상기 적, 녹, 청 서브 화소별로 분리되어 접속된 제1 내지 제3 감마 조정 라인을 포함하는 것을 특징으로 하는 EL 표시 패널.
  4. 제 3 항에 있어서,
    상기 제1 내지 제3 감마 조정 라인은 상기 적, 녹, 청 EL 셀의 발광 효율 편차를 보상할 수 있는 제1 내지 제3 감마 조정 전압을 각각 공급하는 것을 특징으로 하는 EL 표시 패널.
  5. 제 4 항에 있어서,
    상기 제1 내지 제3 감마 조정 라인 각각은 해당색 서브 화소에 공통 접속된 것을 특징으로 하는 EL 표시 패널.
  6. 제 4 항에 있어서,
    상기 제1 내지 제3 감마 조정 전압은 제2>제1>제3 감마 조정 전압의 관계를 갖도록 설정된 것을 특징으로 하는 EL 표시 패널.
  7. 제 4 항에 있어서,
    상기 제1 내지 제3 감마 조정 전압 각각은 저항을 통해 독립적으로 가변되는 것을 특징으로 하는 EL 표시 패널.
  8. 제 4 항에 있어서,
    상기 제1 내지 제3 감마 조정 전압을 각각 공급하는 제1 내지 제3 감마 조정 전압 공급부를 추가로 구비하는 것을 특징으로 하는 EL 표시 패널.
  9. 게이트 라인과 데이터 라인의 교차로 정의된 화소 영역에 형성되며; 제1 전원 전극과 접속된 EL 셀과, 상기 게이트 라인 및 데이터 라인과 상기 EL 셀 사이에 접속되고 제2 전원 라인과 접속되며; 상기 게이트 라인에 게이트 단자, 상기 데이터 라인에 소스 단자 및 노드에 드레인 단자가 접속된 스위치 박막 트랜지스터와; 상기 노드에 게이트 단자, 전원 라인(PL)에 소스 단자 및 EL 셀에 드레인 단자가 접속된 구동 박막 트랜지스터 및; 감마 전압 조정 라인과 노드 사이에 접속된 스토리지 캐패시터를 구비하는 셀 구동부를 마련하는 단계와;
    상기 셀 구동부를 포함하는 서브 화소를 구비하는 단계와;
    상기 스위치 박막 트랜지스터가 상기 게이트 라인의 스캔 신호에 응답하여 상기 데이터 신호를 상기 제1 노드로 공급하는 단계와;
    상기 스토리지 캐패시터가 상기 구동 박막 트랜지스터의 문턱 전압 편차를 보상하기 위한 감마 조정 전압과 상기 제1 노드의 데이터 신호와의 차전압을 충전하는 단계와;
    상기 스토리지 캐패시터에 충전된 차전압에 따라 상기 제2 전원 라인으로부터 상기 EL 셀로 공급되는 전류를 제어하여 상기 EL 셀을 발광시키고, 다음 프레임의 데이터 신호가 공급될 때까지 유지시키는 단계를 포함하는 것을 특징으로 하는 EL 표시 패널의 구동 방법.
  10. 제 9 항에 있어서,
    상기 감마 조정 전압은 적, 녹, 청색 EL 셀의 발광 효율 편차를 보상하기 위한 제1 내지 제3 감마 조정 전압을 포함하고,
    상기 제1 내지 제3 감마 조정 전압은 해당 색별로 구분되어 공급된 것을 특징으로 하는 EL 표시 패널의 구동 방법.
  11. 제 10 항에 있어서,
    상기 제1 내지 제3 감마 조정 전압은 제2>제1>제3 감마 조정 전압의 관계를 갖도록 설정된 것을 특징으로 하는 EL 표시 패널의 구동 방법.
KR1020040006881A 2004-02-03 2004-02-03 일렉트로-루미네센스 표시 패널과 그 구동 방법 Expired - Lifetime KR100692861B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040006881A KR100692861B1 (ko) 2004-02-03 2004-02-03 일렉트로-루미네센스 표시 패널과 그 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040006881A KR100692861B1 (ko) 2004-02-03 2004-02-03 일렉트로-루미네센스 표시 패널과 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20050078825A KR20050078825A (ko) 2005-08-08
KR100692861B1 true KR100692861B1 (ko) 2007-03-09

Family

ID=37265896

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040006881A Expired - Lifetime KR100692861B1 (ko) 2004-02-03 2004-02-03 일렉트로-루미네센스 표시 패널과 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100692861B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101441954B1 (ko) * 2007-11-27 2014-09-18 엘지디스플레이 주식회사 액정표시장치의 라인 딤 개선 장치
US10872571B2 (en) 2017-11-22 2020-12-22 Samsung Display Co., Ltd. Display device

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102264271B1 (ko) * 2014-11-17 2021-06-15 엘지디스플레이 주식회사 유기발광 표시장치와 그 구동방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101441954B1 (ko) * 2007-11-27 2014-09-18 엘지디스플레이 주식회사 액정표시장치의 라인 딤 개선 장치
US10872571B2 (en) 2017-11-22 2020-12-22 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
KR20050078825A (ko) 2005-08-08

Similar Documents

Publication Publication Date Title
KR100739334B1 (ko) 화소와 이를 이용한 유기전계발광 표시장치 및 그의구동방법
KR101224458B1 (ko) 유기발광다이오드 표시장치 및 그의 구동방법
KR100602352B1 (ko) 화소 및 이를 이용한 발광 표시장치
US7327357B2 (en) Pixel circuit and light emitting display comprising the same
KR101130903B1 (ko) 유기전계발광표시장치의 구동회로 및 구동방법
KR100911981B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR100732824B1 (ko) 유기 발광 표시장치 및 그의 구동방법
JP4166677B2 (ja) エレクトロ・ルミネセンス表示装置及びその駆動方法
KR100810632B1 (ko) 유기 전계 발광 표시 장치
KR100805596B1 (ko) 유기전계발광 표시장치
KR20070115261A (ko) 유기발광다이오드 표시소자
JP2007052422A (ja) 有機電界発光表示装置
KR100604057B1 (ko) 화소 및 이를 이용한 발광 표시장치
KR101066490B1 (ko) 발광 표시장치와 그의 구동방법
KR100509760B1 (ko) 일렉트로-루미네센스 표시장치 및 그 구동방법
KR100568594B1 (ko) 일렉트로-루미네센스 표시 패널 및 그 구동 방법
KR100692861B1 (ko) 일렉트로-루미네센스 표시 패널과 그 구동 방법
KR101493223B1 (ko) 유기발광 표시장치
KR100692849B1 (ko) 일렉트로-루미네센스 표시장치와 그의 구동방법
KR20080048831A (ko) 유기발광다이오드 표시소자
KR100581805B1 (ko) 발광 표시 장치
KR100604059B1 (ko) 화소 및 이를 이용한 발광 표시장치
KR100555310B1 (ko) 일렉트로-루미네센스 표시장치와 그의 구동방법
KR100509759B1 (ko) 감마전압 생성장치 및 방법
KR100923353B1 (ko) 일렉트로-루미네센스 표시장치 및 그 구동방법

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20040203

A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20041119

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20040203

Comment text: Patent Application

PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20060626

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20061229

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20070303

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20070305

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20091218

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20101228

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20111221

Start annual number: 6

End annual number: 6

FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 7

PR1001 Payment of annual fee

Payment date: 20121228

Start annual number: 7

End annual number: 7

FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 8

PR1001 Payment of annual fee

Payment date: 20131227

Start annual number: 8

End annual number: 8

FPAY Annual fee payment

Payment date: 20150227

Year of fee payment: 9

PR1001 Payment of annual fee

Payment date: 20150227

Start annual number: 9

End annual number: 9

FPAY Annual fee payment

Payment date: 20160226

Year of fee payment: 10

PR1001 Payment of annual fee

Payment date: 20160226

Start annual number: 10

End annual number: 10

FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 12

PR1001 Payment of annual fee

Payment date: 20180213

Start annual number: 12

End annual number: 12

FPAY Annual fee payment

Payment date: 20200219

Year of fee payment: 14

PR1001 Payment of annual fee

Payment date: 20200219

Start annual number: 14

End annual number: 14

PR1001 Payment of annual fee

Payment date: 20210215

Start annual number: 15

End annual number: 15

PR1001 Payment of annual fee

Payment date: 20220210

Start annual number: 16

End annual number: 16

PC1801 Expiration of term

Termination date: 20240803

Termination category: Expiration of duration