[go: up one dir, main page]

KR100667748B1 - 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법 - Google Patents

커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법 Download PDF

Info

Publication number
KR100667748B1
KR100667748B1 KR1020020061221A KR20020061221A KR100667748B1 KR 100667748 B1 KR100667748 B1 KR 100667748B1 KR 1020020061221 A KR1020020061221 A KR 1020020061221A KR 20020061221 A KR20020061221 A KR 20020061221A KR 100667748 B1 KR100667748 B1 KR 100667748B1
Authority
KR
South Korea
Prior art keywords
dvi
connector
type
recognition information
display recognition
Prior art date
Application number
KR1020020061221A
Other languages
English (en)
Other versions
KR20040032271A (ko
Inventor
이경식
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020020061221A priority Critical patent/KR100667748B1/ko
Priority to US10/680,420 priority patent/US7295194B2/en
Publication of KR20040032271A publication Critical patent/KR20040032271A/ko
Application granted granted Critical
Publication of KR100667748B1 publication Critical patent/KR100667748B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 발명은 커넥터의 타입을 검출하여, 그 타입에 따른 디스플레이 장치 인식을 위한 정보를 시스템에 제공하는 장치 및 방법에 관한 것으로, 본 발명에 따른, 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치는 아날로그 디스플레이 인식 정보를 저장하고, 명령이 있는 경우, 시스템으로 출력하는 아날로그 디스플레이 인식 정보 저장 출력부, 디지털 디스플레이 인식 정보를 저장하고, 명령이 있는 경우, 시스템으로 출력하는 디지털 디스플레이 인식 정보 저장 출력부, 커넥터의 핀들의 출력으로부터, 커넥터의 타입을 검출하는 커넥터 타입 검출부, 및 커넥터 타입 검출부에서 검출된 커넥터의 타입에 따라, 아날로그 디스플레이 인식 정보 저장 출력부, 또는 디스플레이 인식 정보 저장 출력부에 아날로그 디스플레이 인식 정보, 또는 디지털 디스플레이 인식 정보를 시스템으로 출력할 것을 명령하는 디스플레이 인식 정보 출력 명령부로 구성된다.
본 발명에 따르면, 세 가지 DVI 커넥터의 타입(DVI-A 형, DVI-D 형, DVI-I 형)을 검출하고, 이에 맞는 정확한 디스플레이 장치 인식을 위한 정보를 전송함으로서, 자동적으로 디스플레이 장치의 최적 환경이 설정되도록 하는, 완벽한 플러그 앤 플레이 기능을 구현할 수 있다는 효과가 있다.

Description

커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및 방법 {Apparatus and method for outputting display identification data according to connector type}
도 1은 종래의 디스플레이 인식 정보 출력 장치의 구성도이다.
도 2는 종래의 개선된 디스플레이 인식 정보 출력 장치의 구성도이다.
도 3은 본 발명의 일 실시예인 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치의 구성도이다.
도 4는 본 발명의 일 실시예인 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치를 실제로 구현한 예를 나타내는 도면이다.
도 5는 DVI-I 형 커넥터의 정면도이다.
도 6은 DVI-I 형 커넥터 핀들에 대한 신호 배치도이다.
도 7은 DVI 커넥터의 타입을 검출하기 위한 논리 연산표이다.
도 8은 본 발명의 일 실시예인 커넥터 타입에 따른 디스플레이 인식 정보 출력 방법의 흐름도이다.
도 9는 DVI-A 형 커넥터의 실제 사용 예를 나타내는 도면이다.
도 10은 DVI-D 형 커넥터의 실제 사용 예를 나타내는 도면이다.
도 11은 DVI-I 형 커넥터의 실제 사용 예를 나타내는 도면이다.
본 발명은 커넥터의 타입을 검출하여, 그 타입에 따른 디스플레이 장치 인식을 위한 정보를 시스템에 제공하는 장치 및 방법에 관한 것이다.
현재, 표준화 기구 DDWG(Digital Display Working Group) 규약에 의한 DVI(Digital Visual Interface)가 전 세계 표준 규격으로 확정된 후, 각종 디스플레이 장치에 급속히 확산되고 있다. 종래에는 세 가지 DVI 입력 방식, 즉 DVI 커넥터의 타입(DVI-A 형, DVI-D 형, DVI-I 형)에 대한 별도의 구분 없이, EDID 정보 전송 방식을 통일함으로서, 입력 방식에 맞는 정확한 EDID 정보 전송이 아닌 아날로그 또는 디지털 중, 임의로 선택된 EDID 정보를 전송한다는 문제가 있었다.
도 1은 종래의 디스플레이 인식 정보 출력 장치의 구성도이다.
종래의 디스플레이 인식 정보 출력 장치는 시스템 쪽의 DVI 커넥터(11), 디스플레이 장치 쪽의 DVI 커넥터(12), 및 EEPROM(13)으로 구성된다.
시스템에 전원이 인가되는 순간, 시스템은 DVI 커넥터(11, 12)의 14번 핀을 통해 디스플레이 장치에 있는 EEPROM(13)에 전원을 공급하고, DVI 커넥터(11, 12)의 6번 핀, 7번 핀을 통해, EEPROM(13)에 저장되어 있는 디스플레이 장치 인식을 위한 EDID(Extended Display Identification Data) 정보를 읽어온다. 이 과정을 통해, 시스템은 디스플레이 장치, 즉 모니터의 최적 해상도나 색상 정보를 입력받아, 모니터에 대한 최적의 환경을 설정한다. 종래에는 모니터에 대한 최적의 환경을 일 일이 사용자가 설정하던 것을, DDC(Display Data Chanel)를 통하여 시스템이 자동으로 설정하는 플러그 앤 플레이(PNP, Plug and Play) 기능을 제공하고 있다.
문제는 시스템과 디스플레이 장치간, 연결 가능한 DVI 커넥터는 DVI-A 형, DVI-D 형, DVI-I 형 등 세 가지가 있는 반면, EDID 정보를 전송할 수 있는 신호선은 6번 핀(DDC 클록), 7번 핀(DDC 데이터)으로 통일되어 있어, 연결된 커넥터의 타입에 맞는 EDID 정보의 전송을 못하고 있다는 것이다. 즉, DVI-D 형으로 시스템과 연결된 경우에는, 디지털용 EDID 정보를, DVI-A 형으로 시스템과 연결된 경우에는, 아날로그용 EDID 정보를, DVI-I 형으로 시스템과 연결된 경우에는, 디지털용 또는 아날로그용 EDID 정보 중, 원하는 정보를 전송하여야 하나, 종래의 경우, 디스플레이 장치 인식 정보 전송을 위한 DDC 용 신호선이 6번 핀과 7번 핀으로 통일되어 있어, 디지털용 또는 아날로그용 EDID 정보 중 하나만이 전송이 가능하도록 설계되어 있었다. 따라서, 커넥터 타입에 관계없이, 즉 디스플레이 장치의 타입에 관계없이(왜냐하면, 당연히 커넥터 타입은 디스플레이 장치의 타입에 따른다), 디지털용 또는 아날로그용 EDID 정보 중 하나만을 전송한다는 문제점이 있었다.
도 2는 종래의 개선된 디스플레이 인식 정보 출력 장치의 구성도이다.
종래의 개선된 디스플레이 인식 정보 출력 장치는 디지털/아날로그 비디오 입/출력부(25), 제 1 및 제 2 메모리부(21, 22), 스위칭부(23), 및 마이컴(24)으로 구성된다.
디지털/아날로그 비디오 입/출력부(25)는 PC(26)로부터 디지털 또는 아날로그 영상신호를 입력받고, 해당 디스플레이 관련 정보를 PC(26)로 출력한다. 제 1 및 제 2 메모리부(21, 22)는 아날로그 디스플레이 관련 정보와 디지털 디스플레이 관련 정보를 각각 저장한다. 스위칭부(23)는 제 1 및 제 2 메모리부(21, 22) 중 어느 하나와 디지털/아날로그 비디오 입/출력부(25)를 연결시키다. 마이컴(24)은 사용자의 입력 선택 신호 또는 PC(26)에서 출력된 동기 신호에 따라 PC의 영상 포맷(아날로그/디지털)을 파악하고, 해당 영상 포맷에 따른 디스플레이 관련 정보가 PC(26)로 출력되도록 스위칭부(23)를 제어한다. 종래의 개선된 디스플레이 인식 정보 출력 장치는 사용자의 입력 선택 신호 또는 PC(26)에서 출력된 동기 신호에 따라 PC의 영상 포맷(아날로그/디지털)을 파악하고, 해당 영상 포맷에 따른 디스플레이 관련 정보가 PC(26)로 출력되도록 있다.
문제는 커넥터의 타입을 DVI-I 형만으로 한정시켰다는 점에서, 현실적으로 아직까지, 아날로그 전용 방식의 시스템이 대다수이고, DVI-A 형, DVI-D 형이 실제로 생산, 사용되고 있다는 사실을 간과하였다는 것이다. 즉, 종래의 기술은 DVI-A 형, 또는 DVI-D 형 커넥터가 설치된 시스템과 디스플레이 장치에 대해서, 적절한 디스플레이 장치 인식을 위한 정보를 시스템에 제공할 수 없다는 문제점이 있었다.
본 발명이 이루고자 하는 기술적 과제는 커넥터의 타입을 검출하고, 그 타입을 기준으로, 정확한 디스플레이 장치 인식을 위한 정보를 시스템에 전송하는 장치 및 방법을 제공하는 데 있다.
상기 문제점을 해결하기 위한 본 발명에 따른 커넥터 타입에 따른 디스플레 이 인식 정보 출력 장치는 소정의 아날로그 디스플레이 인식 정보를 저장하고, 상기 아날로그 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 상기 아날로그 디스플레이 인식 정보를 소정의 시스템으로 출력하는 아날로그 디스플레이 인식 정보 저장 출력부; 소정의 디지털 디스플레이 인식 정보를 저장하고, 상기 디지털 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 상기 디지털 디스플레이 인식 정보를 상기 시스템으로 출력하는 디지털 디스플레이 인식 정보 저장 출력부; 소정의 커넥터의 핀들의 출력으로부터, 상기 커넥터의 타입을 검출하는 커넥터 타입 검출부; 및 상기 커넥터 타입 검출부에서 검출된 커넥터의 타입에 따라, 상기 아날로그 디스플레이 인식 정보 저장 출력부, 또는 상기 디스플레이 인식 정보 저장 출력부에 상기 아날로그 디스플레이 인식 정보, 또는 상기 디지털 디스플레이 인식 정보를 소정의 시스템으로 출력할 것을 명령하는 디스플레이 인식 정보 출력 명령부로 구성된다.
상기 또 다른 문제점을 해결하기 위한 본 발명에 따른 커넥터 타입에 따른 디스플레이 인식 정보 출력 방법은, 소정의 아날로그 디스플레이 인식 정보를 저장하는 단계; 소정의 디지털 디스플레이 인식 정보를 저장하는 단계; 소정의 커넥터의 핀들의 출력으로부터, 상기 커넥터의 타입을 검출하는 단계; 상기 검출된 커넥터의 타입에 따라, 상기 아날로그 디스플레이 인식 정보, 또는 상기 디지털 디스플레이 인식 정보를 출력할 것을 명령하는 단계; 상기 아날로그 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 상기 아날로그 디스플레이 인식 정보를 출력하는 단계; 및 상기 디지털 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 상 기 디지털 디스플레이 인식 정보를 출력하는 단계로 구성된다.
이하에서는 도면을 참조하여 본 발명의 바람직한 실시예들을 상세히 설명한다.
도 3은 본 발명의 일 실시예인 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치의 구성도이다.
상기 디스플레이 인식 정보 출력 장치는 아날로그 디스플레이 인식 정보 저장 출력부(34), 디지털 디스플레이 인식 정보 저장 출력부(33), 커넥터 타입 검출부(31), 및 디스플레이 인식 정보 출력 명령부(32)로 구성된다.
아날로그 디스플레이 인식 정보 저장 출력부(34)는 아날로그 디스플레이 인식 정보를 저장하고, 아날로그 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 아날로그 디스플레이 인식 정보를 시스템으로 출력한다. 아날로그 디스플레이 인식 정보는 표준화 기구인 VESA(Video Electronics Standards Association)의 EDID(Extended Display Identification Data) 스펙에 따르는 데이터 구조를 갖는다. 상기 시스템은 영상 정보를 제공하는 PC(Personal Computer) 등이 될 것이다. 이러한 아날로그 디스플레이 인식 정보는 DDC(Display Data Channel)를 통하여 전송된다. DDC도 VESA에서 정의한 것으로서, PC의 그래픽 카드와 모니터간에 데이터 교류를 가능하게 하는 규격을 말한다. 아날로그 디스플레이 인식 정보가 PC로 DDC를 통하여 전송되면, 예를 들면 PC의 VGA(Video Graphics Array) 보드가 시스템 부팅 시, 아날로그 디스플레이 인식 정보인 수평 주파수나 수직 주파수와 같은 정보가 PC로 전송되면, PC는 전송된 정보를 바탕으로 최적의 모니터 환경을 설정한다.
디지털 디스플레이 인식 정보 저장 출력부(33)는 디지털 디스플레이 인식 정보를 저장하고, 디지털 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 디지털 디스플레이 인식 정보를 시스템으로 출력한다. 디지털 디스플레이 인식 정보도 아날로그 인식 정보와 같이, 디스플레이 인식 정보 표준화 기구인 VESA의 EDID 스펙에 따르는 데이터 구조를 갖고, DDC를 통하여 PC 등으로 전송된다.
커넥터 타입 검출부(31)는 커넥터의 핀들의 출력으로부터, 커넥터의 타입을 검출한다. 여기에서, 커넥터는 일반적으로 DVI 커넥터이다. 커넥터 타입 검출부는 상기 DVI 커넥터의 핀들의 출력으로부터, 상기 DVI 커넥터의 타입이 DVI-A 형인지, DVI-D 형인지, 또는 DVI-I 형인지를 검출한다.
구체적으로 설명하면, DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 하이 임피던스이고, DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 그라운드인 경우에는, DVI 커넥터의 타입이 DVI-A 형인 것으로 검출한다. DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 그라운드이고, DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 하이 임피던스인 경우에는, DVI 커넥터의 타입이 DVI-D 형인 것으로 검출한다. DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 그라운드이고, DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 그라운드인 경우에는, DVI 커넥터의 타입이 DVI-I 형인 것으로 검출한다.
디스플레이 인식 정보 출력 명령부(32)는 커넥터 타입 검출부(31)에서 검출된 커넥터의 타입에 따라, 아날로그 디스플레이 인식 정보 저장 출력부(34), 또는 디스플레이 인식 정보 저장 출력부(33)에 아날로그 디스플레이 인식 정보, 또는 상기 디지털 디스플레이 인식 정보를 시스템으로 출력할 것을 명령한다. 구체적으로 설명하면, 상기 디스플레이 인식 정보 출력 명령부(32)는 커넥터 타입 검출부(31)에서 DVI 커넥터의 타입이 DVI-A 형으로 검출된 경우에는, 상기 아날로그 디스플레이 인식 정보 저장 출력부(34)에 상기 아날로그 디스플레이 인식 정보를 출력할 것을 명령한다.
커넥터 타입 검출부(31)에서 DVI 커넥터의 타입이 DVI-D 형으로 검출된 경우에는, 디지털 디스플레이 인식 정보 저장 출력부(33)에 디지털 디스플레이 인식 정보를 출력할 것을 명령한다. 커넥터 타입 검출부(31)에서 DVI 커넥터의 타입이 DVI-I 형으로 검출된 경우에는, 소정의 부가 정보에 따라, 상기 아날로그 디스플레이 인식 정보 저장 출력부(34)에 상기 아날로그 디스플레이 인식 정보를 출력할 것을 명령한다. 상기 부가 정보는 사용자의 선택에 의하여, 상기 아날로그 디스플레이 인식 정보를 출력할 것임을 나타내는 정보이다. 즉, 사용자가 OSD(On Screen Display) 기능을 이용하여, 자신의 모니터가 아날로그 방식으로 동작하도록 선택한 경우에 아날로그 디스플레이 인식 정보를 DDC를 통하여 시스템에 출력할 것이다.
커넥터 타입 검출부(31)에서 DVI 커넥터의 타입이 DVI-I 형으로 검출된 경우, 소정의 부가 정보에 따라, 디지털 디스플레이 인식 정보 저장 출력부에 상기 디지털 디스플레이 인식 정보를 출력할 것을 명령한다. 상기 부가 정보는 사용자의 선택에 의하여, 상기 디지털 디스플레이 인식 정보를 출력할 것임을 나타내는 정보이다. 즉, 사용자가 OSD(On Screen Display) 기능을 이용하여, 자신의 모니터가 디 지털 방식으로 동작하도록 선택한 경우에 디지털 디스플레이 인식 정보를 DDC를 통하여 시스템에 출력할 것이다.
도 4는 본 발명의 일 실시예인 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치를 실제로 구현한 예를 나타내는 도면이다.
상기 도 4의 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치는 시스템 쪽의 DVI 커넥터(411), 디스플레이 장치(일반적으로, 모니터) 쪽의 DVI 커넥터(412), 풀업 저항 2개(421, 422), MCU(Micro Controller Unit, 43), NOT 게이트(44), 버퍼 2개(45, 46), 및 EEPROM(Electrically Erasable And Programmable Read Only Mmemory) 2개(47, 48)로 구성된다.
시스템 쪽의 DVI 커넥터(411)에 디스플레이 장치 쪽의 DVI 커넥터(412)가 접속되면, DVI 커넥터(412)의 22번 핀과 C5번 핀의 그라운드 여부로부터 DVI 커넥터의 타입을 알 수 있게 된다. 즉, DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 하이 임피던스이고, DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 그라운드인 경우에는, DVI 커넥터의 타입이 DVI-A 형이고, DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 그라운드이고, DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 하이 임피던스인 경우에는, DVI 커넥터의 타입이 DVI-D 형이고, DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 그라운드이고, DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 그라운드인 경우에는, DVI 커넥터의 타입이 DVI-I 형이다.
풀업 저항 2개(421, 422)는 디스플레이 장치 쪽의 DVI 커넥터(412)의 22번 핀과 C5번 핀의 출력이 무 신호(하이 임피던스)인 경우, 노이즈나 오동작을 방지하기 위한 소자이다. 디스플레이 장치 쪽의 DVI 커넥터(412)의 22번 핀의 출력이 무 신호인 경우에는, 하이(+Vcc)가 MCU(43)의 A 단자에 입력되고, C5번 핀의 출력이 무 신호인 경우에는, 하이(+Vcc)가 MCU(43)의 B 단자에 입력되고, 22번 핀의 출력이 그라운드인 경우에는, 로우(+0V)가 MCU(43)의 A 단자에 입력되고, C5번 핀의 출력이 그라운드인 경우에는, 로우(+0V)가 MCU(43)의 B 단자에 입력된다.
MCU(Micro Controller Unit, 43)는 A 단자와 B 단자에 입력된 신호를 기준으로, 2 개의 EEPROM(47, 48) 중 어느 하나를 선택하게 된다. EEPROM(47)에는 디지털 디스플레이 인식 정보가 저장되어 있고, EEPROM(48)에는 아날로그 디스플레이 인식 정보가 저장되어 있다. 동작을 살펴보면, 다음과 같다.
DVI 커넥터(412)에 DVI-A 형 커넥터(411)가 삽입되면, 22번 핀과 C5번 핀 중, C5 번 핀만이 접지되어, MCU(43)의 A 단자에는 하이가, B 단자에는 로우가 입력된다. MCU(43)는 아날로그용 EEPROM(48)을 선택하기 위하여, C 단자로부터 로우 신호를 출력한다. NOT 게이트(44)는 C 단자로부터 로우 신호를 입력받아, IC2 버퍼(45)를 오프(off)하고, IC3 버퍼(46)를 온(on)한다. 아날로그용 EEPROM(48)에만 +5V 전원이 공급됨으로서, 아날로그용 EEPROM(48)에 저장된 아날로그 디스플레이 인식 정보가 DDC를 통하여 DVI 커넥터(412)의 7번 핀으로 출력되게 된다.
DVI 커넥터(412)에 DVI-D 형 커넥터(411)가 삽입되면, 22번 핀과 C5번 핀 중, 22 번 핀만이 접지되어, MCU(43)의 A 단자에는 로우가, B 단자에는 하이가 입력된다. MCU(43)는 디지털용 EEPROM(47)을 선택하기 위하여, C 단자로부터 하이 신 호를 출력한다. NOT 게이트(44)는 C 단자로부터 하이 신호를 입력받아, IC2 버퍼(45)를 온하고, IC3 버퍼(46)를 오프한다. 디지털용 EEPROM(47)에만 +5V 전원이 공급됨으로서, 디지털용 EEPROM(47)에 저장된 디지털 디스플레이 인식 정보가 DDC를 통하여 DVI 커넥터(412)의 7번 핀으로 출력되게 된다.
DVI 커넥터(412)에 DVI-I 형 커넥터(411)가 삽입되면, 22번 핀과 C5번 핀 모드가 접지되어, MCU(43)의 A 단자에는 로우가, B 단자에는 로우가 입력된다. OSD 기능이 탑재된 PC 상에서는, 사용자가 직접 모니터를 아날로그 방식으로 사용할 것인지, 디지털 방식으로 사용할 것인지를 선택할 수 있고, 플러그 앤 플레이 기능이 강화된 PC 상에서는, 입력된 영상 신호의 포맷(format)에 따라서, 자동적으로 아날로그 방식, 또는 디지털 방식을 선택할 수 있다. 상기된 방식들 중, 어느 방식을 사용하여, 아날로그 방식으로 할 것인지, 디지털 방식으로 할 것인지 결정되면, MCU(43)는 아날로그 EEPROM(48), 또는 디지털용 EEPROM(47)을 선택하기 위하여, C 단자에 하이 신호, 또는 로우 신호를 출력한다.
도 5는 DVI-I 형 커넥터의 정면도이다.
상기 도 5의 DVI-I형 커넥터는 3열 29핀으로 구성된다. DVI-A 형 커넥터는 3열 29 핀 중 아날로그 신호만을 위한 5개의 핀(C1~C5)과 공유 핀(6, 7, 8, 14, 15, 16)을 사용한다. DVI-D 형 커넥터는 3열 29 핀 중 아날로그 신호만을 위한 5개의 핀(C1~C5)을 제외한 3열 24핀을 사용한다. 그 중, 사용하지 않는 핀(8)이 1개 포함되어 있어 23가지의 시그널을 전송한다.
도 6은 DVI-I 형 커넥터 핀들에 대한 신호 배치도이다.
1번~5번 핀, 9번~13번 핀, 17~21번 핀은 디지털 영상 데이터 전송 채널로서, TMDS(Transition Minimized Differential Signaling)라는 디지털 전송 프로토콜을 사용한다. DVI-I 형이나 DVI-D 형 모두, 디지털 데이터 전송은 TMDS 링크 영역에서 이루어진다. 싱글 링크는 데이터 전송 채널이 3개이며(Data 0, Data 1, Data 2), 듀얼 링크는 그 두 배인 6개이다(Data 0, Data 1, Data 2, Data 3, Data 4, Data 5). 입력되는 픽셀 데이터 속도가 165 MHz 이하이면 싱글 링크만 가동되며, 그 이상이면 듀얼 링크가 가동된다. 22번, 23번, 24번 핀은 TDMS 클록 데이터이다.
C1~C5 번, 8번 핀은 아날로그 영상 데이터 전송 채널이다. 6번, 7번 핀은 플러그 앤 플레이를 지원하는 DDC 클록, DDC 데이터에 대한 것이다, 14번 핀은 전원 대기 상태를 컨트롤하기 위한 것이다.
도 7은 DVI 커넥터의 타입을 검출하기 위한 논리 연산표이다.
도 4에서 상기한 바와 같이, 모니터의 DVI 커넥터에 DVI-A 형 커넥터가 삽입되면, 22번 핀과 C5번 핀 중, C5 번 핀만이 접지되어, MCU의 A 단자에는 하이가, B 단자에는 로우가 입력된다. MCU는 IC5 아날로그용 EEPROM을 선택하기 위하여, C 단자로부터 로우 신호를 출력한다. NOT 게이트는 C 단자로부터 로우 신호를 입력받아, IC2 버퍼를 오프하고, IC3 버퍼를 온한다. IC5 아날로그용 EEPROM에만 +5V 전원이 공급됨으로서, IC5 아날로그용 EEPROM에 저장된 아날로그 디스플레이 인식 정보가 DDC를 통하여 DVI 커넥터의 7번 핀으로 출력되게 된다.
모니터의 DVI 커넥터에 DVI-D 형 커넥터가 삽입되면, 22번 핀과 C5번 핀 중, 22 번 핀만이 접지되어, MCU의 A 단자에는 로우가, B 단자에는 하이가 입력된다. MCU는 IC4 디지털용 EEPROM을 선택하기 위하여, C 단자로부터 하이 신호를 출력한다. NOT 게이트는 C 단자로부터 하이 신호를 입력받아, IC2 버퍼를 온하고, IC3 버퍼를 오프한다. IC4 디지털용 EEPROM에만 +5V 전원이 공급됨으로서, IC4 디지털용 EEPROM에 저장된 디지털 디스플레이 인식 정보가 DDC를 통하여 DVI 커넥터의 7번 핀으로 출력되게 된다.
모니터의 DVI 커넥터에 DVI-I 형 커넥터가 삽입되면, 22번 핀과 C5번 핀 모드가 접지되어, MCU의 A 단자에는 로우가, B 단자에는 로우가 입력된다. OSD 기능이 탑재된 PC 상에서는, 사용자가 직접 모니터를 아날로그 방식으로 사용할 것인지, 디지털 방식으로 사용할 것인지를 선택할 수 있고, 플러그 앤 플레이 기능이 강화된 PC 상에서는, 입력된 영상 신호의 포맷에 따라서, 자동적으로 아날로그 방식, 또는 디지털 방식을 선택할 수 있다. 상기된 방식들 중, 어느 방식을 사용하여, 아날로그 방식으로 할 것인지, 디지털 방식으로 할 것인지 결정되면, MCU는 IC5 아날로그 EEPROM, 또는 IC4 디지털용 EEPROM을 선택하기 위하여, C 단자에 하이 신호, 또는 로우 신호를 출력한다.
도 8은 본 발명의 일 실시예인 커넥터 타입에 따른 디스플레이 인식 정보 출력 방법의 흐름도이다.
먼저, 아날로그 디스플레이 인식 정보를 저장한다(81). 이어서, 디지털 디스플레이 인식 정보를 저장한다(82). 아날로그 디스플레이 인식 정보, 및 디지털 디스플레이 인식 정보는 VESA의 EDID 스펙을 따르는 데이터 구조를 갖는다. 이어서, 커넥터의 핀들의 출력으로부터, 커넥터의 타입을 검출한다(83). 여기에서, 커넥터 는 DVI 커넥터를 말한다. 즉, DVI 커넥터의 핀들의 출력으로부터, DVI 커넥터의 타입이 DVI-A 형인지, DVI-D 형인지, 또는 DVI-I 형인지를 검출한다. 구체적으로 설명하면, DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 하이 임피던스이고, DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 그라운드인 경우에는, DVI 커넥터의 타입이 DVI-A 형인 것으로 검출하고, DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 그라운드이고, DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 하이 임피던스인 경우에는, DVI 커넥터의 타입이 DVI-D 형인 것으로 검출하고, DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 그라운드이고, DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 그라운드인 경우, DVI 커넥터의 타입이 DVI-I 형인 것으로 검출한다.
이어서, 검출된 커넥터의 타입에 따라, 아날로그 디스플레이 인식 정보, 또는 상기 디지털 디스플레이 인식 정보를 출력할 것을 명령한다. 즉, DVI 커넥터의 타입이 DVI-A 형으로 검출된 경우에는(84), 아날로그 디스플레이 인식 정보를 출력할 것을 명령하고(87), DVI 커넥터의 타입이 DVI-D 형으로 검출된 경우에는(85), 디지털 디스플레이 인식 정보를 출력할 것을 명령한다(88). DVI 커넥터의 타입이 DVI-I 형으로 검출된 경우에는(86), 부가 정보에 따라, 아날로그 디스플레이 인식 정보를 출력할 것을 명령하거나(87), 디지털 디스플레이 인식 정보를 출력할 것을 명령한다(88). 상기 부가 정보는 사용자의 선택에 의하여, 아날로그 디스플레이 인식 정보, 또는 디지털 디스플레이 인식 정보를 출력할 것임을 나타내는 정보이다.
이어서, 아날로그 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 아 날로그 디스플레이 인식 정보를 출력한다(89). 이어서, 디지털 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 디지털 디스플레이 인식 정보를 출력한다(810).
도 9는 DVI-A 형 커넥터의 실제 사용 예를 나타내는 도면이다.
상기 도 9는 커넥터 전문 업체인 모렉스(molex)에서 생산되는 DVI-A 형 커넥터 플러그와 VGA 소켓이 맞붙은 어댑터의 정면도, 배면도, 및 평면도를 나타내는 도면이다.
도 10은 DVI-D 형 커넥터의 실제 사용 예를 나타내는 도면이다.
상기 도 10은 커넥터 전문 업체인 모렉스에서 생산되는 DVI-D 형 커넥터 플러그와 DFP(Digital Flat Panel) 소켓이 맞붙은 어댑터의 정면도, 배면도, 및 평면도를 나타내는 도면이다.
도 11은 DVI-I 형 커넥터의 실제 사용 예를 나타내는 도면이다.
상기 도 11은 커넥터 전문 업체인 모렉스에서 생산되는 DVI-I 형 커넥터 플러그와 VGA 플러그가 맞붙은 어댑터의 정면도, 배면도, 및 평면도를 나타내는 도면이다.
이상 도 9, 도 10, 도 11에서 기술된 바와 같이, DVI-D 형과 DVI-I 형이 제시되어 있는 DDWG 표준안 스펙과는 달리, 실제 업계에서는 대다수 시스템이 순수한 아날로그 방식만을 사용한다는 현실을 고려하여 DVI-A 형도 생산되고 있다.
한편, 상술한 본 발명의 실시예들은 컴퓨터에서 실행될 수 있는 프로그램으로 작성가능하고, 컴퓨터로 읽을 수 있는 기록매체를 이용하여 상기 프로그램을 동작시키는 범용 디지털 컴퓨터에서 구현될 수 있다.
상기 컴퓨터로 읽을 수 있는 기록매체는 마그네틱 저장매체(예를 들면, 롬, 플로피 디스크, 하드디스크 등), 광학적 판독 매체(예를 들면, 씨디롬, 디브이디 등) 및 캐리어 웨이브(예를 들면, 인터넷을 통한 전송)와 같은 저장매체를 포함한다.
이제까지 본 발명에 대하여 그 바람직한 실시예들을 중심으로 살펴보았다. 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자는 본 발명이 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 변형된 형태로 구현될 수 있음을 이해할 수 있을 것이다. 그러므로 개시된 실시예들은 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 한다. 본 발명의 범위는 전술한 설명이 아니라 특허청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함된 것으로 해석되어야 할 것이다.
본 발명에 따르면, 시스템으로부터 디스플레이 장치로의 세 가지 DVI 입력 방식, 즉 세 가지 DVI 커넥터의 타입(DVI-A 형, DVI-D 형, DVI-I 형)을 검출하고, 이에 맞는 정확한 디스플레이 장치 인식을 위한 정보를 전송함으로서, 자동적으로 디스플레이 장치의 최적 환경이 설정되도록 하는, 완벽한 플러그 앤 플레이 기능을 구현할 수 있다는 효과가 있다.

Claims (21)

  1. 소정의 아날로그 디스플레이 인식 정보를 저장하고, 상기 아날로그 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 상기 아날로그 디스플레이 인식 정보를 소정의 시스템으로 출력하는 아날로그 디스플레이 인식 정보 저장 출력부;
    소정의 디지털 디스플레이 인식 정보를 저장하고, 상기 디지털 디스플레이 인식 정보에 대한 출력 명령이 있는 경우, 상기 디지털 디스플레이 인식 정보를 상기 시스템으로 출력하는 디지털 디스플레이 인식 정보 저장 출력부;
    소정의 커넥터의 핀들의 출력으로부터, 상기 커넥터의 타입을 검출하는 커넥터 타입 검출부; 및
    상기 커넥터 타입 검출부에서 검출된 커넥터의 타입에 따라, 상기 아날로그 디스플레이 인식 정보 저장 출력부, 또는 상기 디스플레이 인식 정보 저장 출력부에 상기 아날로그 디스플레이 인식 정보, 또는 상기 디지털 디스플레이 인식 정보를 영상 정보를 제공하는 시스템으로 출력할 것을 명령하는 디스플레이 인식 정보 출력 명령부를 포함하고,
    상기 커넥터는 DVI 커넥터이고,
    상기 커넥터 타입 검출부는 상기 DVI 커넥터의 핀들의 출력으로부터, 상기 DVI 커넥터의 타입이 DVI-A 형인지, DVI-D 형인지, 또는 DVI-I 형인지를 검출하고,
    상기 커넥터 타입 검출부는
    상기 DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 하이 임피던스이고, 상기 DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 그라운드인 경우, 상기 DVI 커넥터의 타입이 DVI-A 형인 것으로 검출하는 DVI-A 형 검출부;
    상기 DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 그라운드이고, 상기 DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 하이 임피던스인 경우, 상기 DVI 커넥터의 타입이 DVI-D 형인 것으로 검출하는 DVI-D 형 검출부; 및
    상기 DVI 커넥터의 22번 핀인, TDMS 클록 그라운드의 출력이 그라운드이고, 상기 DVI 커넥터의 C5번 핀인, 아날로그 그라운드의 출력이 그라운드인 경우, 상기 DVI 커넥터의 타입이 DVI-I 형인 것으로 검출하는 DVI-I 형 검출부를 포함하는 것을 특징으로 하는 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치.
  2. 제 1 항에 있어서, 상기 아날로그 디스플레이 인식 정보, 및 상기 디지털 디스플레이 인식 정보는 VESA의 EDID 스펙을 따르는 데이터 구조를 갖는 것을 특징으로 하는 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치.
  3. 삭제
  4. 삭제
  5. 삭제
  6. 제 1 항에 있어서, 상기 디스플레이 인식 정보 출력 명령부는
    상기 커넥터 타입 검출부에서 상기 DVI 커넥터의 타입이 DVI-A 형으로 검출된 경우, 상기 아날로그 디스플레이 인식 정보 저장 출력부에 상기 아날로그 디스플레이 인식 정보를 출력할 것을 명령하는 아날로그 디스플레이 인식 정보 출력 명령부; 및
    상기 커넥터 타입 검출부에서 상기 DVI 커넥터의 타입이 DVI-D 형으로 검출된 경우, 상기 디지털 디스플레이 인식 정보 저장 출력부에 상기 디지털 디스플레이 인식 정보를 출력할 것을 명령하는 디지털 디스플레이 인식 정보 출력 명령부를 포함하는 것을 특징으로 하는 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치.
  7. 제 6 항에 있어서, 상기 아날로그 디스플레이 인식 정보 출력 명령부는 상기 커넥터 타입 검출부에서 상기 DVI 커넥터의 타입이 DVI-I 형으로 검출된 경우, 소정의 부가 정보에 따라, 상기 아날로그 디스플레이 인식 정보 저장 출력부에 상기 아날로그 디스플레이 인식 정보를 출력할 것을 명령하는 것을 특징으로 하는 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치.
  8. 제 7 항에 있어서, 상기 부가 정보는 사용자의 선택에 의하여, 상기 아날로그 디스플레이 인식 정보를 출력할 것임을 나타내는 정보인 것을 특징으로 하는 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치.
  9. 제 6 항에 있어서, 상기 디지털 디스플레이 인식 정보 출력 명령부는 상기 커넥터 타입 검출부에서 상기 DVI 커넥터의 타입이 DVI-I 형으로 검출된 경우, 소정의 부가 정보에 따라, 상기 디지털 디스플레이 인식 정보 저장 출력부에 상기 디지털 디스플레이 인식 정보를 출력할 것을 명령하는 것을 특징으로 하는 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치.
  10. 제 9 항에 있어서, 상기 부가 정보는 사용자의 선택에 의하여, 상기 디지털 디스플레이 인식 정보를 출력할 것임을 나타내는 정보인 것을 특징으로 하는 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치.
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
  21. 삭제
KR1020020061221A 2002-10-08 2002-10-08 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법 KR100667748B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020020061221A KR100667748B1 (ko) 2002-10-08 2002-10-08 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법
US10/680,420 US7295194B2 (en) 2002-10-08 2003-10-08 Apparatus and method for outputting different display identification data depending on type of connector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020061221A KR100667748B1 (ko) 2002-10-08 2002-10-08 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020050065425A Division KR100584621B1 (ko) 2005-07-19 2005-07-19 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법

Publications (2)

Publication Number Publication Date
KR20040032271A KR20040032271A (ko) 2004-04-17
KR100667748B1 true KR100667748B1 (ko) 2007-01-11

Family

ID=32588762

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020061221A KR100667748B1 (ko) 2002-10-08 2002-10-08 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법

Country Status (2)

Country Link
US (1) US7295194B2 (ko)
KR (1) KR100667748B1 (ko)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7138989B2 (en) * 2000-09-15 2006-11-21 Silicon Graphics, Inc. Display capable of displaying images in response to signals of a plurality of signal formats
WO2005055182A1 (en) * 2003-12-02 2005-06-16 Samsung Electronics Co., Ltd. Display apparatus and a method of controlling the same
TWI225924B (en) * 2003-12-12 2005-01-01 Tatung Co Ltd Manufacturing method, manufacturing system and detecting method of emulation color display device
US8407594B2 (en) * 2004-07-22 2013-03-26 Sony Corporation System and method for dynamically establishing extended display identification data
US7995043B2 (en) * 2004-10-18 2011-08-09 Tamiras Per Pte. Ltd., Llc Arbitration for acquisition of extended display identification data (EDID)
US7839409B2 (en) * 2004-10-18 2010-11-23 Ali Noorbakhsh Acquisition of extended display identification data (EDID) using inter-IC (I2C) protocol
US7911475B2 (en) * 2004-10-18 2011-03-22 Genesis Microchip Inc. Virtual extended display information data (EDID) in a flat panel controller
US7911473B2 (en) * 2004-10-18 2011-03-22 Genesis Microchip Inc. Method for acquiring extended display identification data (EDID) in a powered down EDID compliant display controller
US7484112B2 (en) 2004-10-18 2009-01-27 Genesis Microchip Inc. Power management in a display controller
US7477244B2 (en) * 2004-10-18 2009-01-13 Genesis Microchip Inc. Automatic activity detection in a display controller
KR100643235B1 (ko) * 2004-10-30 2006-11-10 삼성전자주식회사 디스플레이장치 및 그 제어방법
KR100763947B1 (ko) 2005-07-07 2007-10-05 삼성전자주식회사 전자기기 및 그 제어방법
KR100745282B1 (ko) * 2005-08-11 2007-08-01 엘지전자 주식회사 미디어 싱크 디바이스에 연결된 복수의 미디어 소스디바이스 제어 장치 및 방법
US8341238B2 (en) * 2006-03-03 2012-12-25 Sharp Laboratories Of America, Inc. Methods and systems for multiple-device session synchronization
US8325236B2 (en) * 2006-03-03 2012-12-04 Sharp Laboratories Of America, Inc. Methods and systems for cable-connection detection
KR101239338B1 (ko) * 2006-03-09 2013-03-18 삼성전자주식회사 표시 장치 및 이의 구동 방법
TW200739408A (en) 2006-04-03 2007-10-16 Aopen Inc Computer system having analog and digital video output functions, computer mainframe, and video signal transmission device
TW200739313A (en) * 2006-04-04 2007-10-16 Benq Corp Method and electronic device for communicating with external module
TWI310909B (en) * 2006-04-07 2009-06-11 Coretronic Corp Digital visual interface apparatus
KR100846450B1 (ko) * 2006-08-31 2008-07-16 삼성전자주식회사 해상도 자동 선택방법 및 이를 적용한 영상수신장치
KR101101815B1 (ko) * 2006-10-23 2012-01-05 삼성전자주식회사 디스플레이장치 및 그 제어방법
US20080180415A1 (en) * 2007-01-30 2008-07-31 Himax Technologies Limited Driving system of a display panel
US20080259060A1 (en) * 2007-04-18 2008-10-23 Shuttle Inc. Video connection line to integrate analog and digital signals
KR101370344B1 (ko) * 2007-05-31 2014-03-06 삼성전자 주식회사 디스플레이장치 및 그 제어방법
US20090213129A1 (en) * 2008-02-25 2009-08-27 Kuo-Yang Li Storage Unit and Storage Module for Storing EDID
US20100103146A1 (en) * 2008-10-28 2010-04-29 Prince William H Cycling through display input ports
US20100169517A1 (en) * 2008-12-30 2010-07-01 Texas Instruments Incorporated Multimedia Switch Circuit and Method
JP2011059351A (ja) * 2009-09-09 2011-03-24 Toshiba Corp 映像信号処理装置および映像信号処理方法
US9293876B2 (en) * 2011-11-07 2016-03-22 Apple Inc. Techniques for configuring contacts of a connector
TWI456401B (zh) * 2012-02-09 2014-10-11 Quanta Comp Inc 電腦系統
TWI447671B (zh) * 2012-03-30 2014-08-01 Aten Int Co Ltd 數位/類比視訊切換裝置及方法與鍵盤/螢幕/滑鼠切換裝置及方法
EP2821988A1 (en) * 2013-07-02 2015-01-07 Samsung Electronics Co., Ltd Connector for reducing near-end crosstalk
TWI565162B (zh) * 2015-07-20 2017-01-01 晨星半導體股份有限公司 應用於數位視訊介面的控制電路及相關的控制方法
KR101754335B1 (ko) 2016-02-03 2017-07-07 옵티시스 주식회사 의료 영상 시스템
KR20180067108A (ko) * 2016-12-12 2018-06-20 삼성전자주식회사 외부 전자 장치의 상태를 ui에 나타내는 디스플레이 장치 및 디스플레이 장치의 제어 방법
CN111369945B (zh) 2020-04-30 2021-05-04 京东方科技集团股份有限公司 电路板组件、显示装置、终端和信号处理系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980022847A (ko) * 1996-09-24 1998-07-06 김광호 영상신호 처리장치의 출력신호 선택방법 및 그 장치
KR19980079236A (ko) * 1997-04-15 1998-11-25 윤종용 DPMS기능을 갖는 디스플레이 장치의 BNC/D-sub 자동선택 방법 및 장치
JPH11143446A (ja) * 1997-11-13 1999-05-28 Hitachi Ltd ディスプレイ装置
KR20020038292A (ko) * 2000-11-17 2002-05-23 윤종용 디지탈 영상표시기기의 디브이아이 커넥터 검출 장치 및방법

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3754635B2 (ja) * 2001-07-17 2006-03-15 Necディスプレイソリューションズ株式会社 ディスプレイモニタ用入力チャンネル切替制御装置およびディスプレイモニタの入力チャンネル切替制御方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980022847A (ko) * 1996-09-24 1998-07-06 김광호 영상신호 처리장치의 출력신호 선택방법 및 그 장치
KR19980079236A (ko) * 1997-04-15 1998-11-25 윤종용 DPMS기능을 갖는 디스플레이 장치의 BNC/D-sub 자동선택 방법 및 장치
JPH11143446A (ja) * 1997-11-13 1999-05-28 Hitachi Ltd ディスプレイ装置
KR20020038292A (ko) * 2000-11-17 2002-05-23 윤종용 디지탈 영상표시기기의 디브이아이 커넥터 검출 장치 및방법

Also Published As

Publication number Publication date
KR20040032271A (ko) 2004-04-17
US20040119731A1 (en) 2004-06-24
US7295194B2 (en) 2007-11-13

Similar Documents

Publication Publication Date Title
KR100667748B1 (ko) 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법
JP3504202B2 (ja) 表示装置
JP3942986B2 (ja) 表示装置、表示システム及びケーブル
US7536483B2 (en) Computer system having analog and digital video signal output functionality, and computer device and video signal transmitting device thereof
EP2023332B1 (en) Display apparatus and control method thereof
US20030025685A1 (en) Input channel switching control device for display monitor and method of controlling input channel switching of display monitor
JP2010073054A (ja) 画像表示装置、コネクタ表示方法、伝送路状態検出装置、伝送路状態検出方法および半導体集積回路
US7123248B1 (en) Analog multi-display using digital visual interface
US9942512B2 (en) Display apparatus and control method thereof
KR100749811B1 (ko) 디스플레이장치 및 그 제어방법
US20090079717A1 (en) Quick Port-Switching Method and Associated Apparatus
KR20060038523A (ko) 디스플레이장치 및 그 제어방법
JP5107205B2 (ja) ディスプレイ接続用のアダプタおよびディスプレイ接続システム
CN111796755B (zh) 一种kvm控制系统及kvm显示切换控制方法
US7825717B2 (en) Electronic apparatus and control method thereof
KR100370047B1 (ko) 모니터의 디스플레이 데이터 처리장치
KR100584621B1 (ko) 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법
KR20070081047A (ko) 표시 장치 및 이의 구동 방법
EP1845589A1 (en) Computer system having analog and digital video signal output functionality, and computer device and video signal transmitting device thereof
JP2005091795A (ja) 表示装置
EP2444891A2 (en) Signal transmission method, signal transmission apparatus and signal transmission system
KR100575125B1 (ko) 디지털 영상표시기기의 dvi 신호입출력장치
KR20070113477A (ko) 디스플레이 장치의 디스플레이 정보 저장 장치
KR20040049436A (ko) 그래픽 카드 접속장치 및 방법
KR19990032800A (ko) 모니터에 있어서 시험 패턴 발생회로 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20021008

PA0201 Request for examination
PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20040924

Patent event code: PE09021S01D

AMND Amendment
E601 Decision to refuse application
PE0601 Decision on rejection of patent

Patent event date: 20050530

Comment text: Decision to Refuse Application

Patent event code: PE06012S01D

Patent event date: 20040924

Comment text: Notification of reason for refusal

Patent event code: PE06011S01I

J201 Request for trial against refusal decision
PJ0201 Trial against decision of rejection

Patent event date: 20050629

Comment text: Request for Trial against Decision on Refusal

Patent event code: PJ02012R01D

Patent event date: 20050530

Comment text: Decision to Refuse Application

Patent event code: PJ02011S01I

Appeal kind category: Appeal against decision to decline refusal

Decision date: 20061031

Appeal identifier: 2005101004242

Request date: 20050629

A107 Divisional application of patent
AMND Amendment
PA0107 Divisional application

Comment text: Divisional Application of Patent

Patent event date: 20050719

Patent event code: PA01071R01D

PB0901 Examination by re-examination before a trial

Comment text: Amendment to Specification, etc.

Patent event date: 20050719

Patent event code: PB09011R02I

Comment text: Request for Trial against Decision on Refusal

Patent event date: 20050629

Patent event code: PB09011R01I

Comment text: Amendment to Specification, etc.

Patent event date: 20041124

Patent event code: PB09011R02I

E801 Decision on dismissal of amendment
PE0801 Dismissal of amendment

Patent event code: PE08012E01D

Comment text: Decision on Dismissal of Amendment

Patent event date: 20050909

Patent event code: PE08011R01I

Comment text: Amendment to Specification, etc.

Patent event date: 20050719

Patent event code: PE08011R01I

Comment text: Amendment to Specification, etc.

Patent event date: 20041124

B601 Maintenance of original decision after re-examination before a trial
PB0601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20050629

Effective date: 20061031

PJ1301 Trial decision

Patent event code: PJ13011S01D

Patent event date: 20061031

Comment text: Trial Decision on Objection to Decision on Refusal

Appeal kind category: Appeal against decision to decline refusal

Request date: 20050629

Decision date: 20061031

Appeal identifier: 2005101004242

PS0901 Examination by remand of revocation
S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
PS0701 Decision of registration after remand of revocation

Patent event date: 20061115

Patent event code: PS07012S01D

Comment text: Decision to Grant Registration

Patent event date: 20061106

Patent event code: PS07011S01I

Comment text: Notice of Trial Decision (Remand of Revocation)

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20070105

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20070108

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20091224

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20101230

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20111226

Start annual number: 6

End annual number: 6

FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 7

PR1001 Payment of annual fee

Payment date: 20121228

Start annual number: 7

End annual number: 7

FPAY Annual fee payment

Payment date: 20131230

Year of fee payment: 8

PR1001 Payment of annual fee

Payment date: 20131230

Start annual number: 8

End annual number: 8

FPAY Annual fee payment

Payment date: 20141223

Year of fee payment: 9

PR1001 Payment of annual fee

Payment date: 20141223

Start annual number: 9

End annual number: 9

FPAY Annual fee payment

Payment date: 20151229

Year of fee payment: 10

PR1001 Payment of annual fee

Payment date: 20151229

Start annual number: 10

End annual number: 10

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20171016