KR100653977B1 - 염기처리를 이용한 유기 하부반사방지막 공정에서의 미세패턴 형성방법 - Google Patents
염기처리를 이용한 유기 하부반사방지막 공정에서의 미세패턴 형성방법 Download PDFInfo
- Publication number
- KR100653977B1 KR100653977B1 KR1020000036659A KR20000036659A KR100653977B1 KR 100653977 B1 KR100653977 B1 KR 100653977B1 KR 1020000036659 A KR1020000036659 A KR 1020000036659A KR 20000036659 A KR20000036659 A KR 20000036659A KR 100653977 B1 KR100653977 B1 KR 100653977B1
- Authority
- KR
- South Korea
- Prior art keywords
- organic
- liquid base
- semiconductor substrate
- organic anti
- reflective coating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/0271—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
- H01L21/0273—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
- H01L21/0274—Photolithographic processes
- H01L21/0276—Photolithographic processes using an anti-reflective coating
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
- Materials For Photolithography (AREA)
- Photosensitive Polymer And Photoresist Processing (AREA)
Abstract
Description
도 1(a) 내지 도 1(c)는 액체상태의 염기를 이용하여 유기반사방지막 내에 잔류하는 산을 중화시키는 과정을 순차적으로 보인 도면이고, 도 2는 기체상태의 염기를 이용하여 유기반사방지막 내에 잔류하는 산을 중화시키는 과정을 나타낸다.
다음에, 기체상태의 염기를 이용하는 방법은, 도 2에 도시된 바와 같이, 반도체기판(10) 상에 유기반사방지물질을 도포한 다음 열처리하여 유기반사방지막(11)을 형성한 후, HMDS(헥사메틸디실라잔) 또는 TMDS(테트라메틸디실라잔)를 버블링 또는 가압방법을 사용하여 기체상으로 만들어 상기 유기반사방지막(11) 위에 분사시킨다. 또한 상기 기체상의 염기 처리시의 온도는 60℃ 내지 300℃로 하는 것이 바람직하다.
Claims (8)
- 하부구조가 형성된 반도체기판의 상부에 유기반사방지막을 도포한 후 열처리하는 단계;액상의 염기 (R4N+X_ 또는 MXn)로 상기 반도체기판을 처리하는 단계; 및여분의 액상 염기를 제거하는 단계를 포함하는 반도체 소자 제조에 있어서의 미세패턴 형성방법.(상기 식에서 R은 탄소수가 1부터 10인 알킬 그룹이며, M은 Li, Na, K, Rb, Cs, Fr, Be, Mg, Ca, Sr, Ba 또는 Ra 중의 어느 하나를 나타내며, X는 F, Cl, Br, I 또는 수산기(OH) 중의 어느 하나를 나타낸다.)
- 제 1 항에 있어서, 상기 액상의 염기는 0.001% 내지 50%의 농도로 사용하는 것을 특징으로 하는 반도체 소자 제조에 있어서의 미세패턴 형성방법.
- 제 1 항에 있어서, 상기 액상염기의 처리 시간은 1초 내지 5분인 것을 특징으로 하는 반도체 소자 제조에 있어서의 미세패턴 형성방법.
- 제 1 항에 있어서, 상기 액상염기의 처리 온도는 10℃ 내지 35℃의 범위로 하는 것을 특징으로 하는 반도체 소자 제조에 있어서의 미세패턴 형성방법.
- 제 1 항에 있어서, 상기 액상염기를 제거 방법으로 고속회전에 의한 증발방법, 가열에 의한 증발방법, 또는 앞의 두 방법을 혼용하여 사용하는 방법 중 선택된 하나의 방법을 사용하는 것을 특징으로 하는 반도체 소자 제조에 있어서의 미세패턴 형성방법.
- 하부구조가 형성된 반도체기판의 상부에 유기반사방지막을 도포한 후 열처리하는 단계; 및HMDS(헥사메틸디실라잔) 또는 TMDS(테트라메틸디실라잔)을 기체상으로 하여 상기 유기반사방지막 위에 분사시키는 단계를 포함하는 것을 특징으로 하는 반도체 소자 제조에 있어서의 미세패턴 형성방법.
- 제 6 항에 있어서, 상기 HMDS(헥사메틸디실라잔) 또는 TMDS(테트라메틸디실라잔)을 버블링 또는 가압방법을 이용하여 기체상으로 만드는 것을 특징으로 하는 반도체 소자 제조에 있어서의 미세패턴 형성방법.
- 제 6 항에 있어서, 상기 HMDS(헥사메틸디실라잔) 또는 TMDS(테트라메틸디실라잔)을 기체상으로 하여 상기 유기반사방지막 위에 분사시키는 단계는 60℃ 내지 300℃의 온도에서 진행하는 것을 특징으로 하는 반도체 소자제조에 있어서의 미세패턴 형성방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000036659A KR100653977B1 (ko) | 2000-06-29 | 2000-06-29 | 염기처리를 이용한 유기 하부반사방지막 공정에서의 미세패턴 형성방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000036659A KR100653977B1 (ko) | 2000-06-29 | 2000-06-29 | 염기처리를 이용한 유기 하부반사방지막 공정에서의 미세패턴 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020002174A KR20020002174A (ko) | 2002-01-09 |
KR100653977B1 true KR100653977B1 (ko) | 2006-12-05 |
Family
ID=19674977
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000036659A Expired - Fee Related KR100653977B1 (ko) | 2000-06-29 | 2000-06-29 | 염기처리를 이용한 유기 하부반사방지막 공정에서의 미세패턴 형성방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100653977B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9443732B1 (en) | 2014-08-05 | 2016-09-13 | Samsung Electronics Co., Ltd. | Method of fabricating semiconductor device |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030059970A (ko) * | 2002-01-04 | 2003-07-12 | 주식회사 몰커스 | 패턴 무너짐 현상을 극복하기 위한 유기 난반사 방지막조성물 및 이를 이용한 패턴 형성방법 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0955351A (ja) * | 1995-08-15 | 1997-02-25 | Sony Corp | 半導体装置の製造方法 |
JPH09134862A (ja) * | 1995-11-09 | 1997-05-20 | Nec Corp | レジストパターンの形成方法 |
KR19980048150A (ko) * | 1996-12-17 | 1998-09-15 | 문정환 | 포토레지스트 패터닝방법 |
KR19990060922A (ko) * | 1997-12-31 | 1999-07-26 | 김영환 | 반도체 소자의 제조 방법 |
-
2000
- 2000-06-29 KR KR1020000036659A patent/KR100653977B1/ko not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0955351A (ja) * | 1995-08-15 | 1997-02-25 | Sony Corp | 半導体装置の製造方法 |
JPH09134862A (ja) * | 1995-11-09 | 1997-05-20 | Nec Corp | レジストパターンの形成方法 |
KR19980048150A (ko) * | 1996-12-17 | 1998-09-15 | 문정환 | 포토레지스트 패터닝방법 |
KR19990060922A (ko) * | 1997-12-31 | 1999-07-26 | 김영환 | 반도체 소자의 제조 방법 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9443732B1 (en) | 2014-08-05 | 2016-09-13 | Samsung Electronics Co., Ltd. | Method of fabricating semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
KR20020002174A (ko) | 2002-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100811431B1 (ko) | 반도체 소자의 제조 방법 | |
US7527918B2 (en) | Pattern forming method and method for manufacturing a semiconductor device | |
US8647817B2 (en) | Vapor treatment process for pattern smoothing and inline critical dimension slimming | |
US5326672A (en) | Resist patterns and method of forming resist patterns | |
US8940475B2 (en) | Double patterning with inline critical dimension slimming | |
US20070269749A1 (en) | Methods to reduce the minimum pitch in a pattern | |
JP2003234279A (ja) | レジストパターンの形成方法、半導体装置の製造方法およびレジストパターンの形成装置 | |
TWI261880B (en) | Photolithography method to prevent photoresist pattern collapse | |
KR100653977B1 (ko) | 염기처리를 이용한 유기 하부반사방지막 공정에서의 미세패턴 형성방법 | |
TWI454451B (zh) | 光阻圖案改良材料、形成光阻圖案之方法及製造半導體裝置之方法 | |
JP5174335B2 (ja) | 半導体素子の製造方法 | |
US9097977B2 (en) | Process sequence for reducing pattern roughness and deformity | |
KR19990003857A (ko) | 감광막 형성 방법 | |
US6106167A (en) | Apparatus for photolithography process with gas-phase pretreatment | |
KR20010037049A (ko) | 실리레이션을 이용한 리소그라피 방법 | |
KR100842736B1 (ko) | 반도체 소자의 제조 방법 | |
JP2015528644A (ja) | Euvレジスト感度の減少 | |
CN1971428B (zh) | 使用浸没式光刻法制造半导体装置的方法 | |
KR100720500B1 (ko) | 반사방지막을 제거한 미세 금속 배선 형성 방법 | |
JPS61112321A (ja) | 表面平坦化方法 | |
KR100333389B1 (ko) | 반도체 소자의 콘택홀 형성방법 | |
US20070264599A1 (en) | Method for manufacturing semiconductor device using immersion lithography process with filtered air | |
JPH0425114A (ja) | レジストパターン形成方法 | |
CN1260773C (zh) | 半导体元件的图案的形成方法 | |
KR20050075298A (ko) | 막 형성 방법 및 기판 처리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20000629 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20050329 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20000629 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20060525 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20061017 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20061128 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20061129 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |