KR100629374B1 - 듀티 사이클 보정회로 및 방법 - Google Patents
듀티 사이클 보정회로 및 방법 Download PDFInfo
- Publication number
- KR100629374B1 KR100629374B1 KR1020030095592A KR20030095592A KR100629374B1 KR 100629374 B1 KR100629374 B1 KR 100629374B1 KR 1020030095592 A KR1020030095592 A KR 1020030095592A KR 20030095592 A KR20030095592 A KR 20030095592A KR 100629374 B1 KR100629374 B1 KR 100629374B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- clock signal
- frequency
- input clock
- generate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/15—Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/156—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
- H03K5/1565—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Manipulation Of Pulses (AREA)
Abstract
Description
상기 목적을 달성하기 위한 본 발명의 듀티 사이클 보정회로의 제2형태는 입력 클럭신호의 주파수를 검출하여 상기 입력 클럭신호의 주파수에 해당하는 해당 주파수 검출신호를 발생하고, 상기 해당 주파수 검출신호에 응답하여 제어신호를 발생하는 주파수 검출수단, 출력 클럭신호의 듀티 사이클을 검출하여 제1 및 제2듀티 검출신호들을 발생하는 듀티 사이클 검출수단, 및 상기 제어신호 및 상기 제1듀티 검출신호에 응답하여 지연시간이 조절되고 상기 입력 클럭신호의 엣지를 검출하여 제1펄스신호를 발생하고, 상기 제어신호 및 상기 제2듀티 검출신호에 응답하여 지연시간이 조절되고 반전 입력 클럭신호의 엣지를 검출하여 제2펄스신호를 발생하고, 상기 제1 및 제2펄스신호를 래치하여 보정된 클럭신호를 발생하는 듀티 사이클 보정수단을 구비하고, 상기 보정된 클럭신호를 이용하여 상기 출력 클럭신호를 발생하는 것을 특징으로 한다.
상기 제2형태의 듀티 사이클 보정회로의 상기 듀티 사이클 보정수단은 상기 제어신호 및 상기 제1듀티 검출신호에 응답하여 지연시간이 조절되고, 상기 입력 클럭신호의 엣지를 검출하여 제1펄스신호를 발생하는 제1펄스신호 발생부, 상기 제어신호 및 상기 제2듀티 검출신호에 응답하여 지연시간이 조절되고, 상기 입력 클럭신호의 엣지를 검출하여 제2펄스신호를 발생하는 제2펄스신호 발생부, 및 상기 제1펄스신호와 상기 보정된 클럭신호를 조합하여 반전 보정된 클럭신호를 발생하고, 상기 제2펄스신호와 상기 반전 보정된 클럭신호를 조합하여 상기 보정된 클럭신호를 발생하는 래치부를 구비하는 것을 특징으로 한다.
상기 듀티 사이클 보정단계는 상기 입력 클럭신호 및 반전 입력 클럭신호의 전압 차를 증폭하는 주 증폭단계, 및 상기 제어신호에 응답하여 이득이 조절되고, 상기 제1 및 제2듀티 검출신호들의 전압 차를 증폭하는 부 증폭단계를 구비하고, 상기 주 증폭단계 및 부 증폭단계의 공통 출력신호를 상기 보정된 클럭신호로 발생하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 듀티 사이클 보정방법의 제2형태는 입력 클럭신호의 주파수를 검출하여 상기 입력 클럭신호의 주파수에 해당하는 해당 주파수 검출신호를 발생하고, 상기 해당 주파수 검출신호에 응답하여 제어신호를 발생하는 주파수 검출단계, 출력 클럭신호의 듀티 사이클을 검출하여 제1 및 제2듀티 검출신호들을 발생하는 듀티 사이클 검출단계, 및 상기 제어신호 및 상기 제1듀티 검출신호에 응답하여 지연시간이 조절되고 상기 입력 클럭신호의 엣지를 검출하여 제1펄스신호를 발생하고, 상기 제어신호 및 상기 제2듀티 검출신호에 응답하여 지연시간이 조절되고 반전 입력 클럭신호의 엣지를 검출하여 제2펄스신호를 발생하고, 상기 제1 및 제2펄스신호를 래치하여 보정된 클럭신호를 발생하는 듀티 사이클 보정단계를 구비하며, 상기 보정된 클럭신호를 이용하여 상기 출력 클럭신호를 발생하는 것을 특징으로 한다.
상기 듀티 사이클 보정단계는 상기 제어신호 및 상기 제1듀티 검출신호에 응답하여 지연시간이 조절되고, 상기 입력 클럭신호의 엣지를 검출하여 제1펄스신호를 발생하는 제1펄스신호 발생단계, 상기 제어신호 및 상기 제2듀티 검출신호에 응답하여 지연시간이 조절되고, 상기 입력 클럭신호의 엣지를 검출하여 제2펄스신호를 발생하는 제2펄스신호 발생단계, 및 상기 제1펄스신호와 상기 보정된 클럭신호를 입력하여 반전 보정된 클럭신호를 발생하고, 상기 제2펄스신호와 상기 반전 보정된 클럭신호를 입력하여 상기 보정된 클럭신호를 발생하는 보정된 클럭신호 발생단계를 구비하는 것을 특징으로 한다.
Claims (24)
- 입력 클럭신호의 주파수를 검출하여 상기 입력 클럭신호의 주파수에 해당하는 해당 주파수 검출신호를 발생하고, 상기 해당 주파수 검출신호에 응답하여 제어신호를 발생하는 주파수 검출수단;출력 클럭신호의 듀티 사이클을 검출하여 제1 및 제2듀티 검출신호들을 발생하는 듀티 사이클 검출수단; 및상기 입력 클럭신호와 반전 입력 클럭신호의 전압 차를 증폭하고, 상기 제어신호에 응답하여 이득이 조절되어 상기 제1 및 제2듀티 검출신호들의 전압 차를 증폭하여 보정된 클럭신호를 발생하는 듀티 사이클 보정수단을 구비하며,상기 보정된 클럭신호를 이용하여 상기 출력 클럭신호를 발생하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 삭제
- 제1항에 있어서, 상기 주파수 검출수단은상기 입력 클럭신호의 주파수를 검출하여 상기 입력 클럭신호의 주파수에 해당하는 해당 검출신호를 발생하는 펄스 발생부;상기 펄스 발생부로부터 출력되는 검출신호를 래치하여 해당 주파수 검출신호를 발생하는 래치부; 및상기 래치부로부터 출력되는 해당 주파수 검출신호에 응답하여 소정 비트의 데이터로 이루어진 상기 제어신호를 발생하는 제어신호 발생부를 구비하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제3항에 있어서, 상기 펄스 발생부는상기 입력 클럭신호를 해당 지연시간만큼 지연하고, 상기 입력 클럭신호의 엣지를 검출하여 해당 펄스신호를 발생하는 펄스 발생회로; 및상기 입력 클럭신호와 상기 해당 펄스신호들을 각각 조합하여 상기 해당 검출신호를 발생하는 게이트 회로를 구비하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제3항에 있어서, 상기 제어신호 발생부는상기 래치부로부터 출력되는 해당 주파수 검출신호에 응답하여 "하이"레벨의 상기 제어신호들의 비트 수를 제어하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제5항에 있어서, 상기 제어신호 발생부는상기 해당 주파수 검출신호가 상태를 천이하면 상기 해당 주파수 검출신호의 상위(또는, 하위)의 주파수 검출신호들의 상태를 모두 천이하여 상기 제어신호를 발생하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제6항에 있어서, 상기 제어신호 발생부는상기 해당 주파수 검출신호가 "하이"레벨이고, 상기 해당 주파수 검출신호의 상위(또는, 하위)의 주파수 검출신호들이 모두 "로우"레벨이면 해당 주파수 검출신 호를 "하이"레벨로 유지하여 해당 주파수 확인 신호를 발생하는 신호 확인부; 및상기 신호 확인부로부터 출력되는 상기 해당 주파수 확인 신호가 "하이"레벨로 상태를 천이하면 상기 해당 주파수 확인 신호의 상위(또는, 하위)의 해당 주파수 확인 신호들을 모두 "하이"레벨로 상태를 천이하여 상기 제어신호를 발생하는 신호 검출부를 구비하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제1항에 있어서, 상기 듀티 사이클 보정수단은상기 제어신호에 응답하여 상기 입력 클럭신호의 주파수가 증가할수록 상기 이득을 감소하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제8항에 있어서, 상기 듀티 사이클 보정수단은상기 입력 클럭신호 및 반전 입력 클럭신호의 전압 차를 증폭하는 주 증폭부및상기 제어신호에 응답하여 이득이 조절되고, 상기 제1 및 제2듀티 검출신호들의 전압 차를 증폭하는 부 증폭부 구비하고,상기 주 및 부 증폭부 공통 출력신호를 상기 보정된 클럭신호로 발생하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 입력 클럭신호의 주파수를 검출하여 상기 입력 클럭신호의 주파수에 해당하는 해당 주파수 검출신호를 발생하고, 상기 해당 주파수 검출신호에 응답하여 제어신호를 발생하는 주파수 검출수단;출력 클럭신호의 듀티 사이클을 검출하여 제1 및 제2듀티 검출신호들을 발생하는 듀티 사이클 검출수단; 및상기 제어신호 및 상기 제1듀티 검출신호에 응답하여 지연시간이 조절되고 상기 입력 클럭신호의 엣지를 검출하여 제1펄스신호를 발생하고, 상기 제어신호 및 상기 제2듀티 검출신호에 응답하여 지연시간이 조절되고 반전 입력 클럭신호의 엣지를 검출하여 제2펄스신호를 발생하고, 상기 제1 및 제2펄스신호를 래치하여 보정된 클럭신호를 발생하는 듀티 사이클 보정수단을 구비하고,상기 보정된 클럭신호를 이용하여 상기 출력 클럭신호를 발생하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제10항에 있어서, 상기 주파수 검출수단은상기 입력 클럭신호의 주파수를 검출하여 상기 입력 클럭신호의 주파수에 해당하는 해당 검출신호를 발생하는 펄스 발생부;상기 펄스 발생부로부터 출력되는 검출신호를 래치하여 해당 주파수 검출신호를 발생하는 래치부; 및상기 래치부로부터 출력되는 해당 주파수 검출신호에 응답하여 소정 비트의 데이터로 이루어진 상기 제어신호를 발생하는 제어신호 발생부를 구비하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제11항에 있어서, 상기 펄스 발생부는상기 입력 클럭신호를 해당 지연시간만큼 지연하고, 상기 입력 클럭신호의 엣지를 검출하여 해당 펄스신호를 발생하는 펄스 발생회로; 및상기 입력 클럭신호와 상기 해당 펄스신호들을 각각 조합하여 상기 해당 검출신호를 발생하는 게이트 회로를 구비하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제11항에 있어서, 상기 제어신호 발생부는상기 래치부로부터 출력되는 해당 주파수 검출신호에 응답하여 "하이"레벨의 상기 제어신호들의 비트 수를 제어하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제13항에 있어서, 상기 제어신호 발생부는상기 해당 주파수 검출신호가 상태를 천이하면 상기 해당 주파수 검출신호의 상위(또는, 하위)의 주파수 검출신호들의 상태를 모두 천이하여 상기 제어신호를 발생하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제14항에 있어서, 상기 제어신호 발생부는상기 해당 주파수 검출신호가 "하이"레벨이고, 상기 해당 주파수 검출신호의 상위(또는, 하위)의 주파수 검출신호들이 모두 "로우"레벨이면 해당 주파수 검출신호를 "하이"레벨로 유지하여 해당 주파수 확인 신호를 발생하는 신호 확인부; 및상기 신호 확인부로부터 출력되는 상기 해당 주파수 확인 신호가 "하이"레벨로 상태를 천이하면 상기 해당 주파수 확인 신호의 상위(또는, 하위)의 해당 주파수 확인 신호들을 모두 "하이"레벨로 상태를 천이하여 상기 제어신호를 발생하는 신호 검출부를 구비하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 제10항에 있어서, 상기 듀티 사이클 보정수단은상기 제어신호 및 상기 제1듀티 검출신호에 응답하여 지연시간이 조절되고, 상기 입력 클럭신호의 엣지를 검출하여 제1펄스신호를 발생하는 제1펄스신호 발생부;상기 제어신호 및 상기 제2듀티 검출신호에 응답하여 지연시간이 조절되고, 상기 입력 클럭신호의 엣지를 검출하여 제2펄스신호를 발생하는 제2펄스신호 발생부; 및상기 제1펄스신호와 상기 보정된 클럭신호를 조합하여 반전 보정된 클럭신호를 발생하고, 상기 제2펄스신호와 상기 반전 보정된 클럭신호를 조합하여 상기 보정된 클럭신호를 발생하는 래치부를 구비하는 것을 특징으로 하는 듀티 사이클 보정회로.
- 입력 클럭신호의 주파수를 검출하여 상기 입력 클럭신호의 주파수에 해당하는 해당 주파수 검출신호를 발생하고, 상기 해당 주파수 검출신호에 응답하여 제어신호를 발생하는 주파수 검출단계;출력 클럭신호의 듀티 사이클을 검출하여 제1 및 제2듀티 검출신호들을 발생하는 듀티 사이클 검출단계; 및상기 입력 클럭신호와 반전 입력 클럭신호의 전압 차를 증폭하고, 상기 제어신호에 응답하여 이득이 조절되고 상기 제1 및 제2듀티 검출신호들의 전압 차를 증폭하여 보정된 클럭신호를 발생하는 듀티 사이클 보정단계를 구비하며,상기 보정된 클럭신호를 이용하여 상기 출력 클럭신호를 발생하는 것을 특징으로 하는 듀티 사이클 보정방법.
- 제17항에 있어서, 상기 주파수 검출단계는상기 입력 클럭신호의 주파수를 검출하여 상기 입력 클럭신호의 주파수에 해당하는 검출신호를 발생하는 펄스 발생단계;상기 검출신호를 래치하여 해당 주파수 검출신호를 발생하는 래치단계; 및상기 해당 주파수 검출신호에 응답하여 제어신호를 발생하는 제어신호 발생단계를 구비하는 것을 특징으로 하는 듀티 사이클 보정방법.
- 제18항에 있어서, 상기 펄스 발생단계는상기 입력 클럭신호를 해당 지연시간만큼 지연하고, 상기 입력 클럭신호의 엣지를 검출하여 해당 펄스신호를 발생하는 펄스 발생단계; 및상기 입력 클럭신호와 상기 해당 펄스신호들을 각각 조합하여 상기 해당 검출신호를 발생하는 검출신호 발생단계를 구비하는 것을 특징으로 하는 듀티 사이클 보정방법.
- 제18항에 있어서, 상기 제어신호 발생단계는상기 해당 주파수 검출신호가 상태를 천이하면 상기 해당 주파수 검출신호의 상위(또는, 하위)의 주파수 검출신호들의 상태를 모두 천이하여 상기 제어신호를 발생하는 것을 특징으로 하는 듀티 사이클 보정방법.
- 제20항에 있어서, 상기 제어신호 발생단계는상기 해당 주파수 검출신호가 "하이"레벨이고, 상기 해당 주파수 검출신호의 상위(또는, 하위)의 주파수 검출신호들이 모두 "로우"레벨이면 해당 주파수 검출신호를 "하이"레벨로 유지하여 해당 주파수 확인 신호를 발생하는 신호 확인단계; 및상기 해당 주파수 확인 신호가 "하이"레벨로 상태를 천이하면 상기 해당 주파수 확인 신호의 상위(또는, 하위)의 해당 주파수 확인 신호들을 모두 "하이"레벨로 상태를 천이하여 상기 제어신호를 발생하는 신호 검출단계를 구비하는 것을 특징으로 하는 듀티 사이클 보정방법.
- 제17항에 있어서, 상기 듀티 사이클 보정단계는상기 입력 클럭신호 및 반전 입력 클럭신호의 전압 차를 증폭하는 주 증폭단계; 및상기 제어신호에 응답하여 이득이 조절되고, 상기 제1 및 제2듀티 검출신호들의 전압 차를 증폭하는 부 증폭단계를 구비하고,상기 주 증폭단계 및 부 증폭단계의 공통 출력신호를 상기 보정된 클럭신호로 발생하는 것을 특징으로 하는 듀티 사이클 보정방법.
- 입력 클럭신호의 주파수를 검출하여 상기 입력 클럭신호의 주파수에 해당하는 해당 주파수 검출신호를 발생하고, 상기 해당 주파수 검출신호에 응답하여 제어신호를 발생하는 주파수 검출단계;출력 클럭신호의 듀티 사이클을 검출하여 제1 및 제2듀티 검출신호들을 발생하는 듀티 사이클 검출단계; 및상기 제어신호 및 상기 제1듀티 검출신호에 응답하여 지연시간이 조절되고 상기 입력 클럭신호의 엣지를 검출하여 제1펄스신호를 발생하고, 상기 제어신호 및 상기 제2듀티 검출신호에 응답하여 지연시간이 조절되고 반전 입력 클럭신호의 엣지를 검출하여 제2펄스신호를 발생하고, 상기 제1 및 제2펄스신호를 래치하여 보정된 클럭신호를 발생하는 듀티 사이클 보정단계를 구비하며,상기 보정된 클럭신호를 이용하여 상기 출력 클럭신호를 발생하는 것을 특징으로 하는 듀티 사이클 보정방법.
- 제23항에 있어서, 상기 듀티 사이클 보정단계는상기 제어신호 및 상기 제1듀티 검출신호에 응답하여 지연시간이 조절되고, 상기 입력 클럭신호의 엣지를 검출하여 제1펄스신호를 발생하는 제1펄스신호 발생단계;상기 제어신호 및 상기 제2듀티 검출신호에 응답하여 지연시간이 조절되고, 상기 입력 클럭신호의 엣지를 검출하여 제2펄스신호를 발생하는 제2펄스신호 발생단계; 및상기 제1펄스신호와 상기 보정된 클럭신호를 입력하여 반전 보정된 클럭신호를 발생하고, 상기 제2펄스신호와 상기 반전 보정된 클럭신호를 입력하여 상기 보정된 클럭신호를 발생하는 보정된 클럭신호 발생단계를 구비하는 것을 특징으로 하는 듀티 사이클 보정방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030095592A KR100629374B1 (ko) | 2003-12-23 | 2003-12-23 | 듀티 사이클 보정회로 및 방법 |
US10/972,847 US7180346B2 (en) | 2003-12-23 | 2004-10-25 | Duty cycle correcting circuits having a variable gain and methods of operating the same |
CNB2004101048019A CN100511678C (zh) | 2003-12-23 | 2004-12-23 | 具有可变增益的占空比校正电路及其操作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030095592A KR100629374B1 (ko) | 2003-12-23 | 2003-12-23 | 듀티 사이클 보정회로 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050064241A KR20050064241A (ko) | 2005-06-29 |
KR100629374B1 true KR100629374B1 (ko) | 2006-09-29 |
Family
ID=34675973
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030095592A Expired - Fee Related KR100629374B1 (ko) | 2003-12-23 | 2003-12-23 | 듀티 사이클 보정회로 및 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7180346B2 (ko) |
KR (1) | KR100629374B1 (ko) |
CN (1) | CN100511678C (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011036516A1 (en) * | 2009-09-24 | 2011-03-31 | Freescale Semiconductor, Inc. | Duty cycle corrector and duty cycle correction method |
KR20190065109A (ko) * | 2017-12-01 | 2019-06-11 | 한양대학교 산학협력단 | 제어 코드를 이용한 듀티 사이클 보정 시스템 및 방법 |
Families Citing this family (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4428246B2 (ja) * | 2005-02-03 | 2010-03-10 | エルピーダメモリ株式会社 | デューティ検出回路及びデューティ検出方法 |
DE102005028173B4 (de) * | 2005-06-17 | 2007-03-08 | Texas Instruments Deutschland Gmbh | Integrierte CMOS-Tastverhältnis-Korrekturschaltung für ein Taktsignal |
JP2009503335A (ja) * | 2005-07-29 | 2009-01-29 | センサータ テクノロジーズ ホランド ビー ヴイ | 補償装置およびその動作方法 |
US7613093B2 (en) * | 2005-09-28 | 2009-11-03 | Mediatek Inc. | Duty ratio control apparatus for pre-pit detection or header detection of an optical storage medium |
KR100715158B1 (ko) * | 2005-12-13 | 2007-05-10 | 삼성전자주식회사 | 동작특성 및 동작전압을 개선하는 듀티보정 증폭회로 |
KR100826648B1 (ko) * | 2006-01-09 | 2008-05-06 | 주식회사 하이닉스반도체 | 오토리프레쉬 신호 펄스폭 조절회로 및 오토리프레쉬를위한 내부로우어드레스 생성회로 |
WO2008004141A2 (en) * | 2006-06-30 | 2008-01-10 | Nxp B.V. | Circuit for detecting the duty cycle of clock signals |
KR101285218B1 (ko) * | 2006-07-25 | 2013-07-11 | 삼성전자주식회사 | 듀티 사이클 보정 회로와 듀티 사이클 보정 방법 |
KR100817081B1 (ko) | 2007-01-11 | 2008-03-26 | 삼성전자주식회사 | 동기 실패를 방지하는 장치 및 그에 따른 지연 동기 루프 |
US7724056B2 (en) * | 2007-02-08 | 2010-05-25 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit device operating in synchronism with clock and method for controlling duty of clock |
KR100892635B1 (ko) * | 2007-04-12 | 2009-04-09 | 주식회사 하이닉스반도체 | 듀티 사이클 보정 회로 |
US7612598B2 (en) * | 2007-04-27 | 2009-11-03 | Semiconductor Energy Laboratory Co., Ltd. | Clock signal generation circuit and semiconductor device |
US7545190B2 (en) * | 2007-05-01 | 2009-06-09 | Advanced Micro Devices, Inc. | Parallel multiplexing duty cycle adjustment circuit with programmable range control |
KR100891300B1 (ko) * | 2007-09-04 | 2009-04-06 | 주식회사 하이닉스반도체 | 반도체 장치 및 그 구동방법 |
JP2009089391A (ja) * | 2007-09-28 | 2009-04-23 | Hynix Semiconductor Inc | フリップフロップ及びこれを用いたデューティ比補正回路 |
US7733141B2 (en) * | 2007-11-02 | 2010-06-08 | Hynix Semiconductor Inc. | Semiconductor device and operating method thereof |
KR100903366B1 (ko) * | 2007-11-02 | 2009-06-23 | 주식회사 하이닉스반도체 | 듀티 보정 회로를 가진 반도체 메모리 장치 |
KR100910862B1 (ko) | 2007-11-05 | 2009-08-06 | 주식회사 하이닉스반도체 | 반도체 소자와 그의 구동 방법 |
KR20090089500A (ko) * | 2008-02-19 | 2009-08-24 | 주식회사 하이닉스반도체 | 듀티 싸이클 보정 회로 |
KR101013444B1 (ko) * | 2008-03-14 | 2011-02-14 | 주식회사 하이닉스반도체 | 듀티 사이클 보정 장치 및 이를 포함하는 반도체 집적 회로 |
KR100942977B1 (ko) * | 2008-05-19 | 2010-02-17 | 주식회사 하이닉스반도체 | 듀티비 보정회로 |
KR101097467B1 (ko) | 2008-11-04 | 2011-12-23 | 주식회사 하이닉스반도체 | 듀티 감지 회로 및 이를 포함하는 듀티 보정 회로 |
US7863958B2 (en) * | 2008-12-31 | 2011-01-04 | International Business Machines Corporation | High speed clock signal duty cycle adjustment |
US7898309B1 (en) | 2009-05-14 | 2011-03-01 | Atheros Communications, Inc. | Analog duty cycle correction loop for clocks |
US8004331B2 (en) * | 2009-06-01 | 2011-08-23 | Analog, Devices, Inc. | CMOS clock receiver with feedback loop error corrections |
KR101051944B1 (ko) * | 2010-05-31 | 2011-07-26 | 주식회사 하이닉스반도체 | 듀티 감지 회로 및 이를 포함하는 듀티 보정 회로 |
JP5241776B2 (ja) * | 2010-06-25 | 2013-07-17 | 株式会社日立製作所 | デューティ補償回路 |
US8324949B2 (en) * | 2010-10-08 | 2012-12-04 | Texas Instruments Incorporated | Adaptive quadrature correction for quadrature clock path deskew |
KR101239709B1 (ko) * | 2010-10-29 | 2013-03-06 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치의 듀티 사이클 보정 회로 |
KR101211045B1 (ko) | 2010-12-17 | 2012-12-12 | 에스케이하이닉스 주식회사 | 듀티 사이클 보정 회로 |
CN102111132B (zh) * | 2011-01-11 | 2013-01-30 | 东南大学 | 高速全差分时钟占空比校准电路 |
KR20120127922A (ko) | 2011-05-16 | 2012-11-26 | 에스케이하이닉스 주식회사 | 듀티 보정 회로 |
CN102355239B (zh) * | 2011-07-28 | 2013-10-23 | 四川九洲电器集团有限责任公司 | 一种方位增量脉冲信号自适应装置及处理方法 |
CN102361453B (zh) * | 2011-08-15 | 2013-01-23 | 中国电子科技集团公司第二十四研究所 | 用于锁相环的高速占空比调节和双端转单端电路 |
CN104579332B (zh) * | 2013-10-29 | 2018-06-19 | 晶豪科技股份有限公司 | 责任周期校正电路 |
US9692403B2 (en) * | 2015-10-30 | 2017-06-27 | Texas Instruments Incorporated | Digital clock-duty-cycle correction |
CN105245203B (zh) * | 2015-11-13 | 2018-09-04 | 绍兴光大芯业微电子有限公司 | 高精度低速时钟占空比检测系统及方法 |
KR102468261B1 (ko) * | 2016-02-05 | 2022-11-21 | 에스케이하이닉스 주식회사 | 듀티 보정 회로 |
KR102625821B1 (ko) * | 2016-09-05 | 2024-01-16 | 에스케이하이닉스 주식회사 | 듀티 보정장치 및 이를 포함하는 반도체 장치 |
US10276229B2 (en) * | 2017-08-23 | 2019-04-30 | Teradyne, Inc. | Adjusting signal timing |
KR102661933B1 (ko) | 2019-06-12 | 2024-04-29 | 삼성전자주식회사 | 클락 모니터링 회로, 및 이를 포함하는 집적 회로 및 이를 포함하는 반도체 장치 |
CN111030645A (zh) * | 2019-11-29 | 2020-04-17 | 芯创智(北京)微电子有限公司 | 一种数字控制宽范围时钟占空比调整系统 |
CN112234953A (zh) * | 2020-11-05 | 2021-01-15 | 重庆线易电子科技有限责任公司 | 边沿调制发射器及数字隔离器 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5642068A (en) * | 1994-08-08 | 1997-06-24 | Mosaid Technologies Incorporated | Clock period dependent pulse generator |
US5757218A (en) * | 1996-03-12 | 1998-05-26 | International Business Machines Corporation | Clock signal duty cycle correction circuit and method |
JPH1069769A (ja) * | 1996-08-29 | 1998-03-10 | Fujitsu Ltd | 半導体集積回路 |
JP4040140B2 (ja) * | 1997-05-14 | 2008-01-30 | 富士通株式会社 | 半導体装置及びそのアクセスタイム調整方法 |
US6234167B1 (en) * | 1998-10-14 | 2001-05-22 | Chrysalis Technologies, Incorporated | Aerosol generator and methods of making and using an aerosol generator |
KR20000065711A (ko) * | 1999-04-08 | 2000-11-15 | 윤종용 | 펄스발생기를 채용한 내부클럭신호 발생회로 |
US6643790B1 (en) * | 2000-03-06 | 2003-11-04 | Rambus Inc. | Duty cycle correction circuit with frequency-dependent bias generator |
US6577552B2 (en) | 2001-08-30 | 2003-06-10 | Micron Technology, Inc. | Apparatus and method for generating an oscillating signal |
KR100401522B1 (ko) | 2001-09-20 | 2003-10-17 | 주식회사 하이닉스반도체 | 듀티 보정 회로 |
US6882196B2 (en) * | 2002-07-18 | 2005-04-19 | Sun Microsystems, Inc. | Duty cycle corrector |
-
2003
- 2003-12-23 KR KR1020030095592A patent/KR100629374B1/ko not_active Expired - Fee Related
-
2004
- 2004-10-25 US US10/972,847 patent/US7180346B2/en not_active Expired - Fee Related
- 2004-12-23 CN CNB2004101048019A patent/CN100511678C/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011036516A1 (en) * | 2009-09-24 | 2011-03-31 | Freescale Semiconductor, Inc. | Duty cycle corrector and duty cycle correction method |
KR20190065109A (ko) * | 2017-12-01 | 2019-06-11 | 한양대학교 산학협력단 | 제어 코드를 이용한 듀티 사이클 보정 시스템 및 방법 |
KR102025013B1 (ko) * | 2017-12-01 | 2019-09-25 | 한양대학교 산학협력단 | 제어 코드를 이용한 듀티 사이클 보정 시스템 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
US7180346B2 (en) | 2007-02-20 |
CN1649151A (zh) | 2005-08-03 |
KR20050064241A (ko) | 2005-06-29 |
US20050134341A1 (en) | 2005-06-23 |
CN100511678C (zh) | 2009-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100629374B1 (ko) | 듀티 사이클 보정회로 및 방법 | |
TWI873362B (zh) | 訊號生成電路及訊號生成方法 | |
US8947141B2 (en) | Differential amplifiers, clock generator circuits, delay lines and methods | |
US6940328B2 (en) | Methods and apparatus for duty cycle control | |
US7808268B2 (en) | Time based driver output transition (slew) rate compensation | |
US20030219088A1 (en) | Digital DLL apparatus for correcting duty cycle and method thereof | |
US20080303558A1 (en) | Data output driver circuit | |
JP2008109663A (ja) | 遅延同期ループ回路 | |
KR102407546B1 (ko) | 스큐 검출 회로 및 이를 이용한 입력 회로 | |
US8890613B2 (en) | Signal amplification circuit | |
US6232811B1 (en) | Circuit for controlling setup/hold time of semiconductor device | |
KR20220111642A (ko) | 고속, 저왜곡 수신기 회로 | |
US10833662B2 (en) | Delay cell and delay line having the same | |
KR20210151399A (ko) | 바이어스 생성 회로, 바이어스 생성 회로를 포함하는 버퍼 회로 및 버퍼 회로를 포함하는 반도체 시스템 | |
KR100930408B1 (ko) | 입력회로를 가지는 반도체 집적회로 | |
WO2011021357A1 (ja) | データ受信回路 | |
KR101183628B1 (ko) | 반도체 장치 및 그 동작방법 | |
KR100324017B1 (ko) | 전압강하회로 | |
KR20070069345A (ko) | 반도체 메모리 소자의 지연 고정 루프 회로 | |
US20080278206A1 (en) | Dll circuit | |
US7852243B2 (en) | Receiver circuit | |
KR102190490B1 (ko) | Sar 기반의 디지털 ldo 레귤레이터 | |
KR100920841B1 (ko) | 반도체 집적회로의 리시버 | |
TW202412465A (zh) | 時脈產生電路及包括其的時脈分配網路和半導體裝置 | |
KR20110108978A (ko) | 전압 발생기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
D13-X000 | Search requested |
St.27 status event code: A-1-2-D10-D13-srh-X000 |
|
D14-X000 | Search report completed |
St.27 status event code: A-1-2-D10-D14-srh-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
PN2301 | Change of applicant |
St.27 status event code: A-3-3-R10-R13-asn-PN2301 St.27 status event code: A-3-3-R10-R11-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-3-3-R10-R13-asn-PN2301 St.27 status event code: A-3-3-R10-R11-asn-PN2301 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
E13-X000 | Pre-grant limitation requested |
St.27 status event code: A-2-3-E10-E13-lim-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
FPAY | Annual fee payment |
Payment date: 20120831 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20130902 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20140922 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20140922 |