KR100535355B1 - Interface circuit for liquid crystal module - Google Patents
Interface circuit for liquid crystal module Download PDFInfo
- Publication number
- KR100535355B1 KR100535355B1 KR1019980045770A KR19980045770A KR100535355B1 KR 100535355 B1 KR100535355 B1 KR 100535355B1 KR 1019980045770 A KR1019980045770 A KR 1019980045770A KR 19980045770 A KR19980045770 A KR 19980045770A KR 100535355 B1 KR100535355 B1 KR 100535355B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- input
- external
- liquid crystal
- input signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 59
- 239000000872 buffer Substances 0.000 claims description 20
- 238000000034 method Methods 0.000 claims description 10
- 239000003990 capacitor Substances 0.000 claims description 5
- 238000001514 detection method Methods 0.000 claims description 4
- 230000001360 synchronised effect Effects 0.000 claims description 2
- 238000012360 testing method Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 238000007689 inspection Methods 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 230000032683 aging Effects 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 230000001012 protector Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 액정 모듈을 구동하기 위한 구동신호를 발생하는 드라이버 및 액정모듈에 패턴을 디스플레이하기 위한 신호을 발생하기 위한 패턴 발생기와 액정 모듈간을 인터페이스하기 위한 액정모듈용 인터페이스회로에 있어서, 내부 입력신호와 외부 입력신호를 입력하기 위한 입력단과; 상기 입력단을 인가되는 외부입력신호중 외부 전원전압을 감지하여 내부 입력신호를 선택하기 위한 제1선택신호와 외부 입력신호를 선택하기 위한 제2선택신호를 발생하기 위한 선택신호 발생부와; 상기 선택신호 발생부로부터의 상기 제1선택신호 및 제2선택신호에 의해 상기 입력단으로 통해 인가되는 내부입력신호 또는 외부입력신호중 하나를 선택하기 위한 입력신호 선택부와; 상기 입력단을 통해 인가되는 내부입력신호중 릴레이 구동신호에 의해 구동되어, 상기 외부입력신호중 외부전압과 상기 내부입력신호중 내부전압중 하나를 선택하기 위한 구동전압 선택부와; 드라이버 동작시에는 상기 입력신호 선택부를 통해 선택출력되는 내부 입력신호 또는 외부 입력신호와 상기 구동전압 선택부로부터 인가되는 외부전압 또는 내부전압을 액정모듈로 출력하기 위한 출력단과; 상기 입력신호 선택부로부터 선택 출력되는 신호가 상기 구동전압 선택부로부터 전원이 인가된 후 일정시간내에 출력단으로 제공되도록 하는 파워온 리세트부를 포함한다.The present invention provides a driver for generating a driving signal for driving a liquid crystal module, and a pattern generator for generating a signal for displaying a pattern on a liquid crystal module and an interface circuit for a liquid crystal module for interfacing between the liquid crystal modules. An input terminal for inputting an external input signal; A selection signal generator for generating a first selection signal for selecting an internal input signal and a second selection signal for selecting an external input signal by sensing an external power voltage among the external input signals applied to the input terminal; An input signal selection unit for selecting one of an internal input signal or an external input signal applied to the input terminal by the first selection signal and the second selection signal from the selection signal generator; A driving voltage selector driven by a relay driving signal among internal input signals applied through the input terminal, for selecting one of an external voltage among the external input signals and an internal voltage among the internal input signals; An output terminal for outputting an internal input signal or an external input signal selectively outputted through the input signal selector and an external voltage or an internal voltage applied from the driving voltage selector to the liquid crystal module during a driver operation; And a power-on reset unit configured to provide a signal selected and output from the input signal selector to an output terminal within a predetermined time after power is applied from the drive voltage selector.
Description
본 발명은 액정모듈구동용 인터페이스회로에 관한 것으로서, 특히 액정모듈(LCM, Liquid Crystal Module)을 검사하기 위하여 패턴 디스플레이시 각 검사공정에 필요한 패턴발생기를 하나의 인터페이스기판으로 인터페이스를 가능토록한 액정모듈구동용 인터페이스회로에 관한 것이다.The present invention relates to an interface circuit for driving a liquid crystal module, and in particular, to inspect a liquid crystal module (LCM), a liquid crystal module capable of interfacing a pattern generator required for each inspection process to one interface substrate when displaying a pattern. It relates to a drive interface circuit.
일반적으로, LCM 구동회로는 LCM과, 상기 LCM 을 구동하기 위한 LCM 드라이버와, 상기 LCM 을 테스트하기 위한 패턴을 발생하는 패턴발생기와, 상기 드라이버 및 패턴발생기와 상기 LCD 을 인터페이스하기 위한 인터페이스회로를 구비한다.In general, an LCM driving circuit includes an LCM, an LCM driver for driving the LCM, a pattern generator for generating a pattern for testing the LCM, and an interface circuit for interfacing the driver and the pattern generator with the LCD. do.
이러한 구성을 갖는 종래의 LCM 구동회로에 있어서, LCM 드라이버는 에이징(aging)시 LCM 에 블랙/화이트(black and white) 화면을 3초간격 또는 그외 시간으로 디스플레이하기 위한 구동신호를 출력하고, 이 구동신호를 인터페이스회로를 통해 50℃ 에서 6시간정도 디스플레이함으로써, LCM 의 에이징 테스트를 수행한다.In the conventional LCM driving circuit having such a configuration, the LCM driver outputs a driving signal for displaying a black and white screen on the LCM at an interval of 3 seconds or other time during aging. The aging test of the LCM is performed by displaying the signal for 6 hours at 50 ° C. through the interface circuit.
그리고, 패턴 발생기는 패턴을 발생하고 이를 인터페이스회로를 통해 LCM 에 인가하여 패턴을 디스플레이시켜 줌으로써 LCM 테스트를 수행하게 된다.In addition, the pattern generator generates the pattern and applies it to the LCM through the interface circuit to display the pattern to perform the LCM test.
그러나, 상기한 바와같은 종래의 LCM 구동회로는 액정모듈을 검사하기 위하여 패턴을 디스플레이하는 경우 테스트 공정별로 사용하는 패턴발생기(pattern generator)가 다르기 때문에 각 테스트 공정마다 패턴 발생기와 액정모듈을 인터페이스시켜 주기 위한 인터페이스카드가 요구되기 때문에 경제적 손실이 따르는 문제점이 있다.However, in the conventional LCM driving circuit as described above, when the pattern is displayed to inspect the liquid crystal module, the pattern generator used for each test process is different, so that the pattern generator and the liquid crystal module are interfaced for each test process. There is a problem that comes with economic losses because the interface card is required.
또한, 종래의 액정모듈용 인터페이스는 파워와 신호를 공급함에 있어서, 신호가 먼저 공급된 후 파워가 공급되기 때문에, 과부하가 걸리거나 모듈 디스플레이시 오동작에 의해 노이즈화면이 그대로 디스플레이되는 문제점이 있었다.In addition, the conventional interface for a liquid crystal module has a problem in that a noise screen is displayed as it is due to an overload or a malfunction in module display because power is supplied after a signal is supplied first.
본 발명은 상기한 바와같은 종래기술의 문제점을 해결하기 위한 것으로서, 액정모듈을 검사하기 위하여 패턴 디스플레이시 각 검사공정에 필요한 패턴발생기를 하나의 인터페이스기판으로 인터페이스를 가능토록한 액정모듈용 인터페이스회로를 제공하는 데 그 목적이 있다.The present invention is to solve the problems of the prior art as described above, the liquid crystal module interface circuit to interface the pattern generator necessary for each inspection process in one interface substrate to display the pattern in order to inspect the liquid crystal module The purpose is to provide.
본 발명은 또한 액정모듈 드라이버로부터 출력된 전압을 감지하여 드라이버로부터의 출력신호 또는 외부신호를 선택하여 액정모듈을 구동시켜 줄 수 있는 액정모듈용 인터페이스회로를 제공하는 데 그 목적이 있다.Another object of the present invention is to provide an interface circuit for a liquid crystal module capable of driving a liquid crystal module by selecting an output signal or an external signal from the driver by sensing a voltage output from the liquid crystal module driver.
또한, 본 발명은 파워가 공급된 후 일정시간동안에 신호가 인가되도록 함으로써 과부하가 걸리는 것을 방지하고, 노이즈 화면이 그대로 디스플레이되는 것을 방지할 수 있는 액정모듈용 인터페이스회를 제공하는 데 그 목적이 있다.In addition, an object of the present invention is to provide an interface circuit for a liquid crystal module which can prevent an overload by allowing a signal to be applied for a predetermined time after power is supplied, and prevent a noise screen from being displayed as it is.
상기한 본 발명의 목적을 달성하기 위하여, 상기 목적을 달성하기 위하여, 본 발명은 액정 모듈을 구동하기 위한 구동신호를 발생하는 드라이버 및 액정모듈에 패턴을 디스플레이하기 위한 신호을 발생하기 위한 패턴 발생기와 액정 모듈간을 인터페이스하기 위한 액정모듈용 인터페이스회로에 있어서, 내부 입력신호와 외부 입력신호를 입력하기 위한 입력단과; 상기 입력단을 인가되는 외부입력신호중 외부 전원전압을 감지하여 내부 입력신호를 선택하기 위한 제1선택신호와 외부 입력신호를 선택하기 위한 제2선택신호를 발생하기 위한 선택신호 발생부와; 상기 선택신호 발생부로부터의 제1선택신호 및 제2선택신호에 의해 상기 입력단을 통해 인가되는 내부입력신호 또는 외부입력신호중 하나를 선택하기 위한 입력신호 선택부와; 상기 입력단을 통해 인가되는 내부입력신호중 릴레이 구동신호에 의해 구동되어, 상기 외부입력신호중 외부전압와 상기 내부입력신호중 내부전압중 하나를 선택하기 위한 구동전압 선택부와; 드라이버 동작시에는 상기 입력신호 선택부를 통해 선택출력되는 내부 입력신호 또는 외부 입력신호와 상기 구동전압 선택부로부터 인가되는 외부전압 또는 내부전압을 액정모듈로 출력하기 위한 출력단과; 상기 입력신호 선택부로부터 선택 출력되는 신호가 상기 구동전압 선택부로부터 전원이 인가된 후 일정시간내에 출력단으로 제공되도록 하는 파워온 리세트부를 포함하는 것을 특징으로 한다.In order to achieve the above object of the present invention, to achieve the above object, the present invention provides a driver for generating a driving signal for driving the liquid crystal module and a pattern generator for generating a signal for displaying a pattern on the liquid crystal module and the liquid crystal An interface circuit for a liquid crystal module for interfacing between modules, comprising: an input terminal for inputting an internal input signal and an external input signal; A selection signal generator for generating a first selection signal for selecting an internal input signal and a second selection signal for selecting an external input signal by sensing an external power voltage among the external input signals applied to the input terminal; An input signal selection unit for selecting one of an internal input signal or an external input signal applied through the input terminal by a first selection signal and a second selection signal from the selection signal generator; A driving voltage selector driven by a relay driving signal among internal input signals applied through the input terminal, for selecting one of an external voltage among the external input signals and an internal voltage among the internal input signals; An output terminal for outputting an internal input signal or an external input signal selectively outputted through the input signal selector and an external voltage or an internal voltage applied from the driving voltage selector to the liquid crystal module during a driver operation; And a power-on reset unit configured to provide a signal output from the input signal selector to the output terminal within a predetermined time after power is applied from the drive voltage selector.
본 발명의 실시예에 있어서, 상기 내부 입력신호는 상기 드라이버로부터 인가되는 액정모듈 구동용 구동신호이고, 상기 외부 입력신호는 상기 패턴발생기로부터 인가되는 패턴 디스플레이신호이다.In an embodiment of the present invention, the internal input signal is a driving signal for driving a liquid crystal module applied from the driver, and the external input signal is a pattern display signal applied from the pattern generator.
이하, 첨부된 도면에 의하여 본 발명의 실시예를 상세히 설명하면 다음과 같다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 1은 본 발명의 실시예에 따른 액정모듈용 인터페이스회로의 블럭도를 도시한 것이고, 도 2 및 도 3은 도 1의 액정모듈용 인터페이스회로의 상세회로도를 도시한 것이다. 1 is a block diagram of an interface circuit for a liquid crystal module according to an exemplary embodiment of the present invention, and FIGS. 2 and 3 are detailed circuit diagrams of the interface circuit for a liquid crystal module of FIG. 1.
도 1 및 도 2를 참조하면, 본 발명의 실시예에 따른 LCM용 인터페이스회로는 도면상에는 도시되지 않은 드라이버부터의 액정 모듈을 구동하기 위한 구동신호를 입력하기 위한 제1입력단(110)과, 도면상에는 도시되지 않은 패턴 발생기로부터의 패턴을 액정패널상에 디스플레이하기 위한 신호를 입력하기 위한 제2입력단(120)을 구비한다.1 and 2, an LCM interface circuit according to an embodiment of the present invention includes a first input terminal 110 for inputting a driving signal for driving a liquid crystal module from a driver not shown in the drawings, and And a second input terminal 120 for inputting a signal for displaying a pattern from a pattern generator, not shown, on the liquid crystal panel.
상기 제1입력단(110)은 내부신호 즉, 액정모듈 드라이버로부터 인가되는 내부 구동신호를 인터페이스회로로 인가하기 위한 콘텍터(CN1)로 구성되고, 상기 제2입력단(120)은 외부신호 즉, 패턴 발생기로부터 인가되는 외부 패턴 디스플레이신호를 인터페이스회로로 인가하기 위한 콘텍터(CN2)로 구성된다. The first input terminal 110 is composed of a contactor CN1 for applying an internal signal, that is, an internal driving signal applied from the liquid crystal module driver, to the interface circuit, and the second input terminal 120 is an external signal, that is, a pattern. And a contactor CN2 for applying an external pattern display signal applied from the generator to the interface circuit.
또한, LCM용 인터페이스회로는 상기 제1입력단(110)을 통해 입력되는 신호중 드라이버 동작상태신호(/KUDO_OK)를 입력하여 드라이버가 정상적으로 동작하는가의 여부를 검출하고, 동작상태 검출신호(/KUDO_OUT)를 상기 제2입력단(120)을 통해 패턴 발생기로 출력하기 위한 동작상태 검출부(10)를 구비한다.In addition, the LCM interface circuit inputs a driver operation state signal (/ KUDO_OK) among the signals input through the first input terminal 110 to detect whether the driver operates normally, and detects the operation state detection signal (/ KUDO_OUT). An operation state detection unit 10 for outputting to the pattern generator through the second input terminal 120 is provided.
상기 동작상태 검출부(10)는 드라이버 동작상태 신호(/KUDO_OK)에 의해 구동되어 동작상태 검출신호(/KUDO_OUT)를 발생하는 포토 커플러(PC) 및 저항(R1, R2)으로 이루어진다.The operation state detector 10 includes a photo coupler PC and resistors R1 and R2 that are driven by a driver operation state signal / KUDO_OK to generate an operation state detection signal / KUDO_OUT.
인터페이스회로는 제1입력단(110)을 통해 인가되는 외부 전원전압(/EXT_VCC_ON)을 감지하여, 드라이버로부터 액정모듈 구동신호 즉, 내부입력신호를 선택하기 위한 선택신호(/INT_ON) 또는 패턴 발생기로부터의 패턴을 디스플레이하기 위한 신호 즉, 외부입력신호를 선택하기 위한 선택신호(/EXT_ON)를 출력하기 위한 선택신호 발생부(20)를 구비한다.The interface circuit senses an external power supply voltage (/ EXT_VCC_ON) applied through the first input terminal 110 and selects a liquid crystal module driving signal from the driver, that is, a selection signal (/ INT_ON) or a pattern generator for selecting an internal input signal. And a selection signal generator 20 for outputting a signal for displaying a pattern, that is, a selection signal / EXT_ON for selecting an external input signal.
선택신호 발생부(20)는 제1입력단(110)의 콘넥터(CN1)를 통해 인가되는 외부 전원전압(/EXT_VCC_ON)을 입력하고 반전시켜, 액정모듈 드라이버로부터 액정모듈 구동신호 즉, 내부입력신호를 선택하기 위한 선택신호(/INT_ON)를 출력하는 인버터(IN21)와, 상기 인버터(IN21)의 출력신호를 반전시켜, 패턴 발생기로부터의 패턴을 디스플레이하기 위한 신호 즉, 외부입력신호를 선택하기 위한 선택신호(/EXT_ON)를 출력하기 위한 인버터(IN22)로 구성된다.The selection signal generator 20 inputs and inverts an external power supply voltage (/ EXT_VCC_ON) applied through the connector CN1 of the first input terminal 110 to convert the liquid crystal module driving signal, that is, the internal input signal from the liquid crystal module driver. An inverter IN21 that outputs a selection signal / INT_ON for selection, and a signal for displaying a pattern from the pattern generator by inverting the output signal of the inverter IN21, that is, a selection for selecting an external input signal It consists of an inverter IN22 for outputting the signal / EXT_ON.
또한, 인터페이스회로는 제1입력단(110)을 통해 드라이버로부터 인가되는 내부신호인 액정모듈구동신호 또는 제2입력단(120)을 통해 패턴 발생기로부터 인가되는 외부신호인 패턴 디스플레이신호를 외부로부터의 임의신호에 의해 보호하기 위한 입력신호보호부(30)를 구비한다.In addition, the interface circuit uses a liquid crystal module driving signal, which is an internal signal applied from the driver through the first input terminal 110, or a pattern display signal, which is an external signal applied from the pattern generator through the second input terminal 120, to an arbitrary signal from the outside. It is provided with an input signal protection unit 30 for protection by.
상기 입력신호 보호부(30)는 제1콘넥터(CN1)를 통해 입력되는 내부 구동신호(CLK_IN, HSY_IN, VSY_IN)과 제2콘넥터(CN2)를 통해 입력되는 외부 패턴 디스플레이신호(EXT_CLK, EXT_HSY, EXT_VSY, ENAB_IN)를 외부로부터 임의의 신호에 의해 보호하기 위한 다수의 직렬연결된 직렬 저항(31), 상기 제2콘넥터(CN2)를 통해 입력되는 패턴 디스플레이신호(R0-R5, G0-G5, B0-B5)를 외부로부터의 임의 신호에 의해 보호하기 위한 다수의 직렬연결된 직렬저항(32-34)으로 구성된다.The input signal protection unit 30 is an external driving signal CLK_IN, HSY_IN, VSY_IN input through the first connector CN1 and an external pattern display signal EXT_CLK, EXT_HSY, EXT_VSY input through the second connector CN2. , A plurality of series-connected series resistors 31 to protect ENAB_IN by an arbitrary signal from the outside, and pattern display signals R0-R5, G0-G5, and B0-B5 input through the second connector CN2. ) Is composed of a plurality of series-connected series resistors 32-34 for protecting by any signal from the outside.
인터페이스회로는 제1입력단(110)을 통해 드라이버로부터 인가되는 내부 구동신호 중 내부전압(VCC)과 제2입력단(120)을 통해 패턴 발생기로부터 인가되는 외부 패턴 디스플레이신호중 외부전압(VLCD)를 인터페이스회로로 공급하기 위한 전원공급부(40)를 구비한다.The interface circuit converts an external voltage VLCD among the internal voltage VCC and the external pattern display signals applied from the pattern generator through the second input terminal 120 among the internal driving signals applied from the driver through the first input terminal 110. It is provided with a power supply unit 40 for supplying.
상기 전원공급부(40)는 제1입력단(110)의 제1콘넥터(CN1)를 통해 입력되는 내부전원(VCC)을 인터페이스회로로 공급하기 위한 콘덴서(C1, C2)로 구성된 제1전원공급수단(41)과, 제2입력단의 제2콘넥터(CN2)를 통해 입력되는 LCD 구동전압인 외부전압(VLCD)을 인터페이스회로로 공급하기 위한 콘덴서(C3, C4)로 구성된 제2전원공급수단(42)으로 이루어진다.The power supply unit 40 includes a first power supply means composed of capacitors C1 and C2 for supplying the internal power VCC input through the first connector CN1 of the first input terminal 110 to the interface circuit ( 41) and a second power supply means 42 composed of capacitors C3 and C4 for supplying an external voltage VLCD, which is an LCD driving voltage input through the second connector CN2 of the second input terminal, to the interface circuit. Is done.
인터페이스회로는 상기 입력선택신호 발생부(20)로부터의 내부입력신호를 선택하기 위한 선택신호(/INT_ON)에 의해 제1입력단(110)을 통해 드라이버로부터 인가되는 내부구동신호 또는 외부입력신호를 선택하기 위한 선택신호(/EXT_ON)에 의해 제2입력단(120)을 통해 패턴 발생기로부터 인가되는 외부 패턴 디스플레이신호를 선택출력하기 위한 입력신호 선택부(50)를 구비한다.The interface circuit selects the internal drive signal or the external input signal applied from the driver through the first input terminal 110 by the selection signal / INT_ON for selecting the internal input signal from the input selection signal generator 20. And an input signal selector 50 for selectively outputting an external pattern display signal applied from the pattern generator through the second input terminal 120 by the selection signal / EXT_ON.
상기 입력신호 선택부(50)는 선택신호 발생부(30)로부터 인가되는 선택신호에 따라 외부 패턴 디스플레이신호 또는 내부구동신호를 선택하기 위한 선택수단과, 상기 선택수단에 의해 선택된 외부 패턴디스플레이신호 또는 내부구동신호를 입력하여 일시저장하기 위한 출력수단으로 이루어진다.The input signal selector 50 includes selection means for selecting an external pattern display signal or an internal drive signal according to a selection signal applied from the selection signal generator 30, an external pattern display signal selected by the selection means, or It consists of an output means for temporarily storing the input of the internal drive signal.
상기 입력신호 선택부(50)의 선택수단은 제1입력단(110)의 제1콘넥터(CN1)을 통해 인가되는 내부구동신호를 선택신호 발생부(20)의 제1선택신호(/INT_ON)에 의해 선택하거나 또는 제2입력단(120)의 제2콘넥터(CN2)을 통해 인가되는 외부 패턴디스플레이신호를 선택신호 발생부(20)의 제2선택신호(/EXT_ON)에 의해 선택하기 위한 버퍼(51-54)로 구성된다.The selecting means of the input signal selecting unit 50 transmits an internal driving signal applied through the first connector CN1 of the first input terminal 110 to the first selecting signal / INT_ON of the selecting signal generator 20. By the second selection signal / EXT_ON of the selection signal generator 20 or the external pattern display signal applied through the second connector CN2 of the second input terminal 120. -54).
또한, 입력신호 선택부(50)의 출력수단은 상기 버퍼(51-54)로부터의 내부구동신호 또는 외부 패턴디스플레이신호를 일시저장하고 출력하기 위한 버퍼(55-57)로 구성된다.In addition, the output means of the input signal selector 50 is composed of buffers 55-57 for temporarily storing and outputting an internal drive signal or an external pattern display signal from the buffers 51-54.
인터페이스회로는 상기 입력신호 선택부(50)로부터 선택되어 출력되는 신호를 임의의 외부신호로부터 보호하기 위한 출력신호보호부로서, 상기 입력신호 선택부(50)로부터 출력되는 출력신호를 임의의 외부신호로부터 보호하기 위한 제1출력신호 보호부(60)를 구비한다. 상기 제1출력신호 보호부(60)는 입력신호 선택부(50)의 출력신호를 외부로부터 임의의 신호에 의해 보호하기 위한 다수의 직렬연결된 직렬 저항(61-63)으로 이루어졌다.The interface circuit is an output signal protection unit for protecting a signal selected and output from the input signal selector 50 from any external signal, and outputs an output signal output from the input signal selector 50 to an arbitrary external signal. The first output signal protection unit 60 for protecting from the. The first output signal protection unit 60 includes a plurality of series-connected series resistors 61-63 for protecting the output signal of the input signal selection unit 50 by an arbitrary signal from the outside.
인터페이스회로는 선택신호 발생부(20)로부터 제1선택신호(/INT_ON)가 발생되면 디스플레이되는 패턴의 모드, 예를 들면 흑/백모드(black/white mode) 또는 흑모드(black mode)중 하나를 선택하기 위한 모드 선택부(70)를 구비한다. 모드 선택부(70)는 모드 선택신호를 제공하기 위한 콘넥터(CN3)와, 흑/백모드 선택시 흑/백 패턴의 디스플레이시간을 설정하기 위한 타이머(71), 제2선택신호(/EXT_ON)와 클럭공급부(90)로부터 공급되는 클럭신호(CLK273)에 의해 동기되는 D플립플롭(72, 73)으로 이루어진다.The interface circuit may be one of a mode of a pattern displayed when the first selection signal / INT_ON is generated from the selection signal generator 20, for example, a black / white mode or a black mode. And a mode selector 70 for selecting. The mode selector 70 includes a connector CN3 for providing a mode selection signal, a timer 71 for setting a display time of a black / white pattern when a black / white mode is selected, and a second selection signal (/ EXT_ON). And the D flip-flops 72 and 73 synchronized by the clock signal CLK273 supplied from the clock supply unit 90.
인터페이스회로는 구동전압 선택부(130)로부터 구동전압이 선택되어 인가된 후 제1출력신호 보호부(90)를 통해 상기 입력신호 선택부(50)로부터 인가되는 신호를 일정시간동안에 출력하도록 하는 파워온 리세트부(80)를 포함한다. 파워온 리세트부(80)는 상기 제1출력신호 보호부(60)를 통해 입력신호 선택부(50)로부터 인가되는 신호를 전달하기 위한 버퍼(81-83)와, 구동전압 선택부(130)로부터 구동전압(Vcc)이 인가된 후 일정시간 동안에 상기 버퍼(81-83)를 통해 입력신호 선택부(50)로부터의 신호가 출력되도록 하는 저항(R6-R8), 콘덴서(C5) 및 트랜지스터(Q1)로 구성된 지연수단을 구비한다.The interface circuit is configured to output a signal applied from the input signal selector 50 through the first output signal protector 90 after a driving voltage is selected and applied from the drive voltage selector 130 for a predetermined time. An on reset portion 80 is included. The power-on reset unit 80 includes a buffer 81-83 for transmitting a signal applied from the input signal selector 50 through the first output signal protector 60, and a driving voltage selector 130. Resistors R6-R8, capacitors C5, and transistors for outputting a signal from the input signal selector 50 through the buffers 81-83 for a predetermined time after the driving voltage Vcc is applied. A delay means composed of (Q1).
인터페이스회로는 상기 파워온 리세트부(80)로부터 출력되는 신호를 임의의 외부신호로부터 보호하기 위한 출력신호보호부로서, 상기 파워온 리세트부(80)로부터 출력되는 출력신호를 임의의 외부신호로부터 보호하기 위한 제2출력신호 보호부(60)를 구비하는데, 상기 제2출력신호 보호부(60)는 파워온 리세트부(80)의 출력신호를 외부로부터 임의의 신호에 의해 보호하기 위한 다수의 직렬연결된 직렬 저항(91-96)으로 이루어졌다.The interface circuit is an output signal protection unit for protecting a signal output from the power-on reset unit 80 from any external signal, and output signal output from the power-on reset unit 80 to any external signal. The second output signal protection unit 60 for protecting from the second output signal protection unit 60 for protecting the output signal of the power-on reset unit 80 by an arbitrary signal from the outside It consists of a number of series connected series resistors 91-96.
또한, 인터페이스회로는 상기 제2출력신호 보호부(90)를 통해 인가되는 신호의 노이즈를 감쇄시켜 주기위한 클램핑용 쇼트키다이오드로 구성된 노이즈 감쇄부(100)를 포함한다.In addition, the interface circuit includes a noise attenuation unit 100 configured as a clamping schottky diode for attenuating the noise of the signal applied through the second output signal protection unit 90.
또한, 인터페이스회로는 상기 제1입력단(110)을 통해 인가되는 릴레이 구동신호(/VLCD_RL_ON)에 의해 구동되어 전원전압 공급부(40)로부터 외부전압(VLCD)와 내부전압(VCC)중 하나를 선택하기 위한 구동전압 선택부(130)를 구비한다. 상기 구동전압 선택부(130)는 제1입력단(110)의 제1콘넥터(CN1)를 통해 입력되는 릴레이구동신호(/VLCD_RL_ON)에 의해 제1콘넥터(CN1)를 통해 인가되는 내부전압(VCC) 또는 제2입력단(120)의 제2콘넥터(CN2)를 통해 인가되는 외부전압(VLCD)을 선택 출력하기 위한 릴레이(RL1)로 구성된다.In addition, the interface circuit is driven by the relay driving signal / VLCD_RL_ON applied through the first input terminal 110 to select one of an external voltage VLCD and an internal voltage VCC from the power supply voltage supply unit 40. The driving voltage selector 130 is provided. The driving voltage selector 130 is applied through the first connector CN1 by a relay driving signal / VLCD_RL_ON input through the first connector CN1 of the first input terminal 110. Or a relay RL1 for selectively outputting the external voltage VLCD applied through the second connector CN2 of the second input terminal 120.
게다가, 인터페이스회로는 드라이버 동작시에는 제2출력신호 보호부(70)를 통해 출력되는 내부 구동신호와 구동전압 선택부(80)로부터 인가되는 내부전압(VCC)을 액정모듈(도면상에는 도시되지 않음)로 출력하고, 패턴 디스플레이시에는 제2출력신호 보호부(70)를 통해 출력되는 외부 구동신호와 구동전압 선택부(80)로부터 인가되는 외부전압(VLCD)을 출력하기 위한, 제3콘넥터(CN4)로 구성된 출력단(130)을 구비한다.In addition, the interface circuit includes an internal drive signal output through the second output signal protection unit 70 and an internal voltage VCC applied from the drive voltage selector 80 during a driver operation (not shown in the drawing). And a third connector for outputting an external driving signal output through the second output signal protection unit 70 and an external voltage VLCD applied from the driving voltage selecting unit 80 when the pattern is displayed. And an output stage 130 composed of CN4).
또한, 인터페이스회로는 입력신호 선택부(50)의 제1버퍼(51)를 통해 인가되는 클럭신호(CLK_IN)를 입력하여 상기 제2 내지 제4버퍼(52-54)에 각각 클럭신호(CLK)에 인가하기 위한, 버퍼(91)와 딥스위치(92)로 구성된 클럭공급부(90)를 더 구비한다.In addition, the interface circuit inputs a clock signal CLK_IN applied through the first buffer 51 of the input signal selector 50 to the clock signals CLK to the second to fourth buffers 52-54, respectively. A clock supply unit 90 further includes a buffer 91 and a dip switch 92 for application to the.
상기 입력신호 선택부(50)는 상기 선택신호 발생부(20)로부터 외부선택신호(/EXT_ON)가 선택되면 신호를 그대로 전달하고, 내부선택신호(/INT_ON)가 선택되면 클럭공급부(90)로부터의 클럭신호(CLK273)에 동기되어 R, G, B 데이터를 로우 또는 하이신호로 일정 타이밍, 예를 들면 3초간격으로 출력한다.The input signal selector 50 transfers the signal as it is when the external selection signal / EXT_ON is selected from the selection signal generator 20, and from the clock supply unit 90 when the internal selection signal / INT_ON is selected. In synchronism with the clock signal CLK273, the R, G, and B data are output as low or high signals at predetermined timings, for example, at intervals of three seconds.
상기한 바와같은 구성을 갖는 액정모듈구동용 인터페이스회로의 동작을 설명하면 다음과 같다.The operation of the liquid crystal module driving interface circuit having the configuration as described above is as follows.
먼저, 액정모듈 드라이버로부터 액정모듈을 구동하기 위한 구동신호가 내부입력신호로서 제1콘넥터(110)를 통해 입력되면, 선택신호 발생부(20)는 제1콘넥터(110)를 통해 입력되는 내부구동신호중 외부전원신호(/EXT_VCC_ON)를 입력하고 반전시켜 LCM 드라이버로부터의 내부구동신호를 선택하기 위한 제1선택신호(/INT_ON)를 제1인버터(21)를 통해 출력하고, 제2출력단(120)의 제2콘넥터(CN2)를 통해 인가되는 외부 패턴디스플레이신호를 선택하기 위한 제2선택신호(/EXT_ON)를 제2인버터(22)를 통해 출력한다.First, when a driving signal for driving the liquid crystal module from the liquid crystal module driver is input through the first connector 110 as an internal input signal, the selection signal generator 20 is internally driven through the first connector 110. The external power signal / EXT_VCC_ON of the signal is input and inverted to output the first selection signal / INT_ON for selecting the internal drive signal from the LCM driver through the first inverter 21 and the second output terminal 120. A second selection signal / EXT_ON for selecting an external pattern display signal applied through the second connector CN2 of the second output signal 22 is output through the second inverter 22.
이때, 액정모듈 드라이버로부터 LCM 구동을 위한 내부구동신호를 선택하기 위한 제1선택신호(/INT_ON)가 선택신호 발생부(20)로부터 입력신호 선택부(50)로 출력되면, 입력신호 선택부(50)의 제1버퍼(51)는 제1콘넥터(CN1)로부터의 LCM 구동용 내부구동신호(CLK_IN, HSY_IN, VSY_IN)를 다음단의 제5버퍼(55)를 통해 출력콘넥터(CN3)로 인가되어 액정모듈(LCM)으로 출력되어진다. At this time, when the first selection signal / INT_ON for selecting the internal driving signal for driving the LCM from the liquid crystal module driver is output from the selection signal generator 20 to the input signal selection unit 50, the input signal selection unit ( The first buffer 51 of 50) applies the internal driving signals CLK_IN, HSY_IN, and VSY_IN for driving LCM from the first connector CN1 to the output connector CN3 through the fifth buffer 55 of the next stage. And output to the liquid crystal module LCM.
한편, 외부회로인 패턴 발생기로부터 인가되는 외부 패턴디스플레이신호를 선택하기 위한 제2선택신호(/EXT_ON)가 선택신호 발생부(20)로부터 입력신호 선택부(50)로 출력되면, 제1버퍼(51)는 외부 패턴디스플레이신호(/EXT_CLK, EXT_HSY, EXT_VSY, ENAB_IN)를 제2버퍼(52) 및 제5버퍼(55)를 통해 출력 출력 콘넥터(CN3)로 인가되어 LCM 으로 출력되어진다. 이와 동시에, 테스트 패턴용 R, G, B 신호(R0-R5, G0-G5, B0-B5)는 제2버퍼(52) 내지 제7버퍼(57)를 통해 출력 콘넥터(CN3)로 인가되어 LCM 으로 출력되어진다.On the other hand, when the second selection signal / EXT_ON for selecting the external pattern display signal applied from the pattern generator which is the external circuit is output from the selection signal generator 20 to the input signal selector 50, the first buffer ( The external pattern display signal / EXT_CLK, EXT_HSY, EXT_VSY, and ENAB_IN are applied to the output output connector CN3 through the second buffer 52 and the fifth buffer 55, and then output to the LCM. At the same time, the R, G, and B signals R0-R5, G0-G5, and B0-B5 for the test pattern are applied to the output connector CN3 through the second buffer 52 to the seventh buffer 57, thereby providing LCM. It is output as
이때, 본 발명의 실시예에서는, 입력신호 선택부(50)의 뒷단에 파워온 리세트부(80)를 구비하여, 구동전압 선택부(130)로부터 선택된 구동전압(Vcc)이 인가된 후 일정시간이 경과한 다음 입력신호 선택부(50)의 출력신호가 출력단(140)으로 제공되도록 한다. 즉, 저항(R6) 및 콘덴서(C5)에 의해 정해진 시간, 예를 들면 20ms에 버퍼(81-83)로 인에이블신호를 제공함으로써, 버퍼(81-83)는 파워가 온된 다음 20ms를 대기한 후에 출력단(140)으로 신호를 제공하게 된다.At this time, in the exemplary embodiment of the present invention, the power-on reset unit 80 is provided at the rear end of the input signal selector 50 so that the drive voltage Vcc selected from the drive voltage selector 130 is applied. After elapse of time, an output signal of the input signal selector 50 is provided to the output terminal 140. That is, by providing the enable signal to the buffer 81-83 at a time determined by the resistor R6 and the capacitor C5, for example, 20 ms, the buffer 81-83 waits for 20 ms after the power is turned on. The signal is then provided to the output terminal 140.
본 발명의 실시예에서는, 외부로부터 임의로 인가되는 신호에 의해 인터페이스회로를 보호하기 위한 보호수단(60), (90)으로서, 입력측과 출력측에 각각 다수의 직렬저항기(61-64)와 (91-96)을 배열함으로써, 외부로부터 임의 신호에 의해 회로를 보호하거나 또는 안정된 신호를 얻도록 하였다. 게다가, 클램핑용 쇼트키 다이오드로 구성된 노이즈 감쇄부(100)에 의해 노이즈 감쇄효과를 얻을 수 있다.In the embodiment of the present invention, as protection means (60) and (90) for protecting the interface circuit by a signal arbitrarily applied from the outside, a plurality of series resistors (61-64) and (91-) are respectively provided on the input side and the output side. By arranging 96), the circuit is protected by an arbitrary signal from the outside or a stable signal is obtained. In addition, a noise attenuation effect can be obtained by the noise attenuation section 100 composed of a clamping Schottky diode.
한편, 구동전압 선택부(130)는 제1입력단(110)의 제1콘넥터(CN1)를 통해 인가되는 릴레이구동신호(/VLCD_RL_ON)에 의해 LCD 패널구동전압인 외부전압(VLCD)과 제1콘넥터(CN1)를 통해 인가되는 내부전압(VCC)중 하나를 선택한다. 즉, 릴레이구동신호(/VLCD_RL_ON)가 제1콘넥터(CN1)를 통해 인가되면 구동전압 선택부(130)의 릴레이(RL1)가 동작하여 LCD 패널을 구동하기 위한 외부 전압(VLCD)이 출력 콘넥터(130)로 제공된다. On the other hand, the driving voltage selector 130 is the LCD panel driving voltage external voltage (VLCD) and the first connector by the relay driving signal / VLCD_RL_ON applied through the first connector CN1 of the first input terminal 110. One of the internal voltages VCC applied through CN1 is selected. That is, when the relay driving signal / VLCD_RL_ON is applied through the first connector CN1, the relay RL1 of the driving voltage selector 130 operates to output an external voltage VLCD for driving the LCD panel. 130).
한편, 릴레이구동신호(/VLCD_RL_ON)가 인가되지 않으면 릴레이(RL1)가 오프되어 내부 전압(VCC)이 출력콘넥터(130)로 제공된다. On the other hand, when the relay driving signal / VLCD_RL_ON is not applied, the relay RL1 is turned off to provide the internal voltage VCC to the output connector 130.
상술한 바와 같은 본 발명의 액정모듈용 인터페이스회로에 따르면, 내부구동신호 및 외부 패턴 디스플레이신호를 선택신호에 의해 자동절환 선택하여 줌으로써 택트시간이 감소하며, 하나의 인터페이스기판으로도 여러 검사공정에 대응토록 함으로써 경제적인 손실을 감소시킬 수 있다. 또한, 본원 발명은 파워온 리세트부를 구비하여 파워가 모듈에 우선적으로 공급된 다음 일정시간(20ms)이내에 데이터 및 인에이블등의 신호가 출력 콘넥터를 통해 전달되도록 함으로써 과부하가 걸리는 것을 방지할 수 있을 뿐만 아니라 오동작에 의해 노이즈가 화면상에 디스플레이되는 문제점을 해결할 수 있다.According to the interface circuit for a liquid crystal module of the present invention as described above, the tact time is reduced by automatically switching and selecting the internal drive signal and the external pattern display signal by the selection signal, and even a single interface substrate supports various inspection processes. By doing so, economic losses can be reduced. In addition, the present invention is provided with a power-on reset unit, the power is first supplied to the module, and within a predetermined time (20ms) to be transmitted to the signal through the output connector such as data and enable can be prevented from being overloaded In addition, it is possible to solve the problem that noise is displayed on the screen due to malfunction.
기타, 본 발명은 그 요지를 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다. In addition, this invention can be implemented in various changes within the range which does not deviate from the summary.
도 1은 본 발명의 실시예에 따른 액정모듈구동용 인터페이스회로의 블록도,1 is a block diagram of an interface circuit for driving a liquid crystal module according to an embodiment of the present invention;
도 2 및 도 2는 도 1의 액정모듈구동용 인터페이스회로의 상세회로도,2 and 2 are detailed circuit diagrams of the interface circuit for driving the liquid crystal module of FIG.
* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings
10 : 동작상태 검출부 20 : 선택신호 발생부10: operation state detector 20: selection signal generator
30 : 입력신호 보호부 40 : 전원공급부30: input signal protection unit 40: power supply unit
50 : 입력신호 선택부 60 : 제1출력신호 보호부50: input signal selector 60: first output signal protection unit
70 : 모드 선택부 80 : 파워온 리세트부70: mode selector 80: power-on reset unit
90 : 제2출력신호 보호부 100 : 노이즈 감쇄부90: second output signal protection unit 100: noise reduction unit
110, 120 : 입력단 130 : 구동전압 선택부 110, 120: input terminal 130: drive voltage selector
140 : 출력단140: output stage
Claims (20)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980045770A KR100535355B1 (en) | 1998-10-29 | 1998-10-29 | Interface circuit for liquid crystal module |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980045770A KR100535355B1 (en) | 1998-10-29 | 1998-10-29 | Interface circuit for liquid crystal module |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000027753A KR20000027753A (en) | 2000-05-15 |
KR100535355B1 true KR100535355B1 (en) | 2006-03-16 |
Family
ID=19556089
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980045770A Expired - Lifetime KR100535355B1 (en) | 1998-10-29 | 1998-10-29 | Interface circuit for liquid crystal module |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100535355B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080065809A (en) * | 2007-01-10 | 2008-07-15 | 엘지전자 주식회사 | Driver interface device |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH064044A (en) * | 1992-06-18 | 1994-01-14 | Mitsubishi Electric Corp | Liquid crystal display device |
JPH06205338A (en) * | 1992-12-28 | 1994-07-22 | Mitsubishi Electric Corp | Liquid crystal display controller driver |
JPH06308036A (en) * | 1993-04-22 | 1994-11-04 | Takamisawa Denki Seisakusho:Kk | Inspection method for liquid crystal display image |
KR0120529B1 (en) * | 1989-12-31 | 1997-10-30 | 김정배 | Small LCD Module Tester |
KR100429393B1 (en) * | 1997-06-25 | 2004-08-02 | 비오이 하이디스 테크놀로지 주식회사 | Interface circuit for LCM |
-
1998
- 1998-10-29 KR KR1019980045770A patent/KR100535355B1/en not_active Expired - Lifetime
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0120529B1 (en) * | 1989-12-31 | 1997-10-30 | 김정배 | Small LCD Module Tester |
JPH064044A (en) * | 1992-06-18 | 1994-01-14 | Mitsubishi Electric Corp | Liquid crystal display device |
JPH06205338A (en) * | 1992-12-28 | 1994-07-22 | Mitsubishi Electric Corp | Liquid crystal display controller driver |
JPH06308036A (en) * | 1993-04-22 | 1994-11-04 | Takamisawa Denki Seisakusho:Kk | Inspection method for liquid crystal display image |
KR100429393B1 (en) * | 1997-06-25 | 2004-08-02 | 비오이 하이디스 테크놀로지 주식회사 | Interface circuit for LCM |
Also Published As
Publication number | Publication date |
---|---|
KR20000027753A (en) | 2000-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20090153541A1 (en) | Liquid crystal panel driving apparatus | |
US6020752A (en) | IC testing device adapted to selectively use I/O common system and I/O split system functions | |
CN110660370A (en) | Signal adjusting circuit and display device | |
US7256761B2 (en) | Scanner integrated circuit | |
CN113053330A (en) | Source electrode driving circuit | |
KR100535355B1 (en) | Interface circuit for liquid crystal module | |
KR100429393B1 (en) | Interface circuit for LCM | |
KR940006230A (en) | Semiconductor integrated circuit device and its functional test method | |
CN106228923B (en) | A kind of driving circuit, driving method and display panel | |
JPH07152451A (en) | Clock selection circuit and integrated circuit | |
US20050030056A1 (en) | Apparatus for measuring VS parameters in a wafer burn-in system | |
KR950005209B1 (en) | Method for ac specifiaction of microprocessor | |
KR100683151B1 (en) | LCD test module test device | |
CN101938266A (en) | Semiconductor device and method of removing noise from semiconductor device | |
KR100256301B1 (en) | Lcm(liquid crystal module) driving circuit | |
KR100260362B1 (en) | Lcd driving circuit | |
KR19990003555A (en) | LCD module driving circuit | |
KR100448052B1 (en) | Data signal control circuit of liquid crystal display device, especially using a multiplexer to control a control ic for a white and a black mode | |
KR100323370B1 (en) | Device with a clock output circuit | |
KR100467515B1 (en) | Pattern generator for thin film transistor substrate test | |
US6857091B2 (en) | Method for operating a TAP controller and corresponding TAP controller | |
KR19980060002A (en) | Gate driver integrated circuit of liquid crystal display | |
KR20000026475A (en) | Test circuit with power on reset circuit | |
KR100674239B1 (en) | LC module inspection device | |
JP2000056733A (en) | Lcd device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19981029 |
|
PG1501 | Laying open of application | ||
N231 | Notification of change of applicant | ||
PN2301 | Change of applicant |
Patent event date: 20011009 Comment text: Notification of Change of Applicant Patent event code: PN23011R01D |
|
N231 | Notification of change of applicant | ||
PN2301 | Change of applicant |
Patent event date: 20030228 Comment text: Notification of Change of Applicant Patent event code: PN23011R01D |
|
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20030418 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19981029 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20050530 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20050912 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20051202 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20051205 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20081029 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20091126 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20100928 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20111028 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20121107 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20121107 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20131118 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20131118 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20141118 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20141118 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20151116 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20151116 Start annual number: 11 End annual number: 11 |
|
FPAY | Annual fee payment |
Payment date: 20161118 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20161118 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20171116 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20171116 Start annual number: 13 End annual number: 13 |
|
EXPY | Expiration of term | ||
PC1801 | Expiration of term |
Termination date: 20190429 Termination category: Expiration of duration |