KR100532955B1 - 반도체 장치의 딜레이 공유 회로 - Google Patents
반도체 장치의 딜레이 공유 회로 Download PDFInfo
- Publication number
- KR100532955B1 KR100532955B1 KR10-2003-0038747A KR20030038747A KR100532955B1 KR 100532955 B1 KR100532955 B1 KR 100532955B1 KR 20030038747 A KR20030038747 A KR 20030038747A KR 100532955 B1 KR100532955 B1 KR 100532955B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- delay
- output
- pulse
- control unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 19
- 230000003111 delayed effect Effects 0.000 claims abstract description 17
- 238000006243 chemical reaction Methods 0.000 claims abstract description 4
- 238000001514 detection method Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 14
- 238000000034 method Methods 0.000 description 5
- 101150110971 CIN7 gene Proteins 0.000 description 3
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 3
- 101100508840 Daucus carota INV3 gene Proteins 0.000 description 3
- 101150110298 INV1 gene Proteins 0.000 description 3
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 3
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 3
- 230000001934 delay Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/153—Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
- H03K5/1534—Transition or edge detectors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00293—Output pulse is a delayed pulse issued after a rising or a falling edge, the length of the output pulse not being in relation with the length of the input triggering pulse
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Pulse Circuits (AREA)
- Dram (AREA)
Abstract
Description
Claims (11)
- 복수개의 입력신호를 복수개의 펄스신호로 변환시키는 입력신호 변환부,상기 입력신호 변환부로부터 출력되는 상기 펄스신호를 일정시간 지연시켜 출력하는 딜레이부,상기 입력신호 변환부로부터 출력되는 상기 펄스신호와, 상기 딜레이부를 통과하여 일정 시간 지연된 지연 펄스 신호를 수신하며, 상기 지연 펄스 신호를 상기 입력신호 변환부로 입력된 상기 입력신호와 동일한 형태의 신호를 출력하는 스위치 및 출력 제어부를 구비하는 반도체 장치의 딜레이 공유 회로.
- 제 1 항에 있어서, 상기 입력신호 변환부는 상기 복수개의 입력신호에 대응하는 복수개의 펄스 변환부를 구비하는 것을 특징으로 하는 반도체 장치의 딜레이 공유 회로.
- 제 1 항에 있어서, 상기 입력신호는 레벨 신호 또는 펄스 신호인 것을 특징으로 하는 반도체 장치의 딜레이 공유 회로.
- 제 1 항에 있어서, 상기 딜레이부는 상기 복수개의 펄스신호중의 하나가 액티브되는지 여부를 판별하는 펄스신호 감지부와,상기 펄스신호 감지부의 출력신호를 수신한 다음, 일정시간 지연시켜 출력하는 딜레이 제어부를 구비하는 것을 특징으로 하는 반도체 장치의 딜레이 공유 회로.
- 제 4 항에 있어서, 상기 펄스신호 감지부는 NAND 게이트 또는 NOR 게이트인 것을 특징으로 하는 반도체 장치의 딜레이 공유 회로.
- 제 1 항에 있어서, 상기 스위칭 및 출력 제어부는 상기 복수개의 펄스신호에 각각 대응하는 복수개의 스위치 및 출력 제어 유닛을 포함하며,상기 스위치 및 출력 제어 유닛은 상기 펄스신호에 의하여 액티브되며, 상기 지연 펄스 신호를 상기 입력신호 형태로 변환하여 출력하는 것을 특징으로 하는 반도체 장치의 딜레이 공유 회로.
- 제 1 항에 있어서, 상기 스위칭 및 출력 제어부는 상기 복수개의 펄스신호에 각각 대응하는 복수개의 스위치 및 출력 제어 유닛을 포함하며,상기 각각의 스위치 및 출력 제어 유닛은 스위치, 스위치 제어부, 제어부를 포함하며,상기 스위치 제어부는 상기 스위치의 턴온/오프를 제어하며,상기 스위치는 상기 지연 펄스 신호를 통과시켜 상기 제어부로 인가하며,상기 제어부는 입력된 상기 지연 펄스 신호를 상기 입력신호 형태로 변환하여 출력하는 것을 특징으로 하는 반도체 장치의 딜레이 공유 회로.
- 제 7 항에 있어서, 상기 제어부로부터의 출력신호에 의하여 상기 스위치 제어부는 대기모드로 진입하는 것을 특징으로 하는 반도체 장치의 딜레이 공유 회로.
- 제 7 항에 있어서, 상기 제어부로부터 출력신호가 출력된 후, 외부 신호에 의하여 강제적으로 상기 스위치 제어부와 상기 제어부를 대기모드로 진입시키는 것을 특징으로 하는 반도체 장치의 딜레이 공유 회로.
- 삭제
- 삭제
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2003-0038747A KR100532955B1 (ko) | 2003-06-16 | 2003-06-16 | 반도체 장치의 딜레이 공유 회로 |
US10/673,014 US6989703B2 (en) | 2003-06-16 | 2003-09-26 | Shared delay circuit of a semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2003-0038747A KR100532955B1 (ko) | 2003-06-16 | 2003-06-16 | 반도체 장치의 딜레이 공유 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040108014A KR20040108014A (ko) | 2004-12-23 |
KR100532955B1 true KR100532955B1 (ko) | 2005-12-01 |
Family
ID=33509713
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2003-0038747A Expired - Fee Related KR100532955B1 (ko) | 2003-06-16 | 2003-06-16 | 반도체 장치의 딜레이 공유 회로 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6989703B2 (ko) |
KR (1) | KR100532955B1 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4019079B2 (ja) * | 2004-12-28 | 2007-12-05 | エルピーダメモリ株式会社 | 遅延回路及び半導体装置 |
KR102031175B1 (ko) | 2012-06-13 | 2019-10-11 | 에스케이하이닉스 주식회사 | 메모리 장치 및 이의 동작방법 |
KR20140002133A (ko) | 2012-06-28 | 2014-01-08 | 에스케이하이닉스 주식회사 | 지연 회로 및 이를 이용한 신호 지연 방법 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3760109A (en) * | 1971-11-15 | 1973-09-18 | Nissan Motor | Time division multiplex transmission system |
JPS565536B2 (ko) * | 1973-05-21 | 1981-02-05 | ||
US4159528A (en) * | 1978-03-22 | 1979-06-26 | Rca Corporation | Parallel transfer analyzer for performing the chirp Z transform |
FR2666183B1 (fr) * | 1990-08-23 | 1992-11-06 | Bull Sa | Circuit a constante de temps reglable et application a un circuit a retard reglable. |
US5490126A (en) * | 1993-04-07 | 1996-02-06 | Matsushita Electric Industrial Co., Ltd. | Apparatus for recording and reproducing data on a disk |
DE69618680T2 (de) * | 1995-10-09 | 2002-08-14 | Matsushita Electric Industrial Co., Ltd. | Aufnahmemethode und Aufnahmeeinheit für optische Information |
-
2003
- 2003-06-16 KR KR10-2003-0038747A patent/KR100532955B1/ko not_active Expired - Fee Related
- 2003-09-26 US US10/673,014 patent/US6989703B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR20040108014A (ko) | 2004-12-23 |
US6989703B2 (en) | 2006-01-24 |
US20040251945A1 (en) | 2004-12-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100202193B1 (ko) | 상보 클럭 발생 방법 및 클럭 발생기 | |
US6084453A (en) | Clock converting circuit | |
US6876352B1 (en) | Scanning circuit | |
KR100532955B1 (ko) | 반도체 장치의 딜레이 공유 회로 | |
JPH04213913A (ja) | クロック周波2逓倍器 | |
KR950024436A (ko) | 클록회로 | |
JP4019079B2 (ja) | 遅延回路及び半導体装置 | |
US6075398A (en) | Tunable digital oscillator circuit and method for producing clock signals of different frequencies | |
KR100295051B1 (ko) | 반도체메모리장치의입력버퍼및입력버퍼링방법 | |
KR100382985B1 (ko) | 반도체 메모리의 데이터 출력회로 및 그 방법 | |
KR100308068B1 (ko) | 펄스 발생장치 | |
KR100370991B1 (ko) | 위상 조정 회로 및 이를 내장한 반도체 기억장치 | |
JP2541244B2 (ja) | クロック発生回路 | |
US6300801B1 (en) | Or gate circuit and state machine using the same | |
JP2894040B2 (ja) | ラッチ回路 | |
JP2001197755A (ja) | スイッチ制御回路 | |
KR0131163B1 (ko) | 주/종속 플립-플롭 | |
JPS588169B2 (ja) | ハケイヘンカンソウチ | |
KR100462119B1 (ko) | 오프셋 전압 제거 회로 | |
KR0157880B1 (ko) | 클럭 스큐 제거장치 | |
KR0144487B1 (ko) | 가변형 지연회로 | |
KR102506819B1 (ko) | 지연 셀 및 그를 포함하는 회로 | |
KR0174500B1 (ko) | 반도체 칩의 클럭 제어회로 | |
KR100487492B1 (ko) | 동적구동회로의출력제어방법 | |
KR100474991B1 (ko) | 반도체 메모리장치의 입력버퍼 및 입력 버퍼링 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20030616 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20050530 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20051021 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20051125 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20051128 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20081027 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20091028 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20101025 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20111024 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20111024 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20121022 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20121022 Start annual number: 8 End annual number: 8 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |