KR100503983B1 - 반도체 칩 테스트용의 다수의 접촉팁들을 구비하는 카드의 제조방법 - Google Patents
반도체 칩 테스트용의 다수의 접촉팁들을 구비하는 카드의 제조방법 Download PDFInfo
- Publication number
- KR100503983B1 KR100503983B1 KR10-1999-7009143A KR19997009143A KR100503983B1 KR 100503983 B1 KR100503983 B1 KR 100503983B1 KR 19997009143 A KR19997009143 A KR 19997009143A KR 100503983 B1 KR100503983 B1 KR 100503983B1
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- tips
- thin film
- metal thin
- film layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/073—Multiple probes
- G01R1/07307—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
- G01R1/07342—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card the body of the probe being at an angle other than perpendicular to test object, e.g. probe card
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/06711—Probe needles; Cantilever beams; "Bump" contacts; Replaceable probe pins
- G01R1/06733—Geometry aspects
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R3/00—Apparatus or processes specially adapted for the manufacture or maintenance of measuring instruments, e.g. of probe tips
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Measuring Leads Or Probes (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Geometry (AREA)
Abstract
Description
Claims (9)
- 다수의 팁들을 가지며, 하나 이상의 반도체 칩 또는 집적회로를 인캡슐레이션하기 전에 이들을 테스트하도록 설계되는, 팁 (26) 형태의 접촉부에 접속되는 도전성 스트립들이 표면들중 하나에 제공되는 기판 (10) 을 구비하는 카드의 제조방법에 있어서,- 진공증착 또는 캐소드 스퍼터링에 의하여, 상기 모놀리식 기판 (10) 의 절연된 표면들중 하나에 금속박막층 (22) 을 피착시키는 단계로서, 상기 금속박막층 (22) 을 피착시키기 전에 상기 실리콘 기판 (10) 의 이방성 에칭이 수행되며, 상기 에칭은 전기접촉용 접속점을 형성하기 위하여 넌-이머전트한, 상기 피착 단계,- 감광성 수지를 사용한 UV 포토리소그래피 공정에 의해, 그리고, 상기 팁들 (26) 의 위치와 형상에 따라 상기 금속박막층 (22) 을 에칭하는 것에 의해 도전성 스트립들을 획득하는 단계,- 상기 에칭된 금속박막층 상에 감광성의 두꺼운 수지층 (24) 을 피착시킨 후, 상기 팁들의 선화(線畵) (25; drawing) 에 맞추어 수지를 노출시키는 또다른 UV 포토리소그래피 공정을 수행하는 단계,- 상기 선화 (25) 의 형상에 대응하는 전기주조된 패드를 획득할 수 있게 하는 금속 이온 배스에 의해 전기주조함으로써 팁들 (26) 을 제조하는 단계,- 잔존 수지층 (24) 을 솔벤트 배스에서 용해시켜서, 상기 모놀리식 기판 (10) 상에 팁 (26) 의 최종 임플랜테이션을 획득하는 단계를 포함하는 것을 특징으로 하는 카드의 제조방법.
- 제 1 항에 있어서,상기 기판 (10) 은 실리콘, 갈륨아세나이드, 유리 또는 석영이 기재인 재료에 의해 형성되는 것을 특징으로 하는 카드의 제조방법.
- 제 1 항 또는 제 2 항에 있어서,상기 기판 (10) 의 이방성 에칭은, 상기 기판 (10) 의 표면들중 하나에 이미 피착된 감광성 수지 (12) 로된 층의 국부 절연부를 마스크 (14) 를 통하여 형성하는 제 1 UV 포토리소그래피 공정 후에 수행되며, 그 이방성 에칭은 상기 실리콘 기판 (10) 을 수산화칼륨 (KOH) 에 담금으로써 달성되는 것을 특징으로 하는 카드의 제조방법.
- 제 1 항에 있어서,상기 금속박막층은, 니켈, 금, 또는 알루미늄 기재의 재료로 형성되는 것을 특징으로 하는 카드의 제조방법.
- 제 4 항에 있어서,상기 팁들 (26) 의 전기주조는 약 1 A/dm2 의 전류밀도를 갖는 니켈 설파메이트 (nickel sulfamate) 배스내에서 수행되는 것을 특징으로 하는 카드의 제조방법.
- 반도체 칩을 테스트하는 다수팁 카드로서, 서로 다른 팁들간의 피치가 최대 100 미크론인 고밀도의 팁들 (26) 을 형성하기 위하여 제 1 항, 제 2 항, 제 4 항, 및 제 5 항 중의 어느 한 항의 제조방법에 따라 처리되는 기판 (10) 을 구비하는 것을 특징으로 하는 다수팁 카드.
- 제 6 항에 있어서,상기 팁들 (26) 의 패드는 원형 또는 다각형의 단면을 갖는 것을 특징으로 하는 다수팁 카드.
- 제 6 항에 있어서,각 팁 (26) 은, 상기 기판 (10) 에 고정되거나 또는 고정되지 않고, 상기 금속박막층 (22) 상에 피착되는 것을 특징으로 하는 다수팁 카드.
- 제 6 항에 있어서,상기 기판 (10) 에는 대응하는 팁 (26) 과는 반대편의 금속박막층 (22) 하부에 배치되는 댐핑재 (30) 가 설치되는 것을 특징으로 하는 다수팁 카드.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1999-7009143A KR100503983B1 (ko) | 1997-04-10 | 1998-04-09 | 반도체 칩 테스트용의 다수의 접촉팁들을 구비하는 카드의 제조방법 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR97/04635 | 1997-04-10 | ||
KR10-1999-7009143A KR100503983B1 (ko) | 1997-04-10 | 1998-04-09 | 반도체 칩 테스트용의 다수의 접촉팁들을 구비하는 카드의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010006065A KR20010006065A (ko) | 2001-01-15 |
KR100503983B1 true KR100503983B1 (ko) | 2005-07-27 |
Family
ID=39863087
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-1999-7009143A Expired - Fee Related KR100503983B1 (ko) | 1997-04-10 | 1998-04-09 | 반도체 칩 테스트용의 다수의 접촉팁들을 구비하는 카드의 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100503983B1 (ko) |
-
1998
- 1998-04-09 KR KR10-1999-7009143A patent/KR100503983B1/ko not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR20010006065A (ko) | 2001-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6289583B1 (en) | Method for making cards with multiple contact tips for testing semiconductor chips | |
US6690081B2 (en) | Compliant wafer-level packaging devices and methods of fabrication | |
US7057274B2 (en) | Semiconductor structures having through-holes sealed with feed-through metalization | |
US8567051B2 (en) | Process for the vertical interconnection of 3D electronic modules by vias | |
KR940010510B1 (ko) | 반도체 장치 제조 방법 | |
US4289846A (en) | Process for forming low-reactance interconnections on semiconductors | |
EP0046525A2 (en) | Planar multi-level metal-insulator structure comprising a substrate, a conductive interconnection pattern and a superposed conductive structure and a method to form such a structure | |
EP0283498A1 (en) | Method to produce via holes in polymer dielectrics for multiple electronic circuit chip packaging | |
EP0190490B1 (en) | Thin-film electrical connections for integrated circuits | |
JPH0517708B2 (ko) | ||
US5030318A (en) | Method of making electrical probe diaphragms | |
JPH08264749A (ja) | 凹部を含んだ基体上に導電通路を形成する方法 | |
US4485553A (en) | Method for manufacturing an integrated circuit device | |
US7119557B2 (en) | Hollow microprobe using a MEMS technique and a method of manufacturing the same | |
CA1205576A (en) | Method of manufacturing an integrated circuit device | |
CN1139709A (zh) | 用于在一个基片上电镀-导电层的方法 | |
US7670874B2 (en) | Plated pillar package formation | |
KR100503983B1 (ko) | 반도체 칩 테스트용의 다수의 접촉팁들을 구비하는 카드의 제조방법 | |
KR100455499B1 (ko) | 반도체 장치를 검사하기 위한 프로브 및 그 제조 방법 | |
US7563703B2 (en) | Microelectronic interconnect device comprising localised conductive pins | |
US7723143B2 (en) | Method for manufacturing cantilever structure of probe card | |
KR100968445B1 (ko) | 접속소자의 제조방법 | |
CN223181138U (zh) | 半导体衬底的无源器件及半导体器件 | |
TWI873866B (zh) | 在半導體裝置中形成abf插塞元件的方法、半導體基板的被動裝置及半導體裝置 | |
KR20010062919A (ko) | 웨이퍼 레벨 패키지 및 그의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0105 | International application |
St.27 status event code: A-0-1-A10-A15-nap-PA0105 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
A201 | Request for examination | ||
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U12-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20080720 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20080720 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |