[go: up one dir, main page]

KR100489877B1 - 플라즈마 디스플레이 패널의 구동장치 및 구동방법 - Google Patents

플라즈마 디스플레이 패널의 구동장치 및 구동방법 Download PDF

Info

Publication number
KR100489877B1
KR100489877B1 KR10-2002-0067213A KR20020067213A KR100489877B1 KR 100489877 B1 KR100489877 B1 KR 100489877B1 KR 20020067213 A KR20020067213 A KR 20020067213A KR 100489877 B1 KR100489877 B1 KR 100489877B1
Authority
KR
South Korea
Prior art keywords
scan
subfield
temperature
driving
subfields
Prior art date
Application number
KR10-2002-0067213A
Other languages
English (en)
Other versions
KR20040038316A (ko
Inventor
윤상진
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0067213A priority Critical patent/KR100489877B1/ko
Publication of KR20040038316A publication Critical patent/KR20040038316A/ko
Application granted granted Critical
Publication of KR100489877B1 publication Critical patent/KR100489877B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/021Double addressing, i.e. scanning two or more lines, e.g. lines 2 and 3; 4 and 5, at a time in a first field, followed by scanning two or more lines in another combination, e.g. lines 1 and 2; 3 and 4, in a second field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 저온에서 안정된 동작을 할 수 있도록 한 플라즈마 디스플레이 패널의 구동방법 및 구동장치에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 패널이 저온에서 구동할 경우에 전반부 서브필드 동안 제 i 및 제 i+1주사전극(i는 홀수 또는 짝수)에 동시에 스캔펄스를 인가하는 단계와, 상기 전반부 서브필드 이외의 서브필드 동안 하나의 주사라인 단위로 순차적으로 스캔펄스를 인가하는 단계를 포함하며, 상기 스캔펄스는 상온 이상의 온도에서 구동할 경우보다 폭이 넓은 펄스인 것을 특징으로 한다.

Description

플라즈마 디스플레이 패널의 구동장치 및 구동방법{APPARATUS AND METHOD FOR DRIVING PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 관한 것으로 특히, 저온에서 안정된 동작을 할 수 있도록 한 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe 또는 Ne+Xe 불활성 혼합가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사전극(Y) 및 유지전극(Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(X)을 구비한다. 주사전극(Y)과 유지전극(Z) 각각은 투명전극(12Y,12Z)과, 투명전극(12Y,12Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리에 형성되는 금속버스전극(13Y,13Z)을 포함한다.
투명전극(12Y,12Y)은 통상 인듐틴옥사이드(Indium-Tin-Oxide : ITO)로 상부기판(10) 상에 형성된다. 금속버스전극(13Y,13Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(12Y,12Z) 상에 형성되어 저항이 높은 투명전극(12Y,12Z)에 의한 전압강하를 줄이는 역할을 한다. 주사전극(Y)과 유지전극(Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(X)은 주사전극(Y) 및 유지전극(Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전공간에는 불활성 혼합가스가 주입된다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다.
여기서, 초기화기간은 상승램프파형이 공급되는 셋업기간과 하강램프파형이 공급되는 셋다운 기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 2와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1내지SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1내지SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간과 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 3은 두 개의 서브필드에 공급되는 PDP의 구동파형을 나타낸다.
도 3을 참조하면, PDP는 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 구동된다.
초기화기간에 있어서, 셋업기간에는 모든 주사전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다. 셋다운기간에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 주사전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 부극성 스캔펄스(scan)가 주사전극들(Y)에 순차적으로 인가됨과 동시에 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
한편, 셋다운기간과 어드레스기간 동안에 유지전극들(Z)에는 서스테인전압레벨(Vs)의 정극성 직류전압이 공급된다.
서스테인기간에는 주사전극들(Y)과 유지전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다 주사전극(Y)과 유지전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 마지막으로, 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 유지전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
이와 같이 구동되는 종래의 PDP는 저온(대략 20℃ 내지 -20℃)에서 동작시에 미스 라이팅 현상이 발생된다. 다시 말하여, 동작온도에 따른 PDP의 동작특성 실험시에 저온에서 미스 라이팅(Miswriting) 현상이 발생된다. 이와 같은 미스 라이팅 현상은 저온에서 입자 움직임이 둔화되어 방전이 지연되기 때문에 발생된다. 다시 말하여, 저온에서는 방전 딜레이가 증가하고, 이에 따라 스캔펄스가 공급되는 기간동안 어드레스 방전이 발생되지 못한다.
이를 상세히 설명하면, 어드레스기간에 제 1전극에 공급되는 스캔펄스는 일례로 도 4와 같이 1.3㎲로 설정될 수 있다. 이때, 어드레스 전극에도 스캔펄스에 동기되도록 1.3㎲의 데이터펄스가 공급된다.
이와 같이 소정폭으로 설정된 스캔펄스가 제 1전극(Y)에 공급되고, 어드레스전극(X)에 데이터펄스가 공급되면 방전셀에서는 어드레스 방전이 발생된다. 이때, 저온이상의 온도(20℃ 이상)에서는 방전딜레이가 작기 때문에 방전발생 타임이 스캔펄스 폭내에 위치되어 안정된 어드레스 방전을 일으킬 수 있다.
하지만, 저온(대략 20℃ 내지 -20℃)에서는 방전딜레이가 저온이상의 온도 보다 크기 때문에 스캔펄스가 공급되는 시간동안 충분한 어드레스 방전이 발생되지 않을 수 있다. 다시 말하여, 도 4에 도시된 바와 같이 저온(대략 20℃ 내지 -20℃)에서는 방전딜레이에 의해 방전발생 타임이 스캔펄스의 경계부에 위치되어 미스 라이팅이 발생되게 된다.
한편, 이와 같은 미스라이팅 현상을 방지하기 위하여 저온에서 스캔 펄스의 폭을 넓게 설정하는 방법등이 제안되었다. 하지만, 일정하게 정해진 어드레스 기간내에서 스캔 펄스의 폭을 증가시키기에 한계가 있다. 다시 말하여, 스캔펄스의 폭을 일정하게 증가시키면 어드레스 기간이 늘어나게 된다. 따라서, 어드레스 기간이 늘어나는 만큼 서스테인 기간이 줄어들게 되어 충분한 휘도를 가지는 영상을 표시할 수 없다. 아울러, 스캔 펄스의 폭이 소정이상으로 늘어나게 되면 PDP의 구동자체가 불가능해진다.
따라서, 본 발명의 목적은 저온에서 안정된 동작을 할 수 있도록 한 플라즈마 디스플레이 패널의 구동장치 및 구동방법을 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 패널이 저온에서 구동할 경우에 전반부 서브필드 동안 제 i 및 제 i+1주사전극(i는 홀수 또는 짝수)에 동시에 스캔펄스를 인가하는 단계와, 상기 전반부 서브필드 이외의 서브필드 동안 하나의 주사라인 단위로 순차적으로 스캔펄스를 인가하는 단계를 포함하며, 상기 스캔펄스는 상온 이상의 온도에서 구동할 경우보다 폭이 넓은 펄스인 것을 특징으로 한다.전반부 서브필드는 첫 번째 서브필드 및 두 번째 서브필드를 포함한다.전반부 서브필드 및 상기 전반부 서브필드 이외의 서브필드 동안 공급되는 스캔펄스의 폭은 동일하게 설정된다.저온은 다수의 온도레벨로 나뉘고, 상기 온도가 낮아질수록 상기 전반부 서브필드에 포함되는 서브필드의 수가 증가됨과 아울러 스캔펄스의 폭이 넓어진다.본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 주사전극을 구동시키기 위한 주사 구동부와, 어드레스전극을 구동시키기 위한 어드레스 구동부와, 패널의 구동온도를 감시하기 위한 온도센서와, 온도센서로부터 입력되는 온도가 저온일 경우에 전반부 서브필드 동안 제 i 및 제 i+1주사전극(i는 홀수 또는 짝수)에 동시에 스캔펄스가 인가되고, 상기 전반부 서브필드 외의의 서브필드 동안 하나의 주사라인 단위로 순차적으로 스캔펄스가 인가되도록 상기 주사구동부 및 어드레스 구동부를 제어하기 위한 타이밍 콘트롤러를 구비하며, 상기 전반부 서브필드 및 전반부 서브필드 이외의 서브필드에 인가되는 스캔펄스는 온도센서로부터 입력되는 온도가 상온 이상일 경우보다 폭이 넓은 펄스인 것을 특징으로 한다.전반부 서브필드는 첫 번째 서브필드 및 두 번째 서브필드를 포함한다.전반부 서브필드 및 상기 전반부 서브필드 이외의 서브필드 동안 공급되는 스캔펄스의 폭은 동일하게 설정된다.온도센서는 저온을 다수의 온도레벨로 나뉘어 비트 제어신호를 상기 타이밍 콘트롤러로 공급하고, 상기 타이밍 콘트롤러는 상기 온도가 낮아질수록 상기 전반부 서브필드에 포함되는 서브필드의 수 및 상기 스캔펄스의 폭을 증가시킨다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 5 내지 도 6을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도이다.
도 5를 참조하면, 본 발명의 실시예에서는 저온(대략 20℃ 내지 -20℃)과 저온 이상의 온도에서 서로 상이한 구동파형이 공급되게 된다. 여기서, 저온 이상의 온도에서 PDP의 전극들(Y,Z,X)에 공급되는 구동파형은 도 3에 도시된 종래기술과 동일하므로 상세한 설명은 생략하기로 한다.
또한, PDP가 저온 구동시에 전반부 서브필드 및 전반부 이외의 서브필드에는 서로 상이한 구동파형이 공급된다.
전반부 서브필드를 상세히 설명하면, 먼저 초기화기간의 셋업기간에는 모든 주사전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다. 셋다운기간에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 주사전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스 기간에는 부극성 스캔펄스(scan)가 2개의 주사전극들(Y) 단위로 인가되는 더블스캔방식으로 스캔펄스(scan)가 인가된다. 어드레스 기간동안 어드레스전극들(X)에는 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
한편, 이와 같은 본 발명의 실시예에서는 더블스캔방식으로 스캔펄스(scan)가 공급된다. 다시 말하여, 제 i 및 제 i+1주사전극(i는 홀수 또는 짝수)에 동시에 스캔펄스(scan)가 인가된다. 이와 같이 2개의 주사전극들(Y) 단위로 스캔펄스(scan)가 인가되게 되면 어드레스 기간이 단축되게 된다. 따라서, 스캔펄스(scan)의 폭을 넓은간격(T2)으로 설정할 수 있다. 즉, PDP가 저온에서 구동될 때 스캔펄스(scan)의 폭(T2)을 도 3에 도시된 종래의 스캔펄스(scan)의 폭(T1)보다 넓게 설정하여(T2>T1) 미스라이팅 현상을 방지할 수 있다.
한편, 본 발명에서는 전반부 서브필드, 예를 들면 제 1 내지 제 2서브필드 기간에만 더블스캔방식이 적용된다. 이와 같이 제 1 내지 제 2서브필드에서 더블스캔방식으로 스캔펄스(scan)가 공급되면(즉, 제 1 및 제 2서브필드의 어드레스 기간이 단축되므로) 전반부 서브필드를 제외한 나머지 서브필드동안 공급되는 스캔펄스(scan)의 폭도 넓은간격(T2)으로 설정할 수 있다. 따라서, 본 발명에서는 저온에서 스캔펄스(scan)의 폭을 넓은간격(T2)으로 설정하여 미스 라이팅 현상을 방지할 수 있다. 아울러, 본 발명에서는 온도가 낮아질 수록 더블스캔방식으로 구동되는 서브필드의 수는 증가시킴과 아울러 스캔펄스(scan)의 폭을 넓게 설정한다.
서스테인기간에는 주사전극들(Y)과 유지전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다 주사전극(Y)과 유지전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 마지막으로, 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 유지전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
도 6은 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면이다.
도 6을 참조하면, 본 발명의 실시예에 의한 PDP의 구동장치는 주사전극들(Y)을 구동하기 위한 주사 구동부(44)와, 어드레스전극들(X)을 구동하기 위한 어드레스 구동부(46)와, 패널의 구동온도를 감시하기 위한 온도센서(40)와, 주사 구동부(44) 및 어드레스 구동부(46)를 제어하기 위한 타이밍 콘트롤러(42)를 구비한다.
주사 구동부(44)는 주사전극들(Y)에 구동파형을 공급한다. 어드레스 구동부(46)는 어드레스전극들(Y)에 구동파형을 공급한다.
타이밍 콘트롤러(42)는 수직/수평 동기신호를 입력받아 주사 구동부(44) 및 어드레스 구동부(46)에 필요한 타이밍 제어신호를 발생하고, 그 타이밍 제어신호를 주사 구동부(44) 및 어드레스 구동부(46)로 공급한다. 이와 같은 타이밍 콘트롤러(42)는 온도센서(40)로부터 입력되는 패널의 구동온도에 대응하여 스캔펄스의 폭 및 더블스캔 구동방식으로 구동될 서브필드의 수 등을 결정한다.
온도센서(40)는 패널의 구동온도를 감시하면서 제어신호를 타이밍 콘트롤러(42)로 공급한다. 이와 같은 온도센서(40)는 패널의 저온에서 구동할 때와 저온 이상의 온도에서 구동할 때 상이한 비트 제어신호를 생성하여 타이밍 콘트롤러(42)로 공급한다. 또한, 저온에서도 온도가 낮아질 수록 상이한 비트의 제어신호를 생성하여 타이밍 콘트롤러(42)로 공급한다. 예를 들어, 패널이 상온에서 구동할 때 온도센서(40)는 "0000"의 제어신호를 타이밍 콘트롤러(42)로 공급한다. 또한, 패널이 0℃에서 구동할 때 "0010"의 제어신호를 타이밍 콘트롤러(42)로 공급하고, 패널이 -10℃에서 구동할 때 "0100"의 제어신호를 타이밍 콘트롤러(42)로 공급할 수 있다.
동작과정을 상세히 설명하면, 먼저 온도센서(40)는 패널이 저온이상의 온도에서 구동할 때 제 1제어신호를 타이밍 콘트롤러(42)로 공급한다. 온도센서(40)로부터 제 1제어신호를 공급받은 타이밍 콘트롤러(42)는 도 3에 도시된 구동파형이 공급될 수 있도록 주사 구동부(44) 및 어드레스 구동부(46)를 제어한다.
한편, 온도센서(40)는 패널이 저온에서 구동할 때 제 2제어신호를 타이밍 콘트롤러(42)로 공급한다. 온도센서(40)로부터 제 2제어신호를 공급받은 타이밍 콘트롤러(42)는 현재 구동되는 온도에 대응되어 더블스캔방식으로 구동될 서브필드의 수 및 스캔펄스의 폭을 설정하여 주사 구동부(44) 및 어드레스 구동부(46)를 제어한다. 이때, 패널에는 도 5와 같이 전반부 서브필드들은 더블스캔방식으로 구동되고, 전반부 서브필드 이외의 서브필드들은 순차구동방식으로 구동된다. 아울러, 타이밍 콘트롤러(42)는 온도가 낮아질 수록 더블스캔방식으로 구동되는 서브필드의 수를 증가시킴과 아울러 스캔펄스의 폭을 넓게 설정하여 저온에서 미스라이팅 현상을 발생되는 것을 방지한다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 의하면 저온구동시에 전반부 서브필드를 더블스캔방식으로 구동시켜 스캔펄스의 폭을 넓게 설정할 수 있고, 이에 따라 저온에스 미스 라이팅 현상을 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.
도 2는 플라즈마 디스플레이 패널의 함 프레임을 나타내는 도면.
도 3은 종래의 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 4는 스캔펄스의 폭에 대응하는 방전 발생타임을 나타내는 도면.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 6은 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동장치를 나타내는 블록도.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 12Y,12Z : 투명전극
13Y,13Z : 버스전극 14,22 : 유전체층
16 : 보호막 18 : 하부기판
24 : 격벽 26 : 형광체층
40 : 온도센서 42 : 타이밍 콘트롤러
44 : 주사 구동부 46 : 어드레스 구동부

Claims (12)

  1. 패널에 형성되는 주사전극 및 어드레스전극을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 패널이 저온에서 구동할 경우에 전반부 서브필드 동안 제 i 및 제 i+1주사전극(i는 홀수 또는 짝수)에 동시에 스캔펄스를 인가하는 단계와;
    상기 전반부 서브필드 이외의 서브필드 동안 하나의 주사라인 단위로 순차적으로 스캔펄스를 인가하는 단계를 포함하며
    상기 스캔펄스는 상온 이상의 온도에서 구동할 경우보다 폭이 넓은 펄스인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 삭제.
  3. 제 1항에 있어서,
    상기 전반부 서브필드는 첫 번째 서브필드 및 두 번째 서브필드를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 1항에 있어서,
    상기 전반부 서브필드 및 상기 전반부 서브필드 이외의 서브필드 동안 공급되는 스캔펄스의 폭은 동일하게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 삭제.
  6. 제 1항에 있어서,
    상기 저온은 다수의 온도레벨로 나뉘고, 상기 온도가 낮아질수록 상기 전반부 서브필드에 포함되는 서브필드의 수가 증가됨과 아울러 스캔펄스의 폭이 넓어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  7. 패널에 형성되는 주사전극 및 어드레스전극을 포함하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 주사전극을 구동시키기 위한 주사 구동부와,
    상기 어드레스전극을 구동시키기 위한 어드레스 구동부와,
    상기 패널의 구동온도를 감시하기 위한 온도센서와,
    상기 온도센서로부터 입력되는 온도가 저온일 경우에 전반부 서브필드 동안 제 i 및 제 i+1주사전극(i는 홀수 또는 짝수)에 동시에 스캔펄스가 인가되고, 상기 전반부 서브필드 외의의 서브필드 동안 하나의 주사라인 단위로 순차적으로 스캔펄스가 인가되도록 상기 주사구동부 및 어드레스 구동부를 제어하기 위한 타이밍 콘트롤러를 구비하며, 상기 전반부 서브필드 및 전반부 서브필드 이외의 서브필드에 인가되는 스캔펄스는 온도센서로부터 입력되는 온도가 상온 이상일 경우보다 폭이 넓은 펄스인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  8. 삭제.
  9. 제 7항에 있어서,
    상기 전반부 서브필드는 첫 번째 서브필드 및 두 번째 서브필드를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  10. 제 7항에 있어서,
    상기 전반부 서브필드 및 상기 전반부 서브필드 이외의 서브필드 동안 공급되는 스캔펄스의 폭은 동일하게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  11. 삭제.
  12. 제 7항에 있어서,
    상기 온도센서는 저온을 다수의 온도레벨로 나뉘어 비트 제어신호를 상기 타이밍 콘트롤러로 공급하고, 상기 타이밍 콘트롤러는 상기 온도가 낮아질수록 상기 전반부 서브필드에 포함되는 서브필드의 수 및 상기 스캔펄스의 폭을 증가시키는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR10-2002-0067213A 2002-10-31 2002-10-31 플라즈마 디스플레이 패널의 구동장치 및 구동방법 KR100489877B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0067213A KR100489877B1 (ko) 2002-10-31 2002-10-31 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0067213A KR100489877B1 (ko) 2002-10-31 2002-10-31 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Publications (2)

Publication Number Publication Date
KR20040038316A KR20040038316A (ko) 2004-05-08
KR100489877B1 true KR100489877B1 (ko) 2005-05-17

Family

ID=37336542

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0067213A KR100489877B1 (ko) 2002-10-31 2002-10-31 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Country Status (1)

Country Link
KR (1) KR100489877B1 (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1138930A (ja) * 1997-07-22 1999-02-12 Fujitsu Ltd 平面表示装置の駆動回路
JP2000347616A (ja) * 1999-04-02 2000-12-15 Hitachi Ltd 表示装置および表示方法
JP2002207449A (ja) * 2001-01-12 2002-07-26 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法
KR20030012804A (ko) * 2001-08-02 2003-02-12 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 장치
KR20030033753A (ko) * 2001-10-25 2003-05-01 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR20030043342A (ko) * 2001-11-28 2003-06-02 엘지전자 주식회사 데이터 제어방법 및 장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1138930A (ja) * 1997-07-22 1999-02-12 Fujitsu Ltd 平面表示装置の駆動回路
JP2000347616A (ja) * 1999-04-02 2000-12-15 Hitachi Ltd 表示装置および表示方法
JP2002207449A (ja) * 2001-01-12 2002-07-26 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法
KR20030012804A (ko) * 2001-08-02 2003-02-12 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 장치
KR20030033753A (ko) * 2001-10-25 2003-05-01 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR20030043342A (ko) * 2001-11-28 2003-06-02 엘지전자 주식회사 데이터 제어방법 및 장치

Also Published As

Publication number Publication date
KR20040038316A (ko) 2004-05-08

Similar Documents

Publication Publication Date Title
KR100472353B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100503603B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100508250B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100524309B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP2000206926A (ja) プラズマディスプレ―パネルの駆動装置
KR100489280B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100589248B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
KR101042992B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR20050034767A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040094493A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100489877B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR20040029690A (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR20050099355A (ko) 플라즈마 디스플레이 패널 구동장치 및 구동방법
KR100647776B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040092297A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100488457B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100533731B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
KR100510184B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100489879B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
JP2006189828A (ja) プラズマ表示装置及びその駆動方法
KR100488150B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100452701B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100480169B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100492184B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100533725B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20021031

PA0201 Request for examination
PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20040729

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20050222

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20050506

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20050509

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20080422

Start annual number: 4

End annual number: 4

FPAY Annual fee payment

Payment date: 20090423

Year of fee payment: 5

PR1001 Payment of annual fee

Payment date: 20090423

Start annual number: 5

End annual number: 5

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee