KR100466192B1 - 반도체 소자의 제조 방법 - Google Patents
반도체 소자의 제조 방법 Download PDFInfo
- Publication number
- KR100466192B1 KR100466192B1 KR10-2002-0042149A KR20020042149A KR100466192B1 KR 100466192 B1 KR100466192 B1 KR 100466192B1 KR 20020042149 A KR20020042149 A KR 20020042149A KR 100466192 B1 KR100466192 B1 KR 100466192B1
- Authority
- KR
- South Korea
- Prior art keywords
- polysilicon layer
- etching
- semiconductor device
- manufacturing
- gas flow
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0411—Manufacture or treatment of FETs having insulated gates [IGFET] of FETs having floating gates
Landscapes
- Semiconductor Memories (AREA)
- Drying Of Semiconductors (AREA)
- Non-Volatile Memory (AREA)
Abstract
Description
Claims (9)
- 반도체 기판에 액티브 영역과 필드 영역을 분리하는 소자분리막을 형성하는 단계;전체 구조 상부에 산화 공정을 실시하여 터널 산화막을 형성한 후 상기 터널 산화막 상부에 폴리실리콘층을 형성하는 단계;상기 폴리실리콘층을 상부에 상기 폴리실리콘층으로 플로팅 게이트를 형성하기 위한 포토레지스트를 소정 간격으로 형성하는 단계;상기 포토레지스트를 마스크로 상기 폴리실리콘층을 식각하되, 상기 폴리실리콘층이 경사각을 갖도록 식각하는 단계; 및상기 폴리실리콘층이 경사각을 갖도록 식각하는 단계와 연속 공정으로 상기 식각 조건을 일부 변형시켜 상기 폴리실리콘층이 반구형 프로파일을 갖도록 식각하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서,상기 소정 간격은 0.1 내지 0.15 ㎛의 거리인 것을 특징으로 하는 반도체 소자의 제조방법.
- 삭제
- 제 1 항에 있어서,상기 반구형 프로파일을 갖도록 하는 단계는 건식 식각으로 진행되며, 바이어스 파워는 150 내지 350W, Cl2가스흐름비는 10 내지 30sccm, O2가스 흐름비는 10 내지 30sccm로 수행되는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서,상기 경사각을 이루도록 식각하는 단계는 건식 식각으로 진행되며, 바이어스 파워는 150 내지 250W, Cl2가스흐름비는 20 내지 40sccm, O2가스 흐름비는 5 내지 15sccm, 압력은 7 내지 13 Torr로 수행되는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서,상기 경사각을 이루도록 식각하는 단계는 건식 식각으로 진행되며, 바이어스 파워는 150 내지 250W, Cl2가스흐름비는 20 내지 40sccm, N2가스 흐름비는 5 내지15sccm, 압력은 7 내지 13 Torr로 수행되는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서,상기 반구형 프로파일을 갖도록 하는 단계는 RF 스퍼터링 또는 Ar 스퍼터링공정을 이용하여 수행되는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서,상기 폴리실리콘층은 1500 내지 3000 Å 두께로 증착하고, 그 위에 포토레지스트는 3500 내지 7500 Å 두께로 형성하는 것을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서,상기 경사각은 40 내지 80℃인 것을 특징으로 하는 반도체 소자의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0042149A KR100466192B1 (ko) | 2002-07-18 | 2002-07-18 | 반도체 소자의 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0042149A KR100466192B1 (ko) | 2002-07-18 | 2002-07-18 | 반도체 소자의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040008510A KR20040008510A (ko) | 2004-01-31 |
KR100466192B1 true KR100466192B1 (ko) | 2005-01-13 |
Family
ID=37317569
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2002-0042149A Expired - Fee Related KR100466192B1 (ko) | 2002-07-18 | 2002-07-18 | 반도체 소자의 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100466192B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100815955B1 (ko) * | 2006-09-04 | 2008-03-21 | 동부일렉트로닉스 주식회사 | Etox 셀 플래시 메모리의 자기정렬 sti 및 플로팅게이트 제조 방법 |
US20110133266A1 (en) * | 2009-12-03 | 2011-06-09 | Sanh Tang | Flash Memory Having a Floating Gate in the Shape of a Curved Section |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6235522A (ja) * | 1985-08-08 | 1987-02-16 | Nec Corp | 半導体装置の製造方法 |
JPH01216577A (ja) * | 1988-02-24 | 1989-08-30 | Ricoh Co Ltd | 半導体装置の製造方法 |
JPH0758221A (ja) * | 1993-08-17 | 1995-03-03 | Toshiba Corp | 不揮発性半導体記憶素子 |
JPH08181231A (ja) * | 1994-12-27 | 1996-07-12 | Hitachi Ltd | 不揮発性半導体記憶装置及びその製造方法 |
US20020000604A1 (en) * | 1999-03-29 | 2002-01-03 | Chartered Semiconductor Manufacturing Ltd. | Method to fabricate a floating gate with a sloping sidewall for a flash memory |
-
2002
- 2002-07-18 KR KR10-2002-0042149A patent/KR100466192B1/ko not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6235522A (ja) * | 1985-08-08 | 1987-02-16 | Nec Corp | 半導体装置の製造方法 |
JPH01216577A (ja) * | 1988-02-24 | 1989-08-30 | Ricoh Co Ltd | 半導体装置の製造方法 |
JPH0758221A (ja) * | 1993-08-17 | 1995-03-03 | Toshiba Corp | 不揮発性半導体記憶素子 |
JPH08181231A (ja) * | 1994-12-27 | 1996-07-12 | Hitachi Ltd | 不揮発性半導体記憶装置及びその製造方法 |
US20020000604A1 (en) * | 1999-03-29 | 2002-01-03 | Chartered Semiconductor Manufacturing Ltd. | Method to fabricate a floating gate with a sloping sidewall for a flash memory |
Also Published As
Publication number | Publication date |
---|---|
KR20040008510A (ko) | 2004-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7384846B2 (en) | Method of fabricating semiconductor device | |
CN1188327A (zh) | 形成接触窗的方法 | |
US6878612B2 (en) | Self-aligned contact process for semiconductor device | |
JP2004096117A (ja) | 自己整合型接点用の突出スペーサ | |
TWI471904B (zh) | 在製造一半導體裝置期間使用之方法、用於形成非對稱半導體裝置特徵之方法及包括該半導體裝置之結構 | |
US6995093B2 (en) | Polysilicon etching method | |
EP1361603B1 (en) | Method for manufacturing electronic circuits integrated on a semiconductor substrate | |
KR100466192B1 (ko) | 반도체 소자의 제조 방법 | |
KR101001466B1 (ko) | 비휘발성 메모리 소자의 제조 방법 | |
CN100431104C (zh) | 在闪存器件中形成浮置栅电极的方法 | |
KR20040022996A (ko) | 브롬화수소(HBr) 및 헬륨(He) 가스를 사용한 부유게이트 패턴 형성방법 및 이를 이용하는 플래쉬 메모리장치 제조방법 | |
JPH07297174A (ja) | 半導体装置の製造方法 | |
KR0139072B1 (ko) | 접촉구멍에 플러그를 형성하는 공정을 갖는 반도체 장치 제조방법 | |
KR100612947B1 (ko) | 비대칭 스텝구조의 게이트를 구비하는 반도체소자의 제조방법 | |
KR100992746B1 (ko) | 반도체소자 제조방법 | |
KR20020048616A (ko) | 플래시 메모리 장치의 게이트 패턴 형성 방법 | |
KR100975975B1 (ko) | Eeprom 셀 제조 방법 | |
KR100886641B1 (ko) | 반도체 소자의 캐패시터 제조방법 | |
KR100632631B1 (ko) | 반도체 소자의 트렌치 형성방법 | |
KR20040076982A (ko) | 플래시 메모리 소자의 제조 방법 | |
KR100624947B1 (ko) | 플래시 메모리 소자 및 그 제조 방법 | |
KR20060011021A (ko) | 반도체 소자의 제조 방법 | |
KR100550642B1 (ko) | 반도체 소자의 도전패턴 형성 방법 | |
KR0165417B1 (ko) | 반도체 장치의 미세 패턴 제조방법 | |
KR20030057936A (ko) | 반도체 소자의 게이트 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20020718 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20040525 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20041231 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20050104 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20050105 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20080102 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20090102 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20091222 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20101224 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20101224 Start annual number: 7 End annual number: 7 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |