KR100453067B1 - 480p 신호로부터 비디오 재생용 클록을 생성하는 장치 및방법 - Google Patents
480p 신호로부터 비디오 재생용 클록을 생성하는 장치 및방법 Download PDFInfo
- Publication number
- KR100453067B1 KR100453067B1 KR10-2002-0084078A KR20020084078A KR100453067B1 KR 100453067 B1 KR100453067 B1 KR 100453067B1 KR 20020084078 A KR20020084078 A KR 20020084078A KR 100453067 B1 KR100453067 B1 KR 100453067B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- cost
- generating
- clock
- horizontal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/16—Analogue secrecy systems; Analogue subscription systems
- H04N7/167—Systems rendering the television signal unintelligible and subsequently intelligible
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/913—Television signal processing therefor for scrambling ; for copy protection
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
Description
Claims (10)
- 수직 동기 신호, 수평 동기 신호 및 카피 가드(copy guard)가 포함된 480p 신호로부터 비디오 재생용 클록을 생성하는 장치에 있어서,상기 480p 신호의 한 프레임 신호 가운데, 상기 카피 가드의 개수에 따라 그 폭을 달리하는 코스트(coast) 신호를 발생하는 코스트 신호 발생부; 및상기 코스트 신호가 존재하는 동안에는 이전 수평 동기 신호의 주기에 맞춰 수평 동기 신호를 생성하고 그를 이용해 위상 동기된(PLL) 클록 신호를 발생하는 클록 발생부를 포함함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 장치.
- 제1항에 있어서, 상기 코스트 신호 발생부는상기 480p 신호의 한 프레임 신호 안에서 각 신호들의 폴링 에지를 카운트하는 카운터; 및소정 기준 카운트 값에 상응하는 서로 다른 펄스 폭의 n 개의 코스트 신호를 발생하는 n 개의 코스트 신호 발생부를 포함함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 장치.
- 제2항에 있어서, 상기 n 개의 코스트 신호 발생부는 525개 이하의 폴링 에지 개수에 상응하는 제1코스트 신호와, 526 ~ 535에 상응하는 제2코스트 신호, 536 ~ 545개에 상응하는 제3코스트 신호 및 546 ~ 558개에 상응하는 제4코스트 신호를 발생함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 장치.
- 제1항에 있어서, 상기 클록 발생부는,상기 코스트 신호가 존재하지 않는 부분에서 상기 480p 신호의 수평 동기 신호를 입력 받아 위상 동기시킨 클록 신호를 발생함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 장치.
- 수직 동기 신호, 수평 동기 신호 및 카피 가드가 포함된 480p 신호로부터 비디오 재생용 클록을 생성하는 장치에 있어서,이전 프레임에서 발생된 수평 동기 신호의 발생 주기를 저장하는 저장부;상기 480p 신호에서 상기 수직 동기 신호 이후에 들어오는 신호들의 폴링 에지(falling edge)를 카운트하는 카운터;상기 카운터의 카운트값들에 상응해, 서로 다른 펄스 폭을 가진 n 개의 코스트(coast) 신호를 발생하는 코스트 발생부; 및상기 코스트 발생부에서 코스트 신호가 발생되는 동안 상기 저장부에 저장된 소정 주기에 따라 수평 동기 신호를 만들고 그를 이용해 클록 펄스를 생성하고, 상기 코스트 신호가 없을 때 상기 480p 신호의 수평 동기 신호를 이용해 클록 펄스를 생성하는 클록 펄스 발생부를 포함함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 장치.
- 제5항에 있어서, 상기 코스트 발생부는소정 기준 카운트값에 상응하는 소정 기준 펄스 폭을 가진 신호와 그로부터 각각 일정한 길이 만큼 늘어난 폭을 가진 신호들을 발생함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 장치.
- 제6항에 있어서, 상기 코스트 발생부는525개 이하의 폴링 에지 개수에 상응하는 제1코스트 신호와, 526 ~ 535에 상응하는 제2코스트 신호, 536 ~ 545개에 상응하는 제3코스트 신호 및 546 ~ 558개에 상응하는 제4코스트 신호를 포함함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 장치.
- 수직 동기 신호, 수평 동기 신호 및 카피 가드가 포함된 480p 신호로부터 비디오 재생용 클록을 생성하는 방법에 있어서,480p 신호에서 상기 수직 동기 신호 이후에 들어오는 신호들의 폴링 에지(falling edge)들을 카운트하는 단계;상기 카운트 값에 대해 상응하는 코스트 신호를 생성하는 단계; 및상기 코스트 신호 생성부분에서는 소정 주기의 수평 동기 신호를 생성해 이를 이용한 클록 신호를 생성하고, 상기 코스트 신호가 없는 부분에서는 상기 480p 신호에 포함된 수평 동기 신호를 이용해 클록 신호를 생성하는 단계를 포함함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 방법.
- 제8항에 있어서, 상기 코스트 신호를 생성하는 단계는,상기 카운터 값에 따라 서로 다른 펄스 폭을 가진 n 개의 펄스 신호를 생성함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 방법.
- 제9항에 있어서, 상기 n개의 펄스 신호는,525개 이하의 폴링 에지 개수에 상응하는 제1코스트 신호와, 526 ~ 535에 상응하는 제2코스트 신호, 536 ~ 545개에 상응하는 제3코스트 신호 및 546 ~ 558개에 상응하는 제4코스트 신호를 포함함을 특징으로 하는 480p 신호로부터 비디오 재생용 클록을 생성하는 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0084078A KR100453067B1 (ko) | 2002-12-26 | 2002-12-26 | 480p 신호로부터 비디오 재생용 클록을 생성하는 장치 및방법 |
US10/743,903 US7817902B2 (en) | 2002-12-26 | 2003-12-24 | Apparatus and method of generating video-reproducing clock signal from 480p signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0084078A KR100453067B1 (ko) | 2002-12-26 | 2002-12-26 | 480p 신호로부터 비디오 재생용 클록을 생성하는 장치 및방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040058390A KR20040058390A (ko) | 2004-07-05 |
KR100453067B1 true KR100453067B1 (ko) | 2004-10-15 |
Family
ID=32709714
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2002-0084078A Expired - Fee Related KR100453067B1 (ko) | 2002-12-26 | 2002-12-26 | 480p 신호로부터 비디오 재생용 클록을 생성하는 장치 및방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7817902B2 (ko) |
KR (1) | KR100453067B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100490519C (zh) * | 2005-11-10 | 2009-05-20 | 凌阳科技股份有限公司 | 影像信号处理装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0795444A (ja) * | 1993-09-21 | 1995-04-07 | Sharp Corp | 垂直同期回路 |
JPH07135664A (ja) * | 1993-11-09 | 1995-05-23 | Funai Electric Co Ltd | 映像信号判定回路 |
US5502711A (en) * | 1995-03-20 | 1996-03-26 | International Business Machines Corporation | Dual digital phase locked loop clock channel for optical recording |
US5892745A (en) * | 1996-08-27 | 1999-04-06 | Seagate Technology, Inc. | System and method to compensate for data defects within a magneto-optical computer memory device |
EP1357546A4 (en) * | 2000-11-07 | 2007-10-10 | Matsushita Electric Ind Co Ltd | OPTICAL PLATE, RECORDING DEVICE FOR OPTICAL PLATE, PLAYING DEVICE FOR OPTICAL PLATE, METHOD FOR REPRODUCING AN OPTICAL PLATE AND METHOD FOR PRODUCING AN OPTICAL PLATE |
US6768385B2 (en) * | 2001-05-11 | 2004-07-27 | Mstar Semiconductor, Inc. | Intelligent phase lock loop |
KR100433526B1 (ko) * | 2001-09-28 | 2004-05-31 | 삼성전자주식회사 | 영상 처리를 위한 코스트 신호 발생 방법 및 장치 |
-
2002
- 2002-12-26 KR KR10-2002-0084078A patent/KR100453067B1/ko not_active Expired - Fee Related
-
2003
- 2003-12-24 US US10/743,903 patent/US7817902B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR20040058390A (ko) | 2004-07-05 |
US20040136691A1 (en) | 2004-07-15 |
US7817902B2 (en) | 2010-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7969507B2 (en) | Video signal receiver including display synchronizing signal generation device and control method thereof | |
JP4690636B2 (ja) | 入力ビデオ信号と出力ビデオ信号を垂直にロックさせるための方法および装置 | |
EP0096628B1 (en) | Apparatus for combining a video signal with graphics and text from a computer | |
JPH05508061A (ja) | ビデオ信号制御装置 | |
US6359654B1 (en) | Methods and systems for displaying interlaced video on non-interlaced monitors | |
JPH03238973A (ja) | 映像重合せ制御回路 | |
KR100453067B1 (ko) | 480p 신호로부터 비디오 재생용 클록을 생성하는 장치 및방법 | |
US4531154A (en) | Interface for a video display processor arranged to provide an overlay on a video display | |
US7327401B2 (en) | Display synchronization signal generation apparatus and method in analog video signal receiver | |
JP2003177734A (ja) | 映像処理のためのコスト信号発生方法及び装置 | |
US5677737A (en) | Video compression for wide screen television | |
JP3259627B2 (ja) | 走査線変換装置 | |
JPH0832022B2 (ja) | 映像信号変換装置 | |
JP4553415B2 (ja) | ディジタル化された映像信号を直交した行及び列に配置する方法及び装置 | |
US6433829B1 (en) | Signal processing apparatus for setting up vertical blanking signal of television set | |
JP2002305670A (ja) | デジタル・ビデオフレームを構成する装置 | |
JPH07303242A (ja) | テレビジョン受像機 | |
KR0164255B1 (ko) | 비디오 촬영용 영상신호 변환장치 | |
JPH07312699A (ja) | ディジタル映像再生装置 | |
JP3024724B2 (ja) | スキュー検出回路 | |
JP3008382B2 (ja) | Pal用信号変換回路およびそれを用いたpal用ビデオ信号生成方法 | |
JPH0654271A (ja) | 映像表示装置 | |
JPH0530489A (ja) | テレビ受像機 | |
JPH0767079A (ja) | 映像信号変換装置 | |
JPH05150739A (ja) | 平面表示装置用駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20021226 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20040924 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20041006 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20041007 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20070928 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20080930 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20090929 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20100929 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20110929 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20120927 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20120927 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20130927 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20130927 Start annual number: 10 End annual number: 10 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20150909 |