[go: up one dir, main page]

KR100404837B1 - 플라즈마 디스플레이 패널의 소거방전 방법 및 장치 - Google Patents

플라즈마 디스플레이 패널의 소거방전 방법 및 장치 Download PDF

Info

Publication number
KR100404837B1
KR100404837B1 KR10-2001-0019268A KR20010019268A KR100404837B1 KR 100404837 B1 KR100404837 B1 KR 100404837B1 KR 20010019268 A KR20010019268 A KR 20010019268A KR 100404837 B1 KR100404837 B1 KR 100404837B1
Authority
KR
South Korea
Prior art keywords
discharge
pulse
erase
sustain
plasma display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR10-2001-0019268A
Other languages
English (en)
Other versions
KR20020080095A (ko
Inventor
최정필
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0019268A priority Critical patent/KR100404837B1/ko
Publication of KR20020080095A publication Critical patent/KR20020080095A/ko
Application granted granted Critical
Publication of KR100404837B1 publication Critical patent/KR100404837B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2922Details of erasing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 공진 소거펄스를 이용하여 소거 방전을 확실히 발생시킬 수 있는 플라즈마 디스플레이 패널의 소거방전 방법 및 장치에 관한 것이다.
본 발명의 소거방전 방법은 유지펄스를 발생하는 에너지 회수회로에서 유지펄스 보다 펄스폭이 작은 소거방전을 위한 공진형 소거펄스를 발생하는 단계를 포함하고; 공진형 소거펄스를 발생하는 단계는, 플라즈마 디스플레이 패널로부터 에너지 회수회로로 회수된 전압과, 에너지 회수회로와 플라즈마 디스플레이 패널과의 공진을 이용하여 제1 및 제2 유지전극 중 적어도 어느 하나의 유지전극에 소거펄스의 전압이 상승되게 하는 단계와; 에너지 회수회로와 플라즈마 디스플레이 패널과의 공진점에서 플라즈마 디스플레이 패널로부터 에너지 회수회로로 전압을 회수하여 소거펄스의 전압이 하강되게 하는 단계를 포함하는 것을 특징으로 한다.

Description

플라즈마 디스플레이 패널의 소거방전 방법 및 장치{Method and Apparatus for Erasing Discharge of Plasma Display Panel}
본 발명은 플라즈마 디스플레이의 구동 방법 및 장치에 관한 것으로, 특히 공진 소거펄스를 이용하여 소거방전을 확실히 발생시킬 수 있는 플라즈마 디스플레이의 소거방전 방법 및 장치에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"이라 함)은 He+Xe 또는 Ne+Xe 불활성 혼합가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사전극(12Y) 및 유지전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사전극(12Y)과 유지전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전층(14)과 보호막(16)이 적층된다. 상부 유전층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전층(22), 격벽(24)이 형성되며, 하부 유전층(22)과 격벽(24) 표면에는 형광체(26)가 도포된다. 어드레스전극(20X)은 주사전극(12Y) 및 유지전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하판과 격벽 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
이러한 방전셀은 도 2에 도시된 바와 같이 매트릭스 형태로 배치된다. 도 2에서 방전셀(11)은 주사전극라인(Y1 내지 Ym), 유지전극라인(Z1 내지 Zm) 및 어드레스 전극라인(X1 내지 Xn)의 교차부에 마련된다. 주사전극라인(Y1 내지 Ym)은 순차적으로 구동되고, 유지 전극라인(Z1 내지 Zm)은 공통으로 구동된다. 어드레스 전극라인들(X1 내지 Xn)은 기수번째 라인들과 우수번째 라인들로 분할되어 구동된다.
이러한 3전극 교류 면방전형 PDP(30)는 다수개의 서브필드로 분리되어 구동되고, 각 서브필드기간에는 비디오 데이터의 가중치에 비례시킨 횟수의 발광이 진행됨으로써 계조표시가 행해지게 된다. 실례로, 8비트의 비디오 데이터를 이용하여 256계조로 화상이 표시되는 경우 각 방전셀(11)에서의 1 프레임 표시 기간(예를 들면, 1/60초=약 16.7msec)은 도 3에 도시된 바와 같이 8개의 서브 필드(SF1 내지 SF8)로 분할하게 된다. 각 서브 필드(SF1 내지 SF8)는 다시 리셋 기간, 어드레스 기간 및 유지기간으로 분할하고, 그 유지기간에 1:2:4:8:…:128의 비율로 가중치를 부여하게 된다. 여기서, 리셋기간은 방전셀을 초기화하는 기간이고, 어드레스기간은 비디오데이터의 논리값에 따라 선택적인 어드레스방전이 발생하게 하는 기간이며, 유지기간은 상기 어드레스방전이 발생된 방전셀에서 방전이 유지되게 하는 기간이다. 리셋 기간과 어드레스기간은 각 서브필드 기간에 동일하게 할당된다.
도 4는 도 1에 도시된 PDP를 하나의 서브필드 기간동안 구동하기 위한 구동파형도로서, Y, Z, X 각각은 주사전극(12Y), 유지전극(12Z), 어드레스전극(20X) 각각에 공급되는 구동파형을 나타낸다.
리셋기간(RPD)에서 주사전극(12Y)에 리셋펄스(RP)가 공급된다. 리셋펄스(RP)는 램프파 형태로 셋업(Set-up) 시 전압이 증가하고 셋다운(Set-down) 시는 전압이 감소하는 형태를 가진다. 셋업시 리셋방전이 발생되어 상부 유전층(14)에 벽전하가 형성된다. 이어서, 셋다운 시 감소하는 전압에 의해 불요의 하전입자들이 부분적으로 소거되어 벽전하가 오방전을 일으키지 않으면서 다음의 어드레스방전에 도움을 줄 정도로 감소하게 된다. 이 벽전하 감소를 위하여, 리셋펄스(RP)의 셋다운 기간에서 유지전극(12Z)에 정극성(+)의 직류전압(Vs)을 공급한다. 이 정극성(+)의 직류전압(Vs)에 대하여 리셋펄스(RP)는 서서히 감소하는 형태로 공급되므로 셋다운 시 주사전극(12Y)이 유지전극(12Z)에 대하여 상대적인 부극성(-)이 됨으로써, 즉 극성이 반전됨으로써 셋업 기간에 생성된 벽전하들이 감소하게 된다.
어드레스기간(APD)에서 주사전극(12Y)에 스캔펄스(SP)가 공급됨과 아울러 동시에 어드레스전극(20X)에 데이터펄스(DP)가 공급됨으로써 어드레스방전이 발생하게 된다. 이 어드레스방전으로 형성된 벽전하는 다른 방전셀들이 어드레스되는 기간동안 유지된다.
유지기간(SPD)의 시작부에서 주사전극(12Y)에 트리거링펄스(TP)를 공급하여 어드레스기간(APD)에서 충분히 벽전하가 형성된 방전셀(11)들에서 유지방전이 개시되게 한다. 이어서, 유지전극(12Z)과 주사전극(12Y)에 교번적으로 유지펄스(SUSPz, SUSPy)를 공급하여 유지기간(SPD) 동안 유지방전이 유지되게 한다. 또한 유지펄스(SUSP)는 도 5에 도시된 파형과 같이 나타난다. 유지펄스(SUSP)는 인가된 직후 0.5 ~ 1㎲ 안에서 방전이 시작되고 주사전극(12Y) - 유지전극(12Z) 표면에서 충분한 벽전하를 쌓기 위해서는 2 ~ 3㎲의 유지시간(t)이 필요하게 된다. 유지시간(t)이 지난 후에는 0.5 ~ 1㎲ 안에서 방전이 끝나게 된다.
이와 같이 구동되는 교류 면방전 PDP에서는 어드레스방전 및 유지방전에 수백 볼트 이상의 고압이 필요하게 된다. 이에 따라, 어드레스방전 및 유지방전에 필요한 구동전력을 최소화하기 위하여 주사전극 구동부, 유지전극 구동부 및 어드레스전극 구동부에 에너지 회수장치를 추가하고 있다. 에너지 회수장치는 주사전극라인(Y1 내지 Ym) 및 유지전극라인(Z1 내지 Zm)에 충전되는 전압과 어드레스전극라인(X1 내지 Xn) 사이에 충전되는 전압을 회수하여 이를 다음 방전시의 구동전압으로서 재이용한다.
이러한 유지기간(SPD)에 이은 소거기간(EPD)에서는 유지전극(12Z)에 소거펄스(EP)를 공급하여 유지되던 방전이 중지되게 한다. 이때 소거펄스(EP)는 발광크기가 작게끔 램프파 형태를 가지며 방전 소거를 위해 1㎲ 정도의 짧은 펄스폭을 가지게 된다. 이러한 소거펄스(EP)에 의한 짧은 소거방전으로 하전입자들이 소거되어 방전이 중지하게 된다.
하지만 세폭펄스나 램프파는 현실적으로 큰 패널 캐패시턴스 때문에 1㎲ 폭의 고전압 펄스를 완전하게 인가시키지 못하는 문제가 있게 된다. 또한 별도의 스위칭 소자를 이용한 구형파의 경우 완전하지 않은 형태의 파형을 낳게 되는 문제점이 있다.
따라서, 본 발명의 목적은 공진 소거펄스를 이용하여 소거 방전을 확실히 발생시킬 수 있는 PDP의 소거방전 방법 및 장치를 제공함에 있다.
본 발명의 다른 목적은 유지전극 뿐만 아니라 주사전극에도 공진형 소거펄스를 인가함으로써 소거방전 효율을 높일 수 있는 PDP의 소거방전 방법 및 장치를 제공함에 있다.
도 1은 종래의 3전극 교류 면방전 플라즈마 디스플레이 패널의 방전셀 구조를 도시한 사시도.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 전극 배치도.
도 3은 도 1에 도시된 방전셀의 서브필드 구동방법을 설명하기 위한 프레임 구성도.
도 4는 도 1에 도시된 방전셀의 구동파형도.
도 5는 도 4에 도시된 하나의 유지펄스를 확대 도시한 도면.
도 6은 본 발명의 제1 실시 예에 따른 플라즈마 디스플레이 패널의 소거방전 방법에 이용되는 공진형 소거펄스를 포함하는 구동 파형도.
도 7은 본 발명의 제1 실시 예에 따른 플라즈마 디스플레이 패널의 소거방전 장치로 이용되는 에너지 회수회로를 도시한 도면.
도 8은 도 7에 도시된 에너지 회수회로의 유지기간 및 소거기간에서의 구동 파형도.
도 9는 본 발명의 제2 실시 예에 따른 플라즈마 디스플레이 패널의 소거방전 방법에 이용되는 공진형 소거펄스를 포함하는 구동 파형도.
도 10은 본 발명의 제3 실시 예에 따른 플라즈마 디스플레이 패널의 소거방전 방법에 이용되는 공진형 소거펄스를 포함하는 구동 파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 11 : 방전셀
12Y,62 : 주사전극 12Z,64 : 유지전극
14 : 상부유전층 16 : 보호막
18 : 하부기판 20X : 어드레스전극
22 : 하부유전층 24 : 격벽
26 : 형광체 30 : PDP
60 : 주사전극 에너지 회수회로 70 : 유지전극 에너지 회수회로
상기 목적을 달성하기 위하여, 본 발명에 따른 PDP의 소거방전 방법은 제1 및 제2 유지전극에 공급된 유지펄스 보다 작은 펄스폭의 소거펄스에 의한 소거방전으로 벽전하를 소거하기 위한 플라즈마 디스플레이 패널의 소거방전 방법에 있어서, 상기 유지펄스를 발생하는 에너지 회수회로에서 상기 소거방전을 위한 공진형 소거펄스를 발생하는 단계를 포함하고; 상기 공진형 소거펄스를 발생하는 단계는, 상기 플라즈마 디스플레이 패널로부터 상기 에너지 회수회로로 회수된 전압과, 상기 에너지 회수회로와 상기 플라즈마 디스플레이 패널과의 공진을 이용하여 상기 제1 및 제2 유지전극 중 적어도 어느 하나의 유지전극에 상기 소거펄스의 전압이 상승되게 하는 단계와; 상기 에너지 회수회로와 플라즈마 디스플레이 패널과의 공진점에서 상기 플라즈마 디스플레이 패널에로부터 상기 에너지 회수회로로 전압을 회수하여 상기 소거펄스의 전압이 하강되게 하는 단계를 포함하는 것을 특징으로 한다.
또한, 본 발명의 PDP 소거방전 방법은 상기 제1 및 제2 유지전극 중 적어도 어느 하나의 유지전극에 복수개의 공진형 소거펄스를 공급하거나, 상기 제1 및 제2 유지전극에 교번적으로 상기 공진형 소거펄스를 공급하는 것을 특징으로 한다.
본 발명에 따른 PDP 소거방전 장치는 제1 및 제2 유지전극과 어드레스 전극의 교차부에 형성된 방전셀들이 매트릭스 형태로 배열된 플라즈마 디스플레이 패널과, 상기 제1 및 제2 유지전극간의 유지방전시에는 유지펄스를 발생하는데 이용됨과 아울러, 그 유지방전으로 인한 벽전하를 소거하는 소거방전시에는 상기 플라즈마 디스플레이 패널로부터 회수된 전압과, 상기 플라즈마 디스플레이 패널과의 공진을 이용하여 상기 유지펄스 보다 작은 펄스폭의 소거방전용 소거펄스를 발생하여 상기 제1 및 제2 유지전극 중 어느 하나의 유지전극으로 공급하는 에너지 회수 회로를 구비하는 것을 특징으로 한다.
상기 에너지 회수 회로는 상기 플라즈마 디스플레이 패널로부터 회수된 전압을 충방전하기 위한 캐패시터와; 상기 제1 및 제2 유지전극 중 어느 하나의 유지전극 사이에 직렬로 접속되어 상기 플라즈마 디스플레이 패널과 함께 공진회로를 구성하는 인덕터와; 상기 캐패시터와 상기 인덕터 사이에 접속되어 상기 캐패시터에 충전된 전압이 상기 인덕터를 통해 상기 제1 및 제2 유지전극 중 어느 하나의 유지전극으로 공급되게 하는 신호패스를 절환하기 위한 제1 스위치와; 상기 캐패시터와 상기 인덕터 사이에 접속되어 상기 공진회로의 공진점에서 상기 플라즈마 디스플레이 패널에 충전된 전압을 상기 제1 및 제2 유지전극 중 어느 하나의 유지전극과 상기 인덕터를 통해 상기 캐패시터로 회수하기 위한 신호패스를 절환하기 위한 제2 스위치를 구비하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예들을 도 6 내지 도 10을 참조하여 상세하게 설명하기로 한다.
도 6은 본 발명의 제1 실시 예에 따른 PDP의 소거방전 방법에 이용되는 공진 소거펄스를 포함하는 한 서브필드 기간의 구동파형도이다. 도 6에서 Y, Z, X 각각은 도 1에 도시된 PDP의 주사전극(12Y), 유지전극(12Z) 및 어드레스전극(20X) 각각에 공급되는 구동파형도이고, 소거기간(EPD)의 소거펄스(EP)가 종래의 것과 다름을 알 수 있다.
도 6을 참조하면, 리셋기간(RPD)에서 주사전극(12Y)에 리셋펄스(RP)가 공급된다. 리셋펄스(RP)는 램프파 형태로 셋업(Set-up)시 전압이 증가하고 셋다운(Set-down)시 전압이 감소하는 형태를 가진다. 이러한 리셋펄스(RP)에 의해 셋업시 리셋방전이 발생되어 상부 유전층(14)에 벽전하가 형성된다. 이어서, 리셋펄스(RP)의 셋다운시 감소하는 전압에 의해 하전입자들이 부분적으로 소거되어 벽전하가 오방전을 일으키지 않으면서 다음의 어드레스방전에 도움을 줄 정도로 감소하게 된다. 이 벽전하 감소를 위하여, 리셋펄스(RP)의 셋다운시 유지전극(12Z)에 정극성(+)의 직류전압(Vs)을 공급한다. 이 정극성(+)의 직류전압(Vs)에 대하여 리셋펄스(RP)는 서서히 감소하는 형태로 공급되므로 셋다운시 주사전극(12Y)이 유지전극(12Z)에 대하여 상대적인 부극성(-)이 됨으로써, 즉 극성이 반전됨으로써 셋업시 생성된 벽전하들이 감소하게 된다.
어드레스기간(APD)에서 주사전극(12Y)에 스캔펄스(SP)가 공급됨과 아울러 동시에 어드레스전극(20X)에 데이터펄스(DP)가 공급됨으로써 어드레스방전이 발생하게 된다. 이 어드레스방전으로 형성된 벽전하는 다른 방전셀들이 어드레스기간(APD) 동안 유지된다.
유지기간(SPD)의 시작부에서 주사전극(12Y)에 트리거링펄스(TP)를 공급하여어드레스기간(APD)에서 충분히 벽전하가 형성된 방전셀(11)들에서 유지방전이 개시되게 한다. 이어서, 유지전극(12Z)과 주사전극(12Y)에 교번적으로 유지펄스(SUSPz, SUSPy)를 공급하여 유지기간(SPD) 동안 유지방전이 유지되게 한다.
이러한 유지기간(SPD)에 이은 소거기간(EPD)에서는 유지전극(12Z)에 소거펄스(EP)를 공급하여 유지되던 방전이 중지되게 한다. 이 때 소거펄스(EP)는 종래의 램프나 구형파와는 달리 LC 공진 회로로부터 발생된 공진형 소거펄스(EP)를 사용한다. 이는 LC 공진회로에 의한 사인파를 이용함으로써 전계효과 트랜지스터(FET)를 이용한 불완전한 구형파 구동의 단점을 극복하기 위함이고, 공진파가 발생하는 동안은 별도의 스위칭 소자의 동작이 필요치 않기 때문이다. 이러한 공진형 소거펄스(EP)는 도 7과 같이 유지펄스(SUSPy, SUSPz)를 발생시키는 에너지 회수회로를 그대로 이용함으로써 가능하게 된다.
도 7은 본 발명에 따른 PDP의 소거방전 장치로서 공진형 소거펄스를 발생하기 위한 에너지 회수회로를 나타내는 도면이다.
도 7을 참조하면, 에너지 회수회로는 Y전극(62)에 접속된 Y 에너지 회수회로(60)와, Z전극(64)에 접속된 Z 에너지 회수회로(70)를 구비한다. Y전극(62)과 Z전극(64)은 용량성 패널 캐패시터(Cp)를 형성한다. Y전극(62)과 Z전극(64)은 PDP에 유지전극쌍 형태로 배치되어 Y 에너지 회수회로(60)와 Z 에너지 회수회로(70)로부터 공급된 유지펄스(SUSPy, SUSPz)를 공급받아 유지방전을 행하게 된다. Y 에너지 회수회로(60)는 기저 전압원에 접속된 외부 캐패시터(Cssy)와, 외부 캐패시터(Cssy)에 병렬로 접속된 제1 및 제3 스위치(SY1, SY3)와, 외부 서스테인 전압 공급원(Vcc)과 기저 전압원 사이에 직렬로 접속된 제2 및 제4 스위치(S3, S4)와, 제1 노드(n1)와 제2 노드(n2) 사이에 접속된 인덕터(Ly)를 구비한다. Z 에너지 회수회로(70)는 패널 캐패시터를 중심으로 Y 에너지 회수회로(60)에 대칭적으로 구성된다.
도 8은 도 7에 도시된 Z 에너지 회수회로(70)로부터 유지기간 및 소거기간에서 Z전극에 공급되는 유지펄스와 소거펄스와, 스위치들의 절환 타이밍도를 나타낸 것이다.
도 7 및 8에 있어서, Z전극에 유지펄스(SUSPz)를 공급하는 과정은 다음과 같다. 외부 캐패시터(Cssz)에 전압이 충전되었다고 가정하고, 제1 스위치(SZ1)가 닫히게 되어 외부 캐패시터(Cssz)에 충전된 전압이 제1 스위치(SZ1)와 인덕터(Lz)를 경유하여 패널 캐패시터에 충전된다. 그리고 LC 공진파형의 공진점에서 제3 스위치(S3)를 닫아 외부 유지전압(Vcc)을 패널 캐패시터(Cp)에 공급하여 패널 캐패시터를 충전하게 된다. 방전시에는 먼저 제2 스위치(SZ2)가 닫히게 되어 패널 캐패시터에 충전된 전압이 인덕터(L)와 제2 스위치(SZ2)를 경유하여 외부 캐패시터(Cssz)에 공급됨으로써 외부 캐패시터(Cssz)가 충전된다. 그 다음, 제2 스위치(SZ2)가 열리게 되고 제4 스위치(SZ4)는 닫히게 되어 패널 캐패시터는 완전히 방전된다. 패널 캐패시터가 소정기간(대략 1㎲) 방전을 유지한 후, Z 에너지 회수회로(70)는 패널 캐패시터(Cp)를 방전시키게 된다. 이러한 Z 에너지 회수회로(70)와 Y 에너지 회수회로(60)는 교번적으로 패널 캐패시터(Cp)를 충/방전시켜 Y전극 및 Z 전극에 유지펄스(SUSPy, SUSPz)를 공급함으로써 유지방전을 일으키게 된다.
유지기간(SPD) 다음의 소거기간(EPD)에는 소거펄스(EP)를 주로 Z전극에 인가하여 Y전극과의 사이에서 소거방전을 발생시킨다. Z전극에 공급되는 소거펄스(EP)는 전술한 Z 에너지 회수회로(70)에서 다음과 같은 구동방법을 통해 발생된다.
Z 에너지 회수회로(70)에서 제1 스위치(SZ1)가 닫히게 되어 외부 캐패시터(Cssz)에 충전된 전압이 제1 스위치(SZ1)와 인덕터(Lz)를 경유하여 패널 캐패시터(Cp)에 충전된다. 이 경우, Z전극에는 도 8과 같이 소거펄스(EP)의 상승 파형이 공급된다. 그리고 소거펄스(EP)의 상승 파형, 즉 LC 공진파형의 공진점에서 제2 스위치(SZ2)가 닫히게 되어 패널 캐패시터(Cp)에 충전된 전압이 인덕터(L)와 제2 스위치(SZ2)를 경유하여 외부 캐패시터(Cssz)로 방전되게 한다. 이 경우, Z전극에는 도 8과 같이 소거펄스(EP)의 하강 파형이 공급된다. 이러한 Z 에너지 회수회로(70)로부터 Z전극에 공급된 소거펄스(EP)에 의해 패널 캐패시터에서는 소거방전이 발생됨으로써 벽전하가 소거된다. 이렇게 Z 에너지 회수회로(70)에서 Z전극에 소거펄스(EP)를 공급하는 소거기간(EPS) 동안 제3 및 제4 스위치는 오픈되어 있으므로 외부 유지전압(Vcc)이 이용되지 않는다.
또한, 소거펄스(EP)는 Z전극에서 뿐만이 아니라 Y전극에도 인가할 수도 있고, 복수개로도 인가할 수 있다. 물론 이들도 전술한 Y 및 Z 에너지 회수회로(60, 70)회로로부터 발생된다.
도 9는 본 발명의 제2 실시 예에 따른 PDP의 소거방전 방법에 이용되는 소거펄스를 포함하는 구동 파형도이다.
도 9를 참조하면, 소거펄스(EP)는 Z전극 뿐만 아니라 Y전극에도 인가된다. Y전극에 공진형 소거펄스를 인가할 때에도 별도의 회로를 사용하는 것이 아니라 Y 에너지 회수회로(60)를 이용한다. 이렇게 공진형 소거펄스를 Z전극 및 Y전극에도 인가함으로써 Y, Z 전극에 잔존하는 벽전하를 더욱 확실히 소거할 수 있게 된다.
이의 구동방법을 도 7에 도시된 에너지 회수장치를 통하여 설명하면, Z 전극에 인가되는 소거펄스(EP)는 도 8에서 설명한 바와 같이 Z 에너지 회수회로(70)에서 제1 스위치(SZ1)가 닫히게 되어 외부 캐패시터(Cssz)에 충전된 전압이 제1 스위치(SZ1)와 인덕터(Lz)를 경유하여 패널 캐패시터(Cp)에 충전된다. 그리고 LC 공진파형의 공진점에서 제2 스위치(SZ2)가 닫히게 되어 패널 캐패시터(Cp)에 충전된 전압이 인덕터(L)와 제2 스위치(SZ2)를 경유하여 외부 캐패시터(Cssz)로 공급된다. 이러한 Z 에너지 회수회로(70)의 동작으로 Z전극에는 공진형 소거펄스가 공급됨으로써 패널 캐패시터 내부에서는 소거방전이 발생되어 벽전하들이 소거된다. 그리고, 제4 스위치(SZ4)가 닫히게 되어 패널 캐패시터(Cp)와 기저 전압원이 접속됨으로써 도 9와 같이 Z전극에는 기저전압이 공급된다.
이어서, Y전극에 인가되는 소거펄스(EP)는 Y 에너지 회수회로(60)에서 제1 스위치(SY1)가 닫히게 되어 외부 캐패시터(Cssy)에 충전된 전압이 제1 스위치(SY1)와 인덕터(Ly)를 경유하여 패널 캐패시터(Cp)에 충전된다. 그리고 LC 공진파형의 공진점에서 제2 스위치(SY2)가 닫히게 되어 패널 캐패시터(Cp)에 충전된 전압이 인덕터(L)와 제2 스위치(SZ2)를 경유하여 외부 캐패시터(Cssy)로 방전된다. 이러한 Y 에너지 회수회로(60)의 동작으로 Y전극에는 공진형 소거펄스가 공급됨으로써 패널 캐패시터 내부에서는 소거방전이 발생되어 벽전하들이 소거된다. 그리고, 제4 스위치(SY4)가 닫히게 되어 패널 캐패시터(Cp)와 기저전압원이 접속됨으로써 도 9와 같이 Y전극에는 기저 전압이 공급된다.
도 10은 본 발명의 제3 실시 예에 따른 PDP의 소거방전 방법에 이용되는 소거펄스를 포함하는 구동 파형도이다.
도 10을 참조하면, Z전극에 공진형 소거펄스를 연속적으로 발생시키는 것으로서, 이는 도 8에서 Z전극에 공진형 소거펄스를 발생시키는 동작을 반복시키는 것이다.
이를 설명하면, 유지기간(SPD)에서 Z 에너지 회수회로(70)에서 제1 스위치(SZ1)가 닫히게 되어 외부 캐패시터(Cssz)에 충전된 전압이 제1 스위치(SZ1)와 인덕터(Lz)를 경유하여 패널 캐패시터(Cp)에 충전된다. 그리고 LC 공진파형의 공진점에서 제2 스위치(SZ2)가 닫히게 되어 패널 캐패시터(Cp)에 충전된 전압이 인덕터(L)와 제2 스위치(SZ2)를 경유하여 외부 캐패시터(Cssz)에 공급된다. 이 경우, Z전극에 공급되는 공진형 소거 펄스에 의해 1차 소거방전이 발생됨으로써 벽전하들이 소거된다. 1차 소거방전 후 잔류 전하를 소거하기 위해 위와 같은 동작을 반복하게 되는데 패널 캐패시터(Cp)에 전압을 충전할 때 외부 유지전압(Vcc)가 인가되지 않기 때문에 앞 동작에 의해 충전된 외부 캐패시터(Cssz)의 전위(Vssz)는 낮아져서 결과적으로 제2 공진형 소거펄스의 진폭도는 작아지게 된다.
또한 2개 이상의 공진형 소거펄스를 사용할 경우는 갈수록 외부 캐패시터(Cssz)의 전위(Vssz)가 낮아지게 된다. 즉, 공전형 소거펄스가 서서히 작아지게 되므로 자연스럽게 방전을 할 수 있게 된다. 이와 더불어 도 10과 도 11을조합하여 구동할 수도 있다.
상술한 바와 같이, 본 발명에 따른 PDP 소거방전 방법 및 장치는 소거펄스 발생을 위한 별도의 회로가 필요없이 유지펄스를 발생시키는 에너지 회수회로를 그대로 이용하여 공진형 소거펄스를 발생한다. 이에 따라, 종래에 별도의 소거펄스 발생용 FET에 의한 불완전한 구형파 또는 램프파와 같은 소거펄스를 이용하는 경우 보다 확실한 소거방전이 발생되게 함으로써 벽전하들을 효과적으로 소거시킬 수 있게 된다.
또한, 본 발명에 따른 PDP 소거방전 방법 및 장치는 에너지 회수회로를 이용한 공진형 소거펄스를 Z전극 및 Y전극에 교번적으로 인가하거나, 복수개의 공진형 소거펄스를 인가함으로써 더욱 확실한 소거방전으로 잔존하는 벽전하들을 더욱 확실하게 소거시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (5)

  1. 제1 및 제2 유지전극에 공급된 유지펄스 보다 작은 펄스폭의 소거펄스에 의한 소거방전으로 벽전하를 소거하기 위한 플라즈마 디스플레이 패널의 소거방전 방법에 있어서,
    상기 유지펄스를 발생하는 에너지 회수회로에서 상기 소거방전을 위한 공진형 소거펄스를 발생하는 단계를 포함하고;
    상기 공진형 소거펄스를 발생하는 단계는,
    상기 플라즈마 디스플레이 패널로부터 상기 에너지 회수회로로 회수된 전압과, 상기 에너지 회수회로와 상기 플라즈마 디스플레이 패널과의 공진을 이용하여 상기 제1 및 제2 유지전극 중 적어도 어느 하나의 유지전극에 상기 소거펄스의 전압이 상승되게 하는 단계와;
    상기 에너지 회수회로와 상기 플라즈마 디스플레이 패널과의 공진점에서 상기 플라즈마 디스플레이 패널로부터 상기 에너지 회수회로로 전압을 회수하여 상기 소거펄스의 전압이 하강되게 하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 소거방전 방법.
  2. 제 1 항에 있어서,
    상기 제1 및 제2 유지전극 중 적어도 어느 하나의 유지전극에 복수개의 공진형 소거펄스를 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 소거방전방법.
  3. 제 1 항에 있어서,
    상기 제1 및 제2 유지전극에 교번적으로 상기 공진형 소거펄스를 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 소거방전 방법.
  4. 제1 및 제2 유지전극과 어드레스 전극의 교차부에 형성된 방전셀들이 매트릭스 형태로 배열된 플라즈마 디스플레이 패널과,
    상기 제1 및 제2 유지전극간의 유지방전시에는 유지펄스를 발생하는데 이용됨과 아울러, 그 유지방전으로 인한 벽전하를 소거하는 소거방전시에는 상기 플라즈마 디스플레이 패널로부터 회수된 전압과, 상기 플라즈마 디스플레이 패널과의 공진을 이용하여 상기 유지펄스 보다 작은 펄스폭의 소거방전용 소거펄스를 발생하여 상기 제1 및 제2 유지전극 중 어느 하나의 유지전극으로 공급하는 에너지 회수 회로를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 소거방전 장치.
  5. 제 4 항에 있어서,
    상기 에너지 회수 회로는
    상기 플라즈마 디스플레이 패널로부터 회수된 전압을 충방전하기 위한 캐패시터와;
    상기 제1 및 제2 유지전극 중 어느 하나의 유지전극 사이에 직렬로 접속되어 상기 플라즈마 디스플레이 패널과 함께 공진회로를 구성하는 인덕터와;
    상기 캐패시터와 상기 인덕터 사이에 접속되어 상기 캐패시터에 충전된 전압이 상기 인덕터를 통해 상기 제1 및 제2 유지전극 중 어느 하나의 유지전극으로 공급되게 하는 신호패스를 절환하기 위한 제1 스위치와;
    상기 캐패시터와 상기 인덕터 사이에 접속되어 상기 공진회로의 공진점에서 상기 플라즈마 디스플레이 패널에 충전된 전압을 상기 제1 및 제2 유지전극 중 어느 하나의 유지전극과 상기 인덕터를 통해 상기 캐패시터로 회수하기 위한 신호패스를 절환하기 위한 제2 스위치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 소거방전 장치.
KR10-2001-0019268A 2001-04-11 2001-04-11 플라즈마 디스플레이 패널의 소거방전 방법 및 장치 Expired - Fee Related KR100404837B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0019268A KR100404837B1 (ko) 2001-04-11 2001-04-11 플라즈마 디스플레이 패널의 소거방전 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0019268A KR100404837B1 (ko) 2001-04-11 2001-04-11 플라즈마 디스플레이 패널의 소거방전 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20020080095A KR20020080095A (ko) 2002-10-23
KR100404837B1 true KR100404837B1 (ko) 2003-11-07

Family

ID=27700704

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0019268A Expired - Fee Related KR100404837B1 (ko) 2001-04-11 2001-04-11 플라즈마 디스플레이 패널의 소거방전 방법 및 장치

Country Status (1)

Country Link
KR (1) KR100404837B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4647220B2 (ja) * 2004-03-24 2011-03-09 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置の駆動方法
KR100910288B1 (ko) * 2007-10-31 2009-08-03 히다찌 플라즈마 디스플레이 가부시키가이샤 플라즈마 디스플레이 패널의 구동 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11161226A (ja) * 1997-11-28 1999-06-18 Nec Corp プラズマディスプレイパネルの駆動方法および回路ならびにプラズマディスプレイパネル表示装置
KR20000009133A (ko) * 1998-07-21 2000-02-15 구자홍 플라즈마 표시장치용 구동장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11161226A (ja) * 1997-11-28 1999-06-18 Nec Corp プラズマディスプレイパネルの駆動方法および回路ならびにプラズマディスプレイパネル表示装置
KR20000009133A (ko) * 1998-07-21 2000-02-15 구자홍 플라즈마 표시장치용 구동장치

Also Published As

Publication number Publication date
KR20020080095A (ko) 2002-10-23

Similar Documents

Publication Publication Date Title
KR100433213B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
JP2891280B2 (ja) 平面表示装置の駆動装置及び駆動方法
KR100487809B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP2004310108A (ja) プラズマディスプレイパネル及びそれの駆動方法
KR100488463B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100607511B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100425487B1 (ko) 플라즈마 디스플레이 패널의 구동장치
JP2004361963A (ja) プラズマディスプレイパネルの駆動方法
KR100404837B1 (ko) 플라즈마 디스플레이 패널의 소거방전 방법 및 장치
CN100446060C (zh) 等离子体显示设备及其驱动方法
KR100330033B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100385882B1 (ko) 플라즈마 디스플레이 패널의 소거방전 구동방법 및 그의구동장치
KR100438914B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100482340B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100430089B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100467073B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
US7479935B2 (en) Plasma display apparatus and method of driving the same
KR101069867B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
KR100488154B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100433233B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR20020058952A (ko) 플라즈마 디스플레이 패널의 소거구동방법
KR100480173B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100426188B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100761168B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100493618B1 (ko) 플라즈마 디스플레이 패널의 서스테인 구동회로 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20010411

PA0201 Request for examination
N231 Notification of change of applicant
PN2301 Change of applicant

Patent event date: 20020603

Comment text: Notification of Change of Applicant

Patent event code: PN23011R01D

PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20030324

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20031014

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20031028

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20031029

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20060911

Start annual number: 4

End annual number: 4

FPAY Annual fee payment

Payment date: 20070918

Year of fee payment: 5

PR1001 Payment of annual fee

Payment date: 20070918

Start annual number: 5

End annual number: 5

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20090910