KR100318424B1 - 모드 레지스터에 제어받는 반도체메모리장치의 데이터 출력버퍼 - Google Patents
모드 레지스터에 제어받는 반도체메모리장치의 데이터 출력버퍼 Download PDFInfo
- Publication number
- KR100318424B1 KR100318424B1 KR1019990024952A KR19990024952A KR100318424B1 KR 100318424 B1 KR100318424 B1 KR 100318424B1 KR 1019990024952 A KR1019990024952 A KR 1019990024952A KR 19990024952 A KR19990024952 A KR 19990024952A KR 100318424 B1 KR100318424 B1 KR 100318424B1
- Authority
- KR
- South Korea
- Prior art keywords
- pull
- transistor
- input signal
- signal
- memory device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000000872 buffer Substances 0.000 title claims abstract description 34
- 239000004065 semiconductor Substances 0.000 title claims abstract description 21
- 230000004044 response Effects 0.000 claims abstract description 17
- 238000000034 method Methods 0.000 claims description 15
- 238000004519 manufacturing process Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 3
- 241000490025 Schefflera digitata Species 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1057—Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1063—Control signal output circuits, e.g. status or busy flags, feedback command signals
Landscapes
- Logic Circuits (AREA)
- Dram (AREA)
Abstract
Description
Claims (14)
- 반도체메모리장치의 데이터출력버퍼에 있어서,입력신호에 응답된 출력신호를 출력하는 출력단;상기 입력신호에 응답하여 상기 출력단을 풀업 구동하기 위한 풀업 드라이버;상기 입력신호에 응답하여 상기 출력단을 풀다운 구동하며, 상기 출력단에 병렬 접속된 다수의 풀다운드라이버; 및상기 다수의 풀다운드라이버중 적어도 어느하나 이상을 선택적으로 인에이블시키기 위하여, 제어신호를 선택신호로하여 상기 입력신호를 상기 다수의 풀다운드라이버중 적어도 어느한 풀다운드라이버로 전달하는 역다중화기를 구비하는 모드 레지스터를 포함하여 이루어진 반도체메모리장치의 데이터출력버퍼.
- 제1항에 있어서,상기 제어신호는 상기 반도체메모리장치의 제조 후 테스트결과에 따라 결정된 신호임을 특징으로 하는 반도체메모리장치의 데이터출력버퍼.
- 반도체메모리장치의 데이터출력버퍼에 있어서,입력신호에 응답된 출력신호를 출력하는 출력단;상기 입력신호에 응답하여 상기 출력단을 풀업 구동하며, 상기 출력단에 병렬 접속된 다수의 풀업 드라이버;상기 입력신호에 응답하여 상기 출력단을 풀다운 구동하는 풀다운드라이버; 및상기 다수의 풀업 드라이버중 적어도 어느하나 이상을 선택적으로 인에이블시키기 위하여, 제어신호를 선택신호로하여 상기 입력신호를 상기 다수의 풀업 드라이버중 적어도 어느한 풀업 드라이버로 전달하는 역다중화기를 구비하는 모드 레지스터를 포함하여 이루어진 반도체메모리장치의 데이터출력버퍼.
- 제4항에 있어서,상기 제어신호는 상기 반도체메모리장치의 제조 후 테스트결과에 따라 결정된 신호임을 특징으로 하는 반도체메모리장치의 데이터출력버퍼.
- 반도체메모리장치의 데이터출력버퍼에 있어서,입력신호에 응답된 출력신호를 출력하는 출력단;상기 입력신호에 응답하여 상기 출력단을 풀업 구동하기 위한 풀업트랜지스터;상기 입력신호에 게이트 제어받아 상기 출력단을 풀다운 구동하는 풀다운트랜지스터;상기 풀다운트랜지스터와 병렬적으로 상기 출력단에 접속되어, 상기 출력단을 풀다운 구동하는 다수의 풀다운트랜지스터군;상기 다수의 풀다운트랜지스터군중 적어도 어느하나 이상을 선택적으로 인에이블시키기 위하여, 제어신호를 선택신호로하여 상기 입력신호를 상기 다수의 풀다운트랜지스터군중 어느한 풀다운트랜지스터군의 각 트랜지스터의 게이트로 전달하는 역다중화기를 구비하는 모드 레지스터를 포함하여 이루어진 반도체메모리장치의 데이터출력버퍼.
- 제7항에 있어서,상기 제어신호는 상기 반도체메모리장치의 제조 후 테스트결과에 따라 결정된 신호임을 특징으로 하는 반도체메모리장치의 데이터출력버퍼.
- 제7항에 있어서,상기 다수의 풀다운트랜지스터군은,하나의 트랜지스터로 이루어진 제1풀다운트랜지스터군;두개의 트랜지스터로 이루어진 제2풀다운트랜지스터군; 및네개의 트랜지스터로 이루어진 제3풀다운트랜지스터군을 포함하여 이루어진 반도체메모리장치의 데이터출력버퍼.
- 제10항에 있어서,상기 풀다운트랜지스터는 전체 구동능력의 86%를 가지며, 상기 다수의 풀다운트랜지스터군의 각 트랜지스터들은 2%의 구동능력을 갖는 것을 특징으로 하는 반도체메모리장치의 데이터출력버퍼.
- 제10항에 있어서,상기 선택수단은 1:3 역다중화기임을 특징으로 하는 반도체메모리장치의 데이터 출력버퍼.
- 반도체메모리장치의 데이터출력버퍼에 있어서,입력신호에 응답된 출력신호를 출력하는 출력단;상기 입력신호에 응답하여 상기 출력단을 풀업 구동하기 위한 풀업트랜지스터;상기 입력신호에 게이트 제어받아 상기 출력단을 풀다운 구동하는 풀다운트랜지스터;상기 풀업트랜지스터와 병렬적으로 상기 출력단에 접속되어, 상기 출력단을 풀업 구동하는 다수의 풀업트랜지스터군;상기 다수의 풀업트랜지스터군중 적어도 어느하나를 선택적으로 인에이블시키기 위하여, 제어신호를 선택신호로하여 상기 입력신호를 상기 다수의 풀업트랜지스터군중 어느한 풀업트랜지스터군의 각 트랜지스터의 게이트로 전달하는 역다중화기를 구비하는 모드 레지스터를 포함하여 이루어진 반도체메모리장치의 데이터출력버퍼.
- 제13항에 있어서,상기 제어신호는 상기 반도체메모리장치의 제조 후 테스트결과에 따라 결정된 신호임을 특징으로 하는 반도체메모리장치의 데이터출력버퍼.
- 제13항에 있어서,상기 다수의 풀업트랜지스터군은,하나의 트랜지스터로 이루어진 제1풀업트랜지스터군;두개의 트랜지스터로 이루어진 제2풀업트랜지스터군; 및네개의 트랜지스터로 이루어진 제3풀업트랜지스터군을 포함하여 이루어진 반도체메모리장치의 데이터출력버퍼.
- 제16항에 있어서,상기 풀업트랜지스터는 전체 구동능력의 86%를 가지며, 상기 다수의 풀업트랜지스터군의 각 트랜지스터들은 2%의 구동능력을 갖는 것을 특징으로 하는 반도체메모리장치의 데이터출력버퍼.
- 제16항에 있어서,상기 선택수단은 1:3 역다중화기임을 특징으로 하는 반도체메모리장치의 데이터 출력버퍼.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990024952A KR100318424B1 (ko) | 1999-06-28 | 1999-06-28 | 모드 레지스터에 제어받는 반도체메모리장치의 데이터 출력버퍼 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990024952A KR100318424B1 (ko) | 1999-06-28 | 1999-06-28 | 모드 레지스터에 제어받는 반도체메모리장치의 데이터 출력버퍼 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010004327A KR20010004327A (ko) | 2001-01-15 |
KR100318424B1 true KR100318424B1 (ko) | 2001-12-24 |
Family
ID=19596398
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990024952A Expired - Fee Related KR100318424B1 (ko) | 1999-06-28 | 1999-06-28 | 모드 레지스터에 제어받는 반도체메모리장치의 데이터 출력버퍼 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100318424B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102145410B1 (ko) * | 2019-11-04 | 2020-08-18 | 한국항공우주연구원 | 탑재컴퓨터용 바이레벨 원격판별회로 및 원격판별방법 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100892685B1 (ko) | 2007-11-09 | 2009-04-15 | 주식회사 하이닉스반도체 | Eaic 시스템 |
-
1999
- 1999-06-28 KR KR1019990024952A patent/KR100318424B1/ko not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102145410B1 (ko) * | 2019-11-04 | 2020-08-18 | 한국항공우주연구원 | 탑재컴퓨터용 바이레벨 원격판별회로 및 원격판별방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20010004327A (ko) | 2001-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5151621A (en) | High speed output buffer unit that preliminarily sets the output voltage level | |
US7148721B2 (en) | Semiconductor integrated circuit device capable of controlling impedance | |
US5532620A (en) | Input buffer circuit capable of corresponding to variation of operating voltage in semiconductor integrated circuit | |
US6792372B2 (en) | Method and apparatus for independent output driver calibration | |
US5926034A (en) | Fuse option for multiple logic families on the same die | |
EP0637134B1 (en) | Inverter with variable impedance delay element | |
US6768393B2 (en) | Circuit and method for calibrating resistors for active termination resistance, and memory chip having the circuit | |
US6489807B2 (en) | Output buffer and method of driving | |
US7205786B2 (en) | Programmable output buffer | |
KR100427037B1 (ko) | 적응적 출력 드라이버를 갖는 반도체 기억장치 | |
US5864244A (en) | Tristate buffer circuit with transparent latching capability | |
US7868667B2 (en) | Output driving device | |
US6281709B1 (en) | Fuse option for multiple logic families on the same die | |
JPH10163851A (ja) | デジタル・スルー・レート制御を有するオープン・ドレイン出力ドライバ | |
US7368951B2 (en) | Data transmission circuit and data transmission method with two transmission modes | |
US7221214B2 (en) | Delay value adjusting method and semiconductor integrated circuit | |
KR100318424B1 (ko) | 모드 레지스터에 제어받는 반도체메모리장치의 데이터 출력버퍼 | |
US6130549A (en) | Output driver of an integrated semiconductor chip | |
US6380762B1 (en) | Multi-level programmable voltage control and output buffer with selectable operating voltage | |
US5693540A (en) | Method of fabricating integrated circuits | |
KR100298433B1 (ko) | 반도체메모리장치의인터페이스 | |
JP4825429B2 (ja) | 半導体装置 | |
KR19980026493A (ko) | 반도체장치의 신호라인 구동회로 | |
JP2601223B2 (ja) | 同時双方向入出力バッファ | |
KR20020073701A (ko) | 메모리장치의 출력 전류 구동능력을 조절하는 제어 회로를포함하는 메모리 콘트롤러 및 이를 채용하는 메모리 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19990628 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20010227 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20010910 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20011210 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20011211 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20041119 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20051116 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20061122 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20071120 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20081125 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20091126 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20101125 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20101125 Start annual number: 10 End annual number: 10 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |