KR100301604B1 - 감지 증폭기 회로 - Google Patents
감지 증폭기 회로 Download PDFInfo
- Publication number
- KR100301604B1 KR100301604B1 KR1019990030730A KR19990030730A KR100301604B1 KR 100301604 B1 KR100301604 B1 KR 100301604B1 KR 1019990030730 A KR1019990030730 A KR 1019990030730A KR 19990030730 A KR19990030730 A KR 19990030730A KR 100301604 B1 KR100301604 B1 KR 100301604B1
- Authority
- KR
- South Korea
- Prior art keywords
- channel transistor
- sense amplifier
- gate
- flip
- circuit
- Prior art date
Links
- 230000015654 memory Effects 0.000 claims abstract description 15
- 230000000295 complement effect Effects 0.000 claims abstract description 14
- 239000004065 semiconductor Substances 0.000 claims abstract description 9
- 230000004913 activation Effects 0.000 claims description 30
- 230000008878 coupling Effects 0.000 description 11
- 238000010168 coupling process Methods 0.000 description 11
- 238000005859 coupling reaction Methods 0.000 description 11
- HCUOEKSZWPGJIM-YBRHCDHNSA-N (e,2e)-2-hydroxyimino-6-methoxy-4-methyl-5-nitrohex-3-enamide Chemical compound COCC([N+]([O-])=O)\C(C)=C\C(=N/O)\C(N)=O HCUOEKSZWPGJIM-YBRHCDHNSA-N 0.000 description 8
- 101001109689 Homo sapiens Nuclear receptor subfamily 4 group A member 3 Proteins 0.000 description 8
- 101000598778 Homo sapiens Protein OSCP1 Proteins 0.000 description 8
- 101001067395 Mus musculus Phospholipid scramblase 1 Proteins 0.000 description 8
- 102100022673 Nuclear receptor subfamily 4 group A member 3 Human genes 0.000 description 8
- 230000007423 decrease Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 4
- 101100508840 Daucus carota INV3 gene Proteins 0.000 description 3
- 101150070189 CIN3 gene Proteins 0.000 description 1
- 101150110971 CIN7 gene Proteins 0.000 description 1
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 1
- 101150110298 INV1 gene Proteins 0.000 description 1
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 1
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 210000004185 liver Anatomy 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/067—Single-ended amplifiers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/065—Differential amplifiers of latching type
Landscapes
- Static Random-Access Memory (AREA)
- Read Only Memory (AREA)
- Dram (AREA)
Abstract
Description
Claims (6)
- 반도체 기억 장치에서 메모리셀이 발생시키는 미소 전위차를 검출하고, 그 전위차를 감지 증폭기 회로 내의 플립플롭에서 전원 전압-접지 간 레벨까지 증폭시키는 랫치형 감지 증폭기 회로에 있어서,상기 플립플롭이 출력시키는 한 쌍의 상보적 신호를 수신하는 다음단 버퍼가 2개의 논리 회로로 구성되어 있고, 상기 2개의 논리 회로는 함께 NOR 회로 또는 NAND 회로를 구성하고 있고, 상기 2개의 논리 회로 각각에서 직렬 접속되는 적어도 2개의 트랜지스터 중 해당 트랜지스터에 있어서의 캐리어를 공급하는 캐리어 공급원에 근접한 트랜지스터를 상기 2개의 논리 회로에서 공통으로 한 것을 특징으로 하는 감지 증폭기 회로.
- 제1항에 있어서, 상기 다음단 버퍼를 구성하는 상기 2개의 논리 회로 중 한 NOR 회로는 소스가 전원 전압에 접속된 제1의 P채널 트랜지스터와, 상기 제1 P채널 트랜지스터의 드레인에 소스가 접속된 제2 P채널 트랜지스터와, 상기 2개의 P채널 트랜지스터의 드레인과 접지 간에 병렬로 접속되어 있는 제1 및 제2 N채널 트랜지스터를 구비하고 있고, 상기 제2 P채널 트랜지스터의 게이트와 상기 제1 N채널 트랜지스터의 게이트는 상기 플립플롭의 상기 한 쌍의 상보적 신호 중 하나를 수신하도록 접속되고 상기 제1 P채널 트랜지스터의 게이트와 상기 제2 N채널 트랜지스터의 게이트는 감지 증폭기 활성화 신호를 수신하도록 접속되고 상기 제2 P채널 트랜지스터의 드레인과 상기 제1 및 제2 N채널 트랜지스터의 드레인의 접속점이 상기 한 NOR 회로의 출력으로 되어 있고,상기 다음단 버퍼를 구성하는 상기 2개의 논리 회로의 다른 한 NOR 회로는, 상기 제1 P채널 트랜지스터의 드레인에 소스가 접속된 제3 P채널 트랜지스터와, 상기 제3 P채널 트랜지스터의 드레인과 접지 간에 병렬로 접속되어 있는 제3 및 제4 N채널 트랜지스터를 구비하고 있고, 상기 제3 P채널 트랜지스터의 게이트와 상기 제3 N채널 트랜지스터의 게이트는 상기 플립플롭의 상기 한 쌍의 상보적 신호 중 하나를 수신하도록 접속되고 상기 제4 N채널 트랜지스터의 게이트는 상기 감지 증폭기 활성화 신호를 수신하도록 접속되고 상기 제3 P채널 트랜지스터의 드레인과 상기 제3 및 제4 N채널 트랜지스터의 드레인의 접속점이 상기 다른 한 NOR 회로의 출력으로 되어 있고,상기 제1 P채널 트랜지스터는 2개의 NOR 회로에서 공통하고 있는 것을 특징으로 하는 감지 증폭기 회로.
- 제1항에 있어서, 상기 다음단 버퍼를 구성하는 상기 2개의 논리 회로 중 한 NAND 회로는 소스가 접지에 접속된 제1의 N채널 트랜지스터와, 상기 제1 N채널 트랜지스터의 드레인에 소스가 접속된 제2 N채널 트랜지스터와, 상기 2개의 N채널 트랜지스터의 드레인과 전원 전압 간에 병렬로 접속되어 있는 제1 및 제2 P채널 트랜지스터를 구비하고 있고, 상기 제2 N채널 트랜지스터의 게이트와 상기 제1 P채널 트랜지스터의 게이트는 상기 플립플롭의 상기 한 쌍의 상보적 신호 중 하나를 수신하도록 접속되고 상기 제1 N채널 트랜지스터의 게이트와 상기 제2 P채널 트랜지스터의 게이트는 감지 증폭기 활성화 신호를 수신하도록 접속되고 상기 제2 N채널 트랜지스터의 드레인과 상기 제1 및 제2 P채널 트랜지스터의 드레인의 접속점이 상기 한 NAND 회로의 출력으로 되어 있고,상기 다음단 버퍼를 구성하는 상기 2개의 논리 회로의 다른 한 NAND 회로는, 상기 제1 N채널 트랜지스터의 드레인에 소스가 접속된 제3 N채널 트랜지스터와, 상기 제3 N채널 트랜지스터의 드레인과 고전압측 전원 전압 간에 병렬로 접속되어 있는 제3 및 제4 P채널 트랜지스터를 구비하고 있고, 상기 제3 N채널 트랜지스터의 게이트와 상기 제3 P채널 트랜지스터의 게이트는 상기 플립플롭의 상기 한 쌍의 상보적 신호 중 다른 하나를 수신하도록 접속되고 상기 제4 P채널 트랜지스터의 게이트는 상기 감지 증폭기 활성화 신호를 수신하도록 접속되고 상기 제3 N채널 트랜지스터의 드레인과 상기 제3 및 제4 P채널 트랜지스터의 드레인의 접속점이 상기 다른 한 NAND 회로의 출력으로 되어 있고,상기 제1 N채널 트랜지스터는 2개의 NAND 회로에서 공통하고 있는 것을 특징으로 하는 감지 증폭기 회로.
- 제1항에 있어서, 상기 플립플롭 회로의 한 쌍의 상보적 노드는 반도체 기억 장치의 한 쌍의 상보적인 디지트선과, 상기 디지트선과 감지 증폭기를 연결하는 한 쌍의 판독 버스선과, 트랜스퍼 게이트를 통해 접속되어 있는 것을 특징으로 하는 감지 증폭기 회로.
- 제4항에 있어서, 상기 플립플롭 회로는 2개의 반전기가 서로 역방향으로 병렬로 접속되어 구성되어 있고, 두 반전기의 접지 단자측은 제1 감지 증폭기 활성화 신호에 의해 제어되는 N채널 트랜지스터를 통해 접지 GND에 접속되어 있고, 두 반전기의 전원 단자에는 제2 감지 증폭기 활성화 신호가 공급되어 있고, 상기 제2 감지 증폭기 활성화 신호가 로우 레벨(L)인 경우 상기 플립플롭은 전혀 동작하지 않고, 상기 제1 감지 증폭기 활성화 신호가 로우 레벨이면 상기 플립플롭의 양단 노드가 전원 전압으로 유지되는 것을 특징으로 하는 감지 증폭기 회로.
- 제5항에 있어서, 상기 제1 감지 증폭기 활성화 신호의 반전 신호는 상기 감지 증폭기 활성화 신호로서 상기 다음단 버퍼에 공급되는 것을 특징으로 하는 감지 증폭기 회로.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1998-212479 | 1998-07-28 | ||
JP10212479A JP2000048574A (ja) | 1998-07-28 | 1998-07-28 | センスアンプ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000012017A KR20000012017A (ko) | 2000-02-25 |
KR100301604B1 true KR100301604B1 (ko) | 2001-11-01 |
Family
ID=16623337
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990030730A KR100301604B1 (ko) | 1998-07-28 | 1999-07-28 | 감지 증폭기 회로 |
Country Status (5)
Country | Link |
---|---|
US (1) | US6407580B1 (ko) |
JP (1) | JP2000048574A (ko) |
KR (1) | KR100301604B1 (ko) |
CN (1) | CN1144226C (ko) |
TW (1) | TW434549B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102336807B1 (ko) | 2020-07-31 | 2021-12-15 | (주)디엔에이 | 휴대형 전열 매트 및 그 제어 방법 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6754119B2 (en) * | 2001-07-26 | 2004-06-22 | Samsung Electronics Co., Ltd. | Sense amplifier for memory device |
GB0203605D0 (en) * | 2002-02-15 | 2002-04-03 | Wood John | Hierarchical clocking system |
KR100468749B1 (ko) * | 2002-07-12 | 2005-01-29 | 삼성전자주식회사 | 고속 동작을 위한 플립플롭 |
US6983428B2 (en) * | 2002-09-24 | 2006-01-03 | Sandisk Corporation | Highly compact non-volatile memory and method thereof |
US20090210933A1 (en) * | 2008-02-15 | 2009-08-20 | Shear Jeffrey A | System and Method for Online Content Production |
CN103871473B (zh) * | 2012-12-14 | 2016-12-28 | 上海华虹宏力半导体制造有限公司 | 带抑制耦合功能的灵敏放大器电路 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02302992A (ja) | 1989-05-16 | 1990-12-14 | Nec Corp | 半導体メモリデコーダ回路 |
JP3266346B2 (ja) | 1992-12-10 | 2002-03-18 | 株式会社日立製作所 | 半導体記憶装置 |
US5619466A (en) | 1996-01-19 | 1997-04-08 | Sgs-Thomson Microelectronics, Inc. | Low-power read circuit and method for controlling a sense amplifier |
JP3564888B2 (ja) | 1996-08-14 | 2004-09-15 | ソニー株式会社 | フリップフロップ回路およびそのフリップフロップ回路を具備する同期型メモリ装置 |
JP3220027B2 (ja) | 1996-11-01 | 2001-10-22 | 日本電気株式会社 | 半導体記憶装置 |
JPH10285013A (ja) * | 1997-04-08 | 1998-10-23 | Mitsubishi Electric Corp | 出力バッファ回路 |
-
1998
- 1998-07-28 JP JP10212479A patent/JP2000048574A/ja active Pending
-
1999
- 1999-07-27 TW TW088112838A patent/TW434549B/zh not_active IP Right Cessation
- 1999-07-28 KR KR1019990030730A patent/KR100301604B1/ko not_active IP Right Cessation
- 1999-07-28 US US09/362,026 patent/US6407580B1/en not_active Expired - Fee Related
- 1999-07-28 CN CNB991111621A patent/CN1144226C/zh not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102336807B1 (ko) | 2020-07-31 | 2021-12-15 | (주)디엔에이 | 휴대형 전열 매트 및 그 제어 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20000012017A (ko) | 2000-02-25 |
TW434549B (en) | 2001-05-16 |
US6407580B1 (en) | 2002-06-18 |
CN1243316A (zh) | 2000-02-02 |
JP2000048574A (ja) | 2000-02-18 |
CN1144226C (zh) | 2004-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6147514A (en) | Sense amplifier circuit | |
US5040146A (en) | Static memory cell | |
US5966319A (en) | Static memory device allowing correct data reading | |
US7038962B2 (en) | Semiconductor integrated circuit | |
KR20020091618A (ko) | 반도체 메모리장치의 센스앰프회로 | |
US5798972A (en) | High-speed main amplifier with reduced access and output disable time periods | |
JPH02201797A (ja) | 半導体メモリ装置 | |
US5289415A (en) | Sense amplifier and latching circuit for an SRAM | |
EP0639000B1 (en) | Flip-flop type amplifier circuit | |
US5506522A (en) | Data input/output line sensing circuit of a semiconductor integrated circuit | |
KR100301604B1 (ko) | 감지 증폭기 회로 | |
US4860257A (en) | Level shifter for an input/output bus in a CMOS dynamic ram | |
US5715204A (en) | Sense amplifier with hysteresis | |
US5305272A (en) | Sense amplifier circuit | |
KR100195633B1 (ko) | 출력하한값에 대한 리미트기능을 갖는 증폭회로 및 상보형 증폭 회로 | |
KR950005171B1 (ko) | 전류 미러 증폭회로 및 그의 구동 방법 | |
US5815450A (en) | Semiconductor memory device | |
US4658160A (en) | Common gate MOS differential sense amplifier | |
US5646892A (en) | Data reading circuit | |
US4764693A (en) | Semiconductor sense circuit suitable for buffer circuit in semiconductor memory chip | |
US5886934A (en) | Semiconductor memory device capable of through rate control of external output signal waveform | |
KR100266025B1 (ko) | 반도체 메모리의 센스앰프 | |
JPH05242682A (ja) | 差動増幅回路 | |
KR100264213B1 (ko) | 반도체 메모리의 센스앰프 | |
JPH01192078A (ja) | 半導体記憶装置及びレベルシフト回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19990728 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20010531 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20010626 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20010627 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20040624 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20040624 Start annual number: 4 End annual number: 4 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |