KR100292552B1 - 데이타 전송방법 및 반도체 메모리 - Google Patents
데이타 전송방법 및 반도체 메모리 Download PDFInfo
- Publication number
- KR100292552B1 KR100292552B1 KR1019920007616A KR920007616A KR100292552B1 KR 100292552 B1 KR100292552 B1 KR 100292552B1 KR 1019920007616 A KR1019920007616 A KR 1019920007616A KR 920007616 A KR920007616 A KR 920007616A KR 100292552 B1 KR100292552 B1 KR 100292552B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- address
- data transfer
- memory cell
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/103—Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers
- G11C7/1033—Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers using data registers of which only one stage is addressed for sequentially outputting data from a predetermined number of stages, e.g. nibble read-write mode
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
- Semiconductor Memories (AREA)
- Credit Cards Or The Like (AREA)
Abstract
Description
Claims (10)
- 메모리 셀 어드레스가 데이타 전송용 제 1 어드레스 제어 신호로 규정되는, 다수의 메모리 셀과 반도체 메모리중 적어도 하나의 입/출력 단자 사이의 데이타 전송 방법에 있어서, 메모리 셀(MA)로부터 또는 메모리 셀로의 데이터 전송 과정이 제 2 어드레스 제어 신호(CASNT) 및 출력 인에이블 제어 신호(OENT)에 의해, 두 신호중 하나가 메모리 셀 어드레스를 규정하도록 제어되는 단계, 상기 데이터 전송 과정이 두 신호의 주어진 논리 접속이 존재하는 경우에 시작되는 단계, 및 후속하는 데이터 전송이 두 신호 중 다른 하나에 의해 제어되는 단계를 포함하는 것을 특징으로 하는 데이터 전송 방법.
- 제1항에 있어서, 상기 규정된 메모리 셀 어드레스에서 다수의 메모리 셀에 하나의 데이타 엑세스를 수행하는 단계를 포함하는 것을 특징으로 하는 데이터 전송방법.
- 제1항에 있어서, 상기 제 2 어드레스 제어 신호(CASNT)의 한 신호 에지로 메모리 셀 어드레스를 규정하며, 상기 출력 인에이블 제어 신호(OENT)의 한 신호 에지로 데이타 전송을 제어하는 단계를 포함하는 것을 특징으로 하는 데이타 전송방법.
- 제1항에 있어서, 상기 제 2 어드레스 제어 신호(CASNT)의 각 신호 에지로 상기 메모리 셀 어드레스를 규정하며, 상기 출력 인에이블 제어 신호(OENT)의 각 신호 에지로 데이타 전송을 제어하는 단계를 포함하는 것을 특징으로 하는 데이타 전송방법.
- 제1항에 있어서, 상기 제 2 어드레스 제어 신호의 한 펄스 에지로, 규정된 메모리 셀 어드레스와 관련된 데이타 전송 작용을 종결시키는 단계를 포함하는 것을 특징으로 하는 데이타 전송방법.
- 다수의 메모리 셀, 적어도 하나의 입출력 단자, 어드레싱을 위한 수단, 제 1 어드레스 제어 신호에 의해 메모리 셀을 규정하기 위한 수단, 및 메모리 셀로부터 그리고 메모리셀로의 데이터 전송을 제어하기 위한 수단을 포함하는 반도체 메모리에 있어서, 제 2 어드레스 제어 신호(CASNT) 및 출력 인에이블 신호(OENT)가 제공되고, 상기 두 신호는 공동으로 데이터 전송 과정을 제어하며, 두 신호중 하나가 메모리 셀 어드레스를 규정하기 위하여 사용되며, 두 신호의 주어진 논리 접속 존재시 데이터 전송이 시작된 후에 이 두 신호 중 다른 하나가 데이터 전송을 제어하도록 데이터 전송 과정을 제어하는 것을 특징으로 하는 반도체 메모리.
- 제6항에 있어서, 메모리 셀을 어드레스하기 위한 상기 수단은 각각의 규정된 메모리 셀 어드레스로 다수의 메모리 셀을 엑세스하는 것을 특징으로 하는 반도체 메모리.
- 제6항에 있어서, 상기 제 2 어드레스 제어 신호(CASNT)는 메모리 셀 어드레스를 규정하고, 상기 출력 인에이블 제어 신호(OENT)는 한번에 두개의 신호 에지중 하나로 데이타 전송을 제어하는 것을 특징으로 하는 반도체 메모리.
- 제6항에 있어서, 상기 제 2 어드레스 제어 신호(CASNT)는 메모리 셀 어드레스를 규정하며, 상기 출력 인에이블 제어 신호(OENT)는 각각의 신호 에지로 데이타 전송을 제어하는 것을 특징으로 하는 반도체 메모리.
- 제6항에 있어서, 규정된 메모리 셀 어드레스와 관련된 데이타 전송 작용은 상기 제 2 어드레스 제어 신호(CASNT)중 하나의 클럭 에지로 인터럽트 될 수 있는 것을 특징으로 하는 반도체 메모리.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DEP4114744.8 | 1991-05-06 | ||
DE4114744A DE4114744C1 (ko) | 1991-05-06 | 1991-05-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920022290A KR920022290A (ko) | 1992-12-19 |
KR100292552B1 true KR100292552B1 (ko) | 2001-06-01 |
Family
ID=6431081
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920007616A Expired - Fee Related KR100292552B1 (ko) | 1991-05-06 | 1992-05-06 | 데이타 전송방법 및 반도체 메모리 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5357469A (ko) |
EP (1) | EP0513611B1 (ko) |
JP (1) | JP3316001B2 (ko) |
KR (1) | KR100292552B1 (ko) |
AT (1) | ATE161999T1 (ko) |
DE (2) | DE4114744C1 (ko) |
Families Citing this family (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07226079A (ja) * | 1994-02-14 | 1995-08-22 | Matsushita Electric Ind Co Ltd | 半導体メモリ装置 |
US5682354A (en) * | 1995-11-06 | 1997-10-28 | Micron Technology, Inc. | CAS recognition in burst extended data out DRAM |
US6804760B2 (en) | 1994-12-23 | 2004-10-12 | Micron Technology, Inc. | Method for determining a type of memory present in a system |
US5729503A (en) * | 1994-12-23 | 1998-03-17 | Micron Technology, Inc. | Address transition detection on a synchronous design |
US5598376A (en) * | 1994-12-23 | 1997-01-28 | Micron Technology, Inc. | Distributed write data drivers for burst access memories |
US5640364A (en) * | 1994-12-23 | 1997-06-17 | Micron Technology, Inc. | Self-enabling pulse trapping circuit |
US5610864A (en) * | 1994-12-23 | 1997-03-11 | Micron Technology, Inc. | Burst EDO memory device with maximized write cycle timing |
US5526320A (en) | 1994-12-23 | 1996-06-11 | Micron Technology Inc. | Burst EDO memory device |
US5668773A (en) * | 1994-12-23 | 1997-09-16 | Micron Technology, Inc. | Synchronous burst extended data out DRAM |
US5652724A (en) * | 1994-12-23 | 1997-07-29 | Micron Technology, Inc. | Burst EDO memory device having pipelined output buffer |
US5675549A (en) * | 1994-12-23 | 1997-10-07 | Micron Technology, Inc. | Burst EDO memory device address counter |
US5721859A (en) * | 1994-12-23 | 1998-02-24 | Micron Technology, Inc. | Counter control circuit in a burst memory |
US6525971B2 (en) | 1995-06-30 | 2003-02-25 | Micron Technology, Inc. | Distributed write data drivers for burst access memories |
US5717654A (en) * | 1995-02-10 | 1998-02-10 | Micron Technology, Inc. | Burst EDO memory device with maximized write cycle timing |
US5850368A (en) * | 1995-06-01 | 1998-12-15 | Micron Technology, Inc. | Burst EDO memory address counter |
US6470405B2 (en) * | 1995-10-19 | 2002-10-22 | Rambus Inc. | Protocol for communication with dynamic memory |
US6810449B1 (en) | 1995-10-19 | 2004-10-26 | Rambus, Inc. | Protocol for communication with dynamic memory |
US5729504A (en) * | 1995-12-14 | 1998-03-17 | Micron Technology, Inc. | Continuous burst edo memory device |
US7681005B1 (en) | 1996-01-11 | 2010-03-16 | Micron Technology, Inc. | Asynchronously-accessible memory device with mode selection circuitry for burst or pipelined operation |
US5966724A (en) * | 1996-01-11 | 1999-10-12 | Micron Technology, Inc. | Synchronous memory device with dual page and burst mode operations |
US6401186B1 (en) | 1996-07-03 | 2002-06-04 | Micron Technology, Inc. | Continuous burst memory which anticipates a next requested start address |
US6981126B1 (en) | 1996-07-03 | 2005-12-27 | Micron Technology, Inc. | Continuous interleave burst access |
JPH10124447A (ja) * | 1996-10-18 | 1998-05-15 | Fujitsu Ltd | データ転送制御方法及び装置 |
US7103742B1 (en) | 1997-12-03 | 2006-09-05 | Micron Technology, Inc. | Burst/pipelined edo memory device |
US7927948B2 (en) | 2005-07-20 | 2011-04-19 | Micron Technology, Inc. | Devices with nanocrystals and methods of formation |
CN108327042B (zh) * | 2018-03-22 | 2023-09-15 | 昆明理工大学 | 一种陶瓷颗粒增强金属基复合材料预制体的自动化制备装置 |
US11630785B2 (en) | 2020-11-03 | 2023-04-18 | Western Digital Technologies, Inc. | Data storage with improved data transfer |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0174845A2 (en) * | 1984-09-11 | 1986-03-19 | Fujitsu Limited | Semiconductor memory device |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4344156A (en) * | 1980-10-10 | 1982-08-10 | Inmos Corporation | High speed data transfer for a semiconductor memory |
JPS60136086A (ja) * | 1983-12-23 | 1985-07-19 | Hitachi Ltd | 半導体記憶装置 |
US4897818A (en) * | 1983-12-30 | 1990-01-30 | Texas Instruments Incorporated | Dual-port memory with inhibited random access during transfer cycles |
JPS6180597A (ja) * | 1984-09-26 | 1986-04-24 | Hitachi Ltd | 半導体記憶装置 |
JPH0652632B2 (ja) * | 1985-01-23 | 1994-07-06 | 株式会社日立製作所 | ダイナミツク型ram |
JPH079751B2 (ja) * | 1985-06-17 | 1995-02-01 | 株式会社日立製作所 | 半導体記憶装置 |
JPH01205788A (ja) * | 1988-02-12 | 1989-08-18 | Toshiba Corp | 半導体集積回路 |
US5150327A (en) * | 1988-10-31 | 1992-09-22 | Matsushita Electric Industrial Co., Ltd. | Semiconductor memory and video signal processing circuit having the same |
KR920000962B1 (ko) * | 1989-05-26 | 1992-01-31 | 삼성전자 주식회사 | 반도체 메모리 장치의 데이터 출력단 전압레벨 조절회로 |
US4998222A (en) * | 1989-12-04 | 1991-03-05 | Nec Electronics Inc. | Dynamic random access memory with internally gated RAS |
-
1991
- 1991-05-06 DE DE4114744A patent/DE4114744C1/de not_active Expired - Fee Related
- 1991-09-30 US US07/769,172 patent/US5357469A/en not_active Expired - Lifetime
-
1992
- 1992-05-01 JP JP13969392A patent/JP3316001B2/ja not_active Expired - Lifetime
- 1992-05-04 AT AT92107504T patent/ATE161999T1/de not_active IP Right Cessation
- 1992-05-04 EP EP92107504A patent/EP0513611B1/de not_active Expired - Lifetime
- 1992-05-04 DE DE59209095T patent/DE59209095D1/de not_active Expired - Lifetime
- 1992-05-06 KR KR1019920007616A patent/KR100292552B1/ko not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0174845A2 (en) * | 1984-09-11 | 1986-03-19 | Fujitsu Limited | Semiconductor memory device |
Also Published As
Publication number | Publication date |
---|---|
EP0513611B1 (de) | 1998-01-07 |
HK1005492A1 (en) | 1999-01-08 |
JP3316001B2 (ja) | 2002-08-19 |
EP0513611A2 (de) | 1992-11-19 |
US5357469A (en) | 1994-10-18 |
DE59209095D1 (de) | 1998-02-12 |
KR920022290A (ko) | 1992-12-19 |
DE4114744C1 (ko) | 1992-05-27 |
ATE161999T1 (de) | 1998-01-15 |
EP0513611A3 (ko) | 1995-05-17 |
JPH05151768A (ja) | 1993-06-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100292552B1 (ko) | 데이타 전송방법 및 반도체 메모리 | |
US5537354A (en) | Semiconductor memory device and method of forming the same | |
US6310816B2 (en) | Method and system for accessing rows in multiple memory banks within an integrated circuit | |
US6385128B1 (en) | Random access memory having a read/write address bus and process for writing to and reading from the same | |
US6480947B1 (en) | Multiport memory, data processor and data processing system | |
KR940000148B1 (ko) | 듀얼포트 반도체 기억장치 | |
US5430688A (en) | Synchronous dynamic random access memory | |
KR100915554B1 (ko) | 반도체기억장치 | |
JP3754593B2 (ja) | データビットを記憶するメモリーセルを有する集積回路および集積回路において書き込みデータビットをメモリーセルに書き込む方法 | |
US4661930A (en) | High speed testing of integrated circuit | |
US5228000A (en) | Test circuit of semiconductor memory device | |
US6212596B1 (en) | Synchronous memory and data processing system having a programmable burst length | |
JP3822367B2 (ja) | 直接アクセスモードテストを使用する半導体メモリ装置及びテスト方法 | |
US4653030A (en) | Self refresh circuitry for dynamic memory | |
JP2905903B2 (ja) | ランダムアクセスメモリ | |
JPS5951073B2 (ja) | 半導体記憶装置 | |
JPH0642313B2 (ja) | 半導体メモリ | |
US4918657A (en) | Semiconductor memory device provided with an improved precharge and enable control circuit | |
JPH04212776A (ja) | 半導体記憶装置のテスト回路 | |
KR100368117B1 (ko) | 레이트 선택 동기 파이프라인 타입 반도체 메모리장치에서의 데이터 코히런시 유지방법 및 그에 따른데이터 코히런시 유지회로 | |
US5602782A (en) | Pipeline-operating type memory system capable of reading data from a memory array having data width larger than the output data width | |
KR100211483B1 (ko) | 블록 기록 시스템을 이용하는 반도체 메모리 | |
EP0170912A2 (en) | Integrated circuit having a common input terminal | |
US5644549A (en) | Apparatus for accessing an extended data output dynamic random access memory | |
JPH05189296A (ja) | 単一のビットメモリに対する同時書き込みアクセス装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
A201 | Request for examination | ||
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
PN2301 | Change of applicant |
St.27 status event code: A-3-3-R10-R13-asn-PN2301 St.27 status event code: A-3-3-R10-R11-asn-PN2301 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
FPAY | Annual fee payment |
Payment date: 20110311 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20120325 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20120325 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |