KR100286472B1 - Ground terminal structure - Google Patents
Ground terminal structure Download PDFInfo
- Publication number
- KR100286472B1 KR100286472B1 KR1019970037849A KR19970037849A KR100286472B1 KR 100286472 B1 KR100286472 B1 KR 100286472B1 KR 1019970037849 A KR1019970037849 A KR 1019970037849A KR 19970037849 A KR19970037849 A KR 19970037849A KR 100286472 B1 KR100286472 B1 KR 100286472B1
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- earth
- side plate
- terminal
- earth terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
- H05K1/112—Pads for surface mounting, e.g. lay-out directly combined with via connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Multi-Conductor Connections (AREA)
Abstract
종래의 어스단자 구조는, 시일드 케이스의 측판의 노치부에 측판의 끝단면과 평행방향으로 연장되게 잘라내고, 상기 끝단면과 직교하는 방향으로 잘라 세워 형성된 것이므로, 어스단자와 프린트 기판의 끝단부의 회로단자는 가까운 거리에 있었으나 상기 회로단자의 이웃 회로단자로부터 어스단자까지의 거리는 멀었었다. 그 때문에, 종래의 어스단자 구조의 고주파 기기를, 셋트기기 등에 조립한 경우, 상기 어스단자로부터 먼 위치의 이웃 회로단자의 회로에 불필요한 신호 등이 포함되어 있더라도 콘덴서를 개재하여 충분히 어스에 떨어뜨릴 수 없었다.The conventional earth terminal structure is formed by cutting out the notch portion of the side plate of the shield case to extend in parallel with the end surface of the side plate, and cutting it up in a direction orthogonal to the end surface so that the earth terminal and the end portion of the printed board are formed. The circuit terminals were close, but the distances from the neighboring circuit terminals of the circuit terminals to the earth terminals were far. Therefore, when a high frequency device having a conventional earth terminal structure is assembled to a set device or the like, even if an unnecessary signal or the like is contained in a circuit of a neighboring circuit terminal at a position far from the earth terminal, it can be sufficiently dropped to earth through a capacitor. There was no.
본 발명에서는, 시일드 케이스(1)의 측판(3)의 노치부(3c)에, 끝단면(3a)과 평행하게 잘라 세워 어스 단자(7)를 형성하므로, 상기 어스 단자(7)의 평면과 프린트 기판(18)의 회로단자(19a·19b)의 평면을 평행하게 대향하여 가까운 거리에 위치시키고, 셋트기기측의 마더보드(10)의 회로패턴(10b·10c)을 개재하여 콘덴서 (21)를 관회로단자(19a·19b)에 최단거리의 위치에서 접속할 수 있으므로, 고주파 기기의 회로에 불필요한 신호가 포함되어 있더라도, 콘덴서(21)를 개재하여 충분히 어스에 떨어뜨릴 수 있다.In the present invention, since the ground terminal 7 is formed in the notch portion 3c of the side plate 3 of the shield case 1 in parallel with the end surface 3a, the earth terminal 7 is flat. And the planes of the circuit terminals 19a and 19b of the printed circuit board 18 in parallel to face each other at a close distance, and the capacitor 21 via the circuit patterns 10b and 10c of the motherboard 10 on the set device side. ) Can be connected to the tube circuit terminals 19a and 19b at the shortest distance, so that even if an unnecessary signal is included in the circuit of the high frequency device, it can be sufficiently dropped to earth via the capacitor 21.
Description
본 발명은, 전자회로를 가지는 전자기기 등의 어스 단자 구조에 관한 것이다.The present invention relates to an earth terminal structure such as an electronic device having an electronic circuit.
종래의 전자기기 등에 있어서, 예를 들어 고주파 회로를 가지는 어스 단자 구조로서는, 도 5에 나타내는 바와 같이 시일드 케이스(11)는 금속판으로 이루어지고, 상하를 해방하는 개구부(12)를 가지며 사방이 4개의 측판(13·14·15·16)을 박스형으로 형성하고 있다. 그리고, 상기 각각의 측판(13·14·15·16)은 끝단부를 코킹 등으로 고정하고 있다. 또, 측판(13)은 상하가 끝단면(13a·13b)에 끼워진 장방형상으로, 상기 끝단면(13a)측에는 두 개의 노치부(13c·13d)가 형성되고, 상기 노치부(13c)에는 어스단자(17)가 형성되고, 측판(15) 근방의 평탄면에는 포올부(13e)가 시일드 케이스(11)의 내부를 향해 꺾어 구부러져 형성되어 있다.In a conventional electronic device or the like, for example, as an earth terminal structure having a high frequency circuit, as shown in FIG. 5, the
그리고, 상기 한쪽의 노치부(13c)는, 도 6에 나타내는 바와 같이 한쪽의 끝단부에 계단 형상의 단부(13f)를, 다른쪽의 끝단부에 혀 모양의 어스 단자(17)가, 측판(13)의 끝단면(13a·13b)과 평행방향으로 연장되고, 프레스 가공 등에 의해 해칭부분을 잘라내어 형성되어 있다. 그리고, 주위가 잘라내진 상기 혀 모양의 어스 단자(17)는, 측판(13)의 끝단면(13a)과 직교하는 절곡선 B에서부터 잘라 세우고, 평면부(17a)가 상기 끝단면(13a)과 직교하는 방향에서 시일드 케이스(11)의 외측을 향해 형성되어 있다.And as for the said one
또, 상기 노치부(13d)의 양측에는, 계단형상의 단부(13g)가 상기 노치부 (13c)의 단부(13f)와 동일한 높이로 형성되어 있다.Moreover, the step-
또한, 상기 측판(13)이 대향하는 측에는, 상기 개구부(12)를 끼워 측판(14)이 형성되고, 상기 측판(14)의 평탄면에는 포올부(14a)가 복수 형성되어 있고, 상기 측판(13)의 포올부(13e)와 동일한 높이로 시일드 케이스(11)의 내부를 향해 접어 굽혀져 형성되어 있다.Moreover, the
또, 상기 측판(13·14)의 한쪽측에는, 개구부(12)의 외부에 어스부(15a)를 구비하는 측판(15)이, 다른쪽 측에는 개구부(12)의 외부에 어스부(16a)를 구비하는 측판(16)이 부착되어 박스형상으로 형성되어, 시일드 케이스(11)가 구성되어 있다.Moreover, the
그러나, 상기 어스 단자(17)는 측판(13)의 한쪽의 노치부(13c)에, 상기 끝단면(13a)과 직교하는 절곡선 B에 의해 잘라 세우고, 평면부(17a)가 상기 끝단면 (13a)과 직교하는 방향에서 시일드 케이스(11)의 외측을 향해 형성되어 있으므로, 상기 노치부(13c)에 2개의 어스 단자(17)를 설치하였더라도, 도 7에 나타내는 바와 같이 상기 2개의 어스단자(17b·17c)의 간격은, 2개의 어스 단자(17b·17c)의 길이를 합한 치수 C보다 좁게 할 수는 없다. 그 때문에, 상기 2개의 어스 단자(17a·17b)를 상기 치수 C보다 근접시킬 수 없었다. 또한, 어스단자(17)를 노치부(13c)의 중앙부 부근에 마련할 수는 없었다.However, the
이와 같은 구성의 시일드 케이스(11)를 사용한 전자기기로서, 도 8에 나타내는 바와 같은 프린트 기판(18)을 부착한 고주파 기기를 예로 들어 설명한다.As an electronic apparatus using the
도 8의 프린트 기판(18)에는 고주파용의 부품 등이 탑재된 회로가 구성되고, 그 일부가 상기 측판(13)의 계단형상의 단부(13f·13g)에 올려놓여지고, 그 이외의 일부분은 포올부(13e)와, 측판(14)측의 상기 복수의 포올부(14a)에, 프린트 기판(18)의 도시하지 않은 관통구멍이 삽입되고, 상기 관통구멍의 주위에 형성된 도전패턴과 상기 각각의 포올부(13e·14a)를 납땜 등에 의해 시일드 케이스(11)의 개구부(12)에 부착되어 있다.The printed
그리고, 상기 프린트 기판(18)에는, 도시하지 않은 각종 회로가 형성되고, 상기 회로를 시일드 케이스(11)의 외부로 끌어 내기 위한 복수의 회로단자(19a·19b·19c ··)가, 시일드 케이스(11)의 외부로 돌출하여 설치되어 고주파 기기가 구성되어 있다.In the printed
또, 상술한 바와 같은 구성의 고주파 기기는, 도시하지 않은 VTR이나 TV 등의 셋트기기의, 도 9의 개략도에 나타내는 바와 같은 마더보드(20)에 탑재되어 납땜 등에 의해 부착되어 있다.Moreover, the high frequency equipment of the structure mentioned above is mounted on the
이와 같은 고주파 기기의, 예를 들어 전원회로나 AGC회로 등에 노이즈 혹은 펄스 등의 불필요한 신호가 포함되면, 상기 VTR이나 TV 등의 셋트기기의 성능이 나빠진다. 그 대책으로서, 도 9의 개략도에 나타내는 바와 같이, 상기 셋트기기측의 마더보드(20)상에서, 어스 단자(17)와 도통하는 어스 패턴(20a)과, 예를 들어 고주파 기기의 전원회로의 회로단자(19a)와 도통하는 전원회로 패턴(20b)과의 사이에 콘덴서(바이패스 콘덴서)(21)를 납땜 등에 의해 접속하여, 상기 불필요한 신호를 어스에 떨어뜨렸었다.If unnecessary signals such as noise or pulses are included in such a high frequency device such as a power supply circuit or an AGC circuit, the performance of the set device such as a VTR or a TV is deteriorated. As a countermeasure, as shown in the schematic drawing of FIG. 9, the
또, AGC 회로에 있어서도, 예를 들어 회로단자(19b)와 도통하고 있는 AGC회로 패턴(20c)과 상기 어스패턴(20a)과의 사이에도 상기 콘덴서(20)를 접속하여, 상기 불필요한 신호를 어스에 떨어뜨리고, 상기 셋트기기의 성능이 나빠지는 것을 방지하였었다.Also in the AGC circuit, for example, the
상술한 바와 같은 종래의 어스단자(17) 구조는, 측판(13)의 끝단면(13a)과 평행방향으로 연장된 혀 모양의 어스단자(17)가 잘라 세워져 형성되고, 상기 어스단자(17)와, 상기 고주파 기기의 프린트 기판(18)에 부착된 복수의 회로단자(19)의 위치 관계는, 도 9에 나타내는 바와 같이 어스 단자(17)와 회로 단자(19a)는 인접하여 최단거리의 위치에 있으므로, 상기 콘덴서(21)를 상기 전원회로 패턴(20b)을 개재하여 회로 단자(19a)로부터 최단거리의 위치에서 어스패턴(20a)에 접속할 수 있었다. 그 때문에, 전원회로 패턴(20b)은 충분히 낮은 어스임피던스로 어스패턴(20a)에 접속할 수 있고, 전원회로에 불필요한 신호 등이 포함되어 있더라도, 상기 불필요한 신호를 어스패턴(20a)을 개재하여 어스에 떨어뜨릴 수 있었다.The
그러나, 상기 AGC 회로의 회로단자(19b)는, 상기 전원회로의 회로단자(19a)를 끼워 어스단자(17)로부터 떨어진 위치에 있으므로, 예를 들어 도 9에 나타내는 바와 같이 상기 AGC 회로패턴(20c)이 전원회로 패턴(20b)에 접촉하지 않도록, L자형상으로 우회시켜 형성하고, 상기 AGC 회로의 회로단자(19b)로부터 떨어진 먼 위치에서, AGC 회로 패턴(20c)을 개재하여 콘덴서(21)를 어스 패턴(20a)에 접속하였었다. 그 때문에, AGC 회로의 회로단자(19b)로부터, 콘덴서(20)를 접속하는 위치까지의 AGC 회로 패턴(20c)의 거리가 길어져, 이 긴 AGC 회로 패턴(20c)에 인덕턴스 성분이 발생하고, 상기 AGC 회로에 불필요한 신호 등이 포함되어 있더라도, 상기 불필요한 신호를 어스 패턴(20a)을 개재하여 충분히 어스에 떨어뜨릴 수 없어, AGC 회로의 충분한 전기적 성능이 인출될 수 없었다.However, since the
종래의 어스 단자 구조는, 측판(13)의 끝단면(13a·13b)과 평행방향으로 연장된 혀 모양의 어스 단자(17)를 개구(12)의 외측으로 잘라 세워 형성하였으므로, 어스 단자(17)는 프린트 기판(18)의 회로단자(19a)와는 인접한 최단거리에 있는데, 이 회로단자(19a)의 이웃 회로단자(19b)와는 거리가 멀었다. 그 때문에, 종래의 어스 단자 구조를 고주파 기기 등에 사용하여 셋트기기 등에 탑재한 경우, 예를 들어 AGC 회로의 회로 단자(19b)와 도통하는 AGC 회로패턴(20c)과 어스 단자(17)와 도통하는 어스패턴(20a)은, 도 9에 나타내는 바와 같이 L자형상으로 우회시킨 AGC 회로 패턴(20c)을 개재하여, AGC 회로의 회로단자(19b)로부터 떨어진 먼 위치에서 콘덴서(21)를 접속하였기 때문에, AGC 회로의 회로단자(19b)로부터, 콘덴서(21)를 접속하는 위치까지의 AGC 회로 패턴(20c)에 인덕턴스 성분이 발생하고, 상기 AGC 회로에 불필요한 신호 등이 포함되어 있더라도, 상기 불필요한 신호를 어스 패턴(20a)을 개재하여 충분히 어스에 떨어뜨릴 수 없고, AGC 회로의 충분한 전기적 성능이 인출될 수 없어 VTR 이나 TV 등의 셋트기기의 성능을 향상시킬 수 없었다.Since the conventional earth terminal structure cuts out and forms the tongue-
또, 종래의 시일드 케이스의 어스 단자 구조는, 어스 단자(17)를 측판(13)의 노치부(13c)의 중앙부 부근에 마련할 수 없고, 노치부(13c)의 끝단부에 근접하여 마련할 수 밖에 없었기 때문에, 전원회로, 또는 AGC 회로의 배치가 항상 상기 노치부(13c)의 끝단부 가까이에 배치하지 않으면 안되었기 때문에, 고주파 기기 및 셋트기기측의 회로설계의 범위가 제한되어, 회로설계의 자유도가 적었다.Moreover, the earth terminal structure of the conventional shield case cannot provide the
도 1은 본 발명의 어스 단자 구조를 사용한 시일드 케이스의 사시도,1 is a perspective view of a shield case using the earth terminal structure of the present invention,
도 2는 본 발명의 어스 단자 구조를 설명하는 측판의 개략도,2 is a schematic view of a side plate illustrating the earth terminal structure of the present invention;
도 3은 본 발명의 어스 단자 구조를 사용한 고주파 기기의 개략 측면도,3 is a schematic side view of a high frequency device using the earth terminal structure of the present invention;
도 4는 본 발명의 어스 단자 구조를 사용한 고주파 기기를, 셋트기기측의 마더보드에 부착한 설명도,4 is an explanatory diagram in which a high frequency device using the earth terminal structure of the present invention is attached to a motherboard on the set device side;
도 5는 종래의 어스 단자 구조를 사용한 시일드 케이스의 사시도,5 is a perspective view of a shield case using a conventional earth terminal structure,
도 6은 종래의 어스 단자 구조를 설명하는 측판의 개략도,6 is a schematic view of a side plate illustrating a conventional earth terminal structure;
도 7은 종래의 어스 단자 구조를 설명하는 측판의 개략도,7 is a schematic view of a side plate illustrating a conventional earth terminal structure;
도 8은 종래의 어스 단자 구조를 사용한 고주파 기기의 개략 측면도,8 is a schematic side view of a high frequency device using a conventional earth terminal structure;
도 9는 종래의 어스 단자 구조를 사용한 고주파 기기를, 셋트기기측의 마더보드에 부착한 설명도.9 is an explanatory diagram in which a high frequency device using a conventional earth terminal structure is attached to a motherboard on the set device side.
※도면의 주요부분에 대한 부호의 설명※ Explanation of symbols for main parts of drawing
1: 시일드 케이스 2: 개구부1: shield case 2: opening
3∼6: 측판 7: 어스 단자3 to 6: Side plate 7: Earth terminal
10: 마더보드 11: 시일드 케이스10: Motherboard 11: Sealed Case
12: 개구부 13∼16: 측판12: opening 13-16: side plate
17: 어스 단자 18: 프린트 기판17: Earth terminal 18: printed circuit board
19: 회로단자 20: 마더보드19: circuit terminal 20: motherboard
21: 콘덴서21: condenser
상기 과제를 해결하기 위한 제 1 수단으로서, 측판으로 형성된 시일드 케이스와, 상기 측판에 마련된 노치부와, 상기 노치부에 마련된 어스 단자를 구비하고, 상기 시일드 케이스의 일부가 상기 측판의 끝단면과 평행하게 잘라 세워지고, 상기 시일드 케이스의 외부에 돌출된 하(下)어스 단자를 마련한 구성으로 하였다.As a 1st means for solving the said subject, the shield case formed with the side plate, the notch part provided in the said side plate, and the earth terminal provided in the said notch part are provided, and a part of said shield case is an end surface of the said side plate. It was set as the structure which cut and stood in parallel with and provided the lower earth terminal which protruded to the exterior of the said shield case.
또, 상기 과제를 해결하는 제 2 수단으로서, 상기 어스 단자를 상기 측판의 노치부에 2개 이상 형성한 구성으로 하였다.Moreover, it was set as the structure which provided two or more said earth terminals in the notch part of the said side plate as a 2nd means to solve the said subject.
또한, 상기 과제를 해결하는 제 3 수단으로서, 상기 시일드 케이스의 개구내부에 설치한 프린트 기판과, 상기 시일드 케이스의 외부로 돌출하고, 상기 프린트 기판에 설치한 복수의 회로 단자를 구비하고, 상기 복수의 회로 단자의 평면과 상기 어스 단자의 평면을 대향시킨 구성으로 하였다.Further, as a third means for solving the above problems, a printed board provided in the opening of the shield case, and a plurality of circuit terminals protruding out of the shield case and provided on the printed board, It was set as the structure which the plane of the said several circuit terminal and the plane of the said earth terminal opposed.
(실시예)(Example)
이하, 본 발명의 어스 단자 구조의 실시예를 도 1 내지 도 4에 의거하여 설명한다. 또, 종래의 기술에서 설명한 것과 동일한 부품에 대해서는 동일부호를 붙여 설명한다.An embodiment of the earth terminal structure of the present invention will be described below with reference to FIGS. In addition, the same components as those described in the prior art will be described with the same reference numerals.
본 발명의 어스 단자 구조는, 예를 들어 도 1에 나타내는 바와 같이 금속판으로 이루어지는 시일드 케이스(1)는 상하를 개방하는 개구부(2)를 가지며, 사방에 4개의 측판(3·4·5·6)을 가지며, 상기 측판(3·4·5·6)은, 각각의 모서리부를 코킹 등에 의해 고정되어 박스형상으로 형성되어 있다.In the earth terminal structure of the present invention, for example, as shown in FIG. 1, the
그리고, 측판(3)은 상하가 끝단면(3a·3b)에 끼워진 직사각형상이고, 상기 끝단면(3a)측에 노치부(3c·3d)가 형성되고, 도 2에 나타내는 바와 같이 노치부(3c)에는 양측의 끝단부에 계단형상의 단부(3f)를 형성하고, 상기 양측의 단부(3f·3f)의 사이에 혀 모양의 어스 단자(7a·7b)가, 그 선단이 측판(3)의 길이방향의 끝단면(3a)의 일부를 가지는 상태에서, 상기 끝단면(3a)과 직교하는 방향으로 연장된 상태에서, 프레스 가공 등에 의해 해칭부분을 잘라내고, 측판(3)의 길이방향의 끝단면(3a)과 평행한 절곡선 A으로부터 잘라 세워, 시일드 케이스(1)의 외부로 돌출하여 형성되어 있다. 그 때문에, 상기 혀 모양의 어스단자(7)는, 상기 노치부(3c)에 복수로 그 간격을 임의로 형성할 수 있고, 또 각각 필요한 위치에 자유롭게 형성할 수 있다.The
또한, 상기 측판(3)의 다른쪽의 노치부(3d)에는, 양측의 끝단부에 계단형상의 단부(3g)가, 상기 한쪽의 노치부(3c)의 단부(3f)와 동일한 높이로 형성되어 있다. 그리고 측판(3)의 측방의 측판(5) 근방에는 포올부(3e)가 형성되어 있다.Moreover, in the
또, 상기 측판(3)이 대향하는 측에는, 상기 개구부(2)를 끼워 측판(4)이 형성되고, 상기 측판(4)의 평탄면에는 포올부(4a)가 복수, 시일드 케이스(1)의 개구부(2)의 내부를 향해 절곡되어져, 상기 측판(3)의 포올부(3e)와 동일한 높이로 형성되어 있다.Moreover, the
또한, 상기 측판(3·4)의 한쪽의 측방에는, 개구부(2)의 외부에 어스부(5a)를 구비하는 측판(5)이, 또 다른쪽의 측방에는 측판(6)이 개구부(2)의 외부에 상기 측판(5)의 어스부(5a)와 같은 방향의 어스부(6a)를 구비하여 부착되고, 박스형상의 시일드 케이스(1)가 형성되고, 상기 시일드 케이스(1)에 본 발명의 어스 단자 구조가 설치되어 구성되어 있다.Moreover, the
이와 같은 구성의 어스 단자 구조를 구비한 시일드 케이스(1)를 사용한 예를, 도 3에 나타내는 바와 같은 프린트 기판(18)을 부착한 고주파 기기를 예로 들어 설명한다.An example using the
도 3에 나타내는 프린트 기판(18)에는, 고주파용의 부품 등이 탑재된 회로가 구성되어 있다. 그리고, 상기 프린트 기판(18)은, 그 일부가 상기 측판(3)의 노치부(3c·3d)의 계단형상의 단부(3f·3g)에 탑재되고, 그 이외의 일부분은 포올부(3e)에, 또 측판(4)측은 상기 복수의 포올부(4a)에, 프린트 기판(18)의 도시하지 않은 관통구멍이 삽입되고, 상기 관통구멍의 주위에 형성된 도전패턴과 상기 각각의 포올부(3e·4a)를 납땜 등에 의해 시일드 케이스(1)의 개구부(2)에 부착되어 있다.In the printed
그리고, 상기 프린트 기판(18)에는, 도시하지 않은 각종 회로가 형성되고, 상기 회로를 시일드 케이스(1)의 외부로 들어 내어 VTR이나 TV 등의 셋트측의 마더보드의 회로패턴에 접속하기 위한 복수의 회로 단자(19)가, 시일드 케이스(1)의 외부, 즉 측판(5)의 어스부(5a), 또는 측판(6)의 어스부(6a)와 동일방향으로 돌출하여 부착되어 고주파 기기가 구성되어 있다. 그리고, 상기와 같은 구성의 고주파 기기는, 도시하지 않은 VTR이나 TV 등의 셋트기기의, 도 4의 개략도에 나타내는 바와 같은 마더보드(10)에 탑재되어, 납땜 등에 의해 부착되어 있다.The printed
그리고, 본 발명의 어스 단자 구조를 사용한 고주파 기기를 탑재한, 상기 셋트기기측의 마더보드(10)는, 도 4의 개략도에 나타내는 바와 같이 어스 단자(7a)의 평면과 전원회로의 회로단자(19a)의 평면이, 대향하여 가까운 거리에 위치하고 있으므로 상기 콘덴서(21)를 회로단자(19a)로부터 최단거리의 위치에서 전원회로 패턴(10b)을 개재하여 어스 패턴(10a)에 접속할 수 있다. 그 때문에, 전원회로 패턴(10b)에 충분히 낮은 어스임피던스로 접지할 수 있으므로, 전원회로에 불필요한 신호 등이 포함되어 있더라도 상기 불필요한 신호를 어스패턴(10a)을 개재하여 어스에 떨어뜨릴 수 있으므로, VTR이나 TV 등의 셋트기기의 성능을 향상시킬 수 있다.As shown in the schematic diagram of Fig. 4, the
또, 상기 AGC 회로의 회로단자(19b)의 평면도, 어스 단자(7b)의 평면과 평행하게 대항하여 가까운 거리에 위치하고 있으므로, 상기 콘덴서(21)를 AGC 회로의 회로단자(19b)로부터 최단거리의 위치에서 회로패턴(10c)을 개재하여 어스 패턴(10a)에 접속할 수 있다. 그 때문에, AGC회로의 회로패턴(10c)에 충분히 낮은 어스임피던스로 접지할 수 있으므로, AGC 회로에 불필요한 신호 등이 포함되어 있더라도 상기 불필요한 신호를 어스패턴(10a)을 개재하여 어스에 떨어뜨릴 수 있으므로, VTR이나 TV 등의 셋트기기의 성능을 향상시킬 수 있다.Moreover, since it is located in close proximity to the top view of the
또, 본 발명의 어스 단자 구조는, 도 4에 나타내는 바와 같은 두 개의 어스 단자(7a·7b)에 한정되는 것은 아니고, 예를 들어 전원회로의 회로단자(19a)의 이웃의 회로단자(19c)에 대향하는 위치에도, 도시생략하고 있으나 상기 어스 단자(7a·7b)와 같은 구조의 어스 단자를 형성할 수도 있다. 또, AGC 회로의 회로단자(19b)의 이웃의 회로단자(19d)가 대향하는 위치에도, 같은 구조의 어스 단자를 형성할 수도 있다. 그 때문에, 설계상의 형편상 상기 전원회로의 회로 단자(19a)와 AGC 회로의 회로단자(19b)가 이웃하지 않더라도, 상기 어스 단자 (7a·7b)를, 상기 회로단자(19a·19b·19c·19d)의 어느 위치에서도 최단거리의 위치에 형성할 수 있다. 그 때문에, 상기 콘덴서(21)를 상기 각각의 회로단자로부터 최단거리의 위치에, 각각의 회로패턴을 개재하여 접속할 수 있으므로, 항상 콘덴서(21)의 효과에 의해 낮은 어스임피던스로 접지할 수 있으므로, VTR이나 TV 등의 셋트기기의 성능을 향상시킬 수 있다.In addition, the earth terminal structure of the present invention is not limited to the two
또, 상기 전원회로의 회로단자(19a), 및 AGC 회로의 회로단자(19b)가, 각각 서로 떨어진 위치에 배치되더라도, 본 발명의 어스 단자 구조이면 상기 각각 떨어진 위치에 배치된 회로단자(19a·19b)의 바로 가까이에, 어스 단자(7)를 설치할 수 있으므로 회로설계의 자유도가 향상한다.In addition, even if the
이상 설명한 바와 같이 본 발명의 어스 단자 구조는, 시일드 케이스 일부가 상기 측판의 끝단면과 평행하게 잘라 세워져, 상기 시일드 케이스의 외부로 돌출된 어스 단자를 설치하였기 때문에, 상기 전원회로와 AGC 회로의 각각의 회로단자로부터 등거리에서, 또 최단거리의 위치에 어스 단자를 형성할 수 있어, 상기 콘덴서를 상기 각각의 회로단자로부터 최단거리의 위치에서, 각각의 회로패턴을 개재하여 어스패턴에 접속할 수 있으므로, 상기 전원회로나 AGC 회로에 불필요한 신호 등이 포함되어 있더라도, 상기 불필요한 신호 등을 상기 콘덴서로 확실하게 어스에 떨어뜨릴 수 있으므로, VTR 이나 TV 등의 셋트기기의 성능을 향상시킬 수 있다.As described above, in the earth terminal structure of the present invention, since the part of the shield case is cut out in parallel with the end surface of the side plate and provided with the earth terminal protruding to the outside of the shield case, the power circuit and AGC circuit The earth terminal can be formed at an equidistant distance from the respective circuit terminals of and at the shortest distance, and the capacitor can be connected to the earth pattern via the respective circuit patterns at the shortest distance from the respective circuit terminals. Therefore, even if unnecessary signals or the like are included in the power supply circuit or AGC circuit, the unnecessary signals and the like can be reliably dropped to the ground by the capacitor, so that the performance of a set device such as a VTR or a TV can be improved.
또, 상기 어스 단자를, 상기 측판의 노치부에 2개 이상 형성하였기 때문에, 설계상의 형편상 상기 전원회로의 회로단자와 AGC 회로의 회로단자가 이웃하지 않고 떨어져 배치되어 있더라도, 이 떨어져 배치된 상기 각각의 회로단자의 최단거리의 위치에, 상기 2개 이상의 어스 단자를 설치할 수 있으므로, 상기 전원회로 또는 AGC 회로를, 형편 좋은 위치에 설치할 수 있으므로 회로설계의 자유도가 향상하고, VTR 이나 TV 등의 셋트기기의 성능을 향상시킬 수 있다.In addition, since two or more said earth terminals are formed in the notch part of the said side plate, even if the circuit terminal of the said power supply circuit and the circuit terminal of an AGC circuit are arrange | positioned without adjoining, for the design reasons, the said arrange | positioned apart Since the two or more earth terminals can be provided at the shortest distance of each circuit terminal, the power supply circuit or AGC circuit can be installed at a convenient position, thus improving the degree of freedom in circuit design, such as VTR or TV. Can improve the performance of the set equipment.
또, 상기 복수의 회로단자의 평면과 상기 어스 단자의 평면을 대향시켰기 때문에, 상기 전원회로의 회로단자와, 상기 AGC 회로의 회로단자로부터 등거리에서, 또 최단거리의 위치에 어스 단자를 형성할 수 있으므로, 상기 콘덴서를 상기 각각의 회로단자로부터 최단거리의 위치에서 어스 패턴에 접속할 수 있으므로, 상기 전원회로나 AGC 회로에 불필요한 신호 등이 포함되어 있어도, 상기 불필요한 신호를 상기 콘덴서로 확실하게 어스에 떨어뜨릴 수 있으므로, VTR 이나 TV 등의 셋트기기의 성능을 향상시킬 수 있다.In addition, since the planes of the plurality of circuit terminals and the plane of the earth terminal are opposed to each other, the earth terminal can be formed at an equidistant and shortest distance from the circuit terminal of the power supply circuit and the circuit terminal of the AGC circuit. Therefore, since the capacitor can be connected to the earth pattern at the shortest distance from the respective circuit terminals, even if unnecessary signals or the like are included in the power supply circuit or the AGC circuit, the unnecessary signals are reliably dropped to the ground by the capacitor. Since it can lower, the performance of set equipment, such as a VTR and a TV, can be improved.
Claims (2)
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8-227863 | 1996-08-09 | ||
JP22786396A JP3453029B2 (en) | 1996-08-09 | 1996-08-09 | Ground terminal structure |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980018500A KR19980018500A (en) | 1998-06-05 |
KR100286472B1 true KR100286472B1 (en) | 2001-05-02 |
Family
ID=16867545
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970037849A Expired - Fee Related KR100286472B1 (en) | 1996-08-09 | 1997-08-08 | Ground terminal structure |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP3453029B2 (en) |
KR (1) | KR100286472B1 (en) |
CN (1) | CN1088325C (en) |
MY (1) | MY125566A (en) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5804869B2 (en) * | 2011-09-20 | 2015-11-04 | ダイヤモンド電機株式会社 | Control unit for electric power steering system |
JP5846824B2 (en) * | 2011-09-26 | 2016-01-20 | ダイヤモンド電機株式会社 | Electric power steering control unit |
CN106061220B (en) * | 2016-06-20 | 2019-07-02 | 海信集团有限公司 | Electronic device circuitry system architecture and laser cinema equipment |
CN107567274B (en) * | 2017-11-03 | 2020-03-31 | 成都芯通科技股份有限公司 | PCB signal unit shielding grounding device |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05327237A (en) * | 1992-05-14 | 1993-12-10 | Fujitsu Ten Ltd | Earth structure |
-
1996
- 1996-08-09 JP JP22786396A patent/JP3453029B2/en not_active Expired - Lifetime
-
1997
- 1997-08-08 CN CN97116320A patent/CN1088325C/en not_active Expired - Lifetime
- 1997-08-08 KR KR1019970037849A patent/KR100286472B1/en not_active Expired - Fee Related
- 1997-08-08 MY MYPI97003622A patent/MY125566A/en unknown
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05327237A (en) * | 1992-05-14 | 1993-12-10 | Fujitsu Ten Ltd | Earth structure |
Also Published As
Publication number | Publication date |
---|---|
CN1088325C (en) | 2002-07-24 |
CN1173804A (en) | 1998-02-18 |
JP3453029B2 (en) | 2003-10-06 |
MY125566A (en) | 2006-08-30 |
JPH1056284A (en) | 1998-02-24 |
KR19980018500A (en) | 1998-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100836063B1 (en) | Dielectric waveguide filter and mounting structure thereof | |
US5559676A (en) | Self-contained drop-in component | |
EP1148550B1 (en) | Radio frequency amplifier with small distortion and superior isolation | |
US6473314B1 (en) | RF power amplifier assembly employing multi-layer RF blocking filter | |
JP2546590Y2 (en) | Filter connector and shield plate for filter connector | |
JPH05114803A (en) | High-frequency filter and manufacture thereof | |
US20080143608A1 (en) | Antenna-integrated module | |
JPH0220158B2 (en) | ||
US6195244B1 (en) | Electronic circuit with a screening case to attenuate high-frequency interference | |
KR100286472B1 (en) | Ground terminal structure | |
EP1324646A2 (en) | Jumper chip component and mounting structure therefor | |
KR20050025633A (en) | Suppressor device | |
EP1357779A1 (en) | High frequency device | |
JPH09283962A (en) | Microwave device | |
JP7414147B2 (en) | Circuit boards and electronic equipment | |
KR20020014764A (en) | Arrarutus for shielding | |
US6489866B1 (en) | Microwave module | |
JP3794874B2 (en) | Transmission / reception unit | |
KR100656563B1 (en) | Shield for dielectric filter and Dielectric filter equipped with the same | |
JP3344388B2 (en) | Microwave waveguide device | |
JPH0565102U (en) | Balance-unbalance converter | |
JP2002208794A (en) | Component for preventing electromagnetic interference | |
JP3965735B2 (en) | Microwave equipment | |
JP2002111329A (en) | Dielectric resonator and filter | |
JPH025584Y2 (en) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19970808 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19970808 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20000428 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20001229 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20010115 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20010116 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20031230 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20041230 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20051229 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20061227 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20080103 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20090105 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20091230 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20101229 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20111228 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20121227 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20121227 Start annual number: 13 End annual number: 13 |
|
FPAY | Annual fee payment |
Payment date: 20131227 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20131227 Start annual number: 14 End annual number: 14 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20151209 |