KR100259072B1 - Method for forming metal gate - Google Patents
Method for forming metal gate Download PDFInfo
- Publication number
- KR100259072B1 KR100259072B1 KR1019970072484A KR19970072484A KR100259072B1 KR 100259072 B1 KR100259072 B1 KR 100259072B1 KR 1019970072484 A KR1019970072484 A KR 1019970072484A KR 19970072484 A KR19970072484 A KR 19970072484A KR 100259072 B1 KR100259072 B1 KR 100259072B1
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- metal
- etching
- metal gate
- diffusion barrier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H10D64/01306—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/661—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of silicon contacting the insulator, e.g. polysilicon having vertical doping variation
-
- H10P50/268—
-
- H10P50/283—
-
- H10P70/273—
Landscapes
- Drying Of Semiconductors (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
본 발명은 식각에 따른 금속게이트의 손실을 최소화하여 소자의 전기적특성을 개선시키기 위한 금속게이트 형성방법을 제공하기 위한 것으로써, 기판상에 제 1 절연층, 폴리실리콘층, 확산방지층, 금속층, 그리고 제 2 절연층을 적층형성하는 공정과, 플루오린을 포함한 플라즈마를 이용하여 상기 제 2 절연층을 선택적으로 제거하여 마스크패턴을 형성하는 공정과, 플루오린을 포함한 플라즈마를 이용하여 상기 금속층과 확산방지층을 선택적으로 식각하는 공정과, 클로린을 포함한 플라즈마를 이용하여 상기 폴리실리콘층을 선택적으로 식각하여 상기 금속층, 확산방지층, 그리고 폴리실리콘층의 양측면에 측벽보호막을 형성하는 공정과, H2O2를 포함한 크리닝을 진행하는 공정을 포함하여 이루어지는 것을 특징으로 한다.The present invention is to provide a method for forming a metal gate for improving the electrical characteristics of the device by minimizing the loss of the metal gate due to etching, the first insulating layer, polysilicon layer, diffusion barrier layer, metal layer, and Laminating a second insulating layer, selectively removing the second insulating layer using a plasma containing fluorine, and forming a mask pattern; and using the plasma containing fluorine, the metal layer and the diffusion barrier layer Selectively etching the polysilicon layer using a plasma containing chlorine, and selectively etching the polysilicon layer to form sidewall protective films on both sides of the metal layer, the diffusion barrier layer, and the polysilicon layer, and H 2 O 2 It is characterized by comprising a step of proceeding with the cleaning.
Description
본 발명은 반도체소자에 관한 것으로 특히, 반도체소자의 금속게이트 형성방법에 관한 것이다.The present invention relates to a semiconductor device, and more particularly, to a method of forming a metal gate of a semiconductor device.
반도체소자가 고집적화 되면서 고속의 LSI의 필요성이 더욱 커지고 있다.As semiconductor devices are highly integrated, the need for high-speed LSI is increasing.
이를 만족시키기 위해서 저항이 낮은 금속게이트에 대한 관심이 커지고 있는 추세이다.In order to satisfy this, interest in metal gates with low resistance is increasing.
이중 폴리실리콘상에 텅스텐(W) 또는 몰리브덴(Mo) 또는 실리사이드층이 형성된 금속게이트의 전기적특성에 대한 연구가 계속되고 있다.Research on the electrical properties of metal gates in which tungsten (W), molybdenum (Mo), or silicide layers are formed on the polysilicon is continuing.
이하, 종래기술에 따른 금속게이트 형성방법을 첨부된 도면을 참조하여 설명하기로 한다.Hereinafter, a method of forming a metal gate according to the prior art will be described with reference to the accompanying drawings.
도 1a 내지 1d는 종래 금속게이트 형성방법을 설명하기 위한 공정단면도이다.1A to 1D are cross-sectional views illustrating a conventional method for forming a metal gate.
먼저, 도 1a에 도시한 바와같이, 기판(11)상에 제 1 절연층(12)을 형성하고, 상기 제 1 절연층(12)상에 폴리실리콘층(13)을 형성한다.First, as shown in FIG. 1A, a first
상기 폴리실리콘층(13)상에 확산방지층(14)을 형성하고, 상기 확산방지층(14)상에 금속층(15)을 형성한다.The
여기서, 상기 확산방지층(14)은 티타늄나이트라이드(TiN) 또는 텅스텐실리콘나이트라이드(WSiN)를 사용한다.Here, the
그리고, 상기 금속층(15)으로써는 텅스텐, 몰리브덴, 텅스텐 실리사이드, 몰리브텐 실리사이드층 중 어느하나를 사용한다.As the
그리고, 상기 금속층(15)상에 하드 마스크용 제 2 절연층(16)을 형성하고, 상기 제 2 절연층(16)상에 포토레지스트(17)를 도포한다.A second
노광 및 현상공정으로 상기 포토레지스트(17)를 패터닝한다.The
이어, 도 1b에 도시한 바와같이, 상기 패터닝된 포토레지스트(17)를 마스크로 이용한 식각공정으로 상기 제 2 절연층(16)을 선택적으로 제거하여 마스크패턴(16a)을 형성한다.Subsequently, as illustrated in FIG. 1B, the
이어, 도 1c에 도시한 바와같이, 상기 포토레지스트(17)를 제거하고, 상기 마스크패턴(16a)을 마스크로 이용한 식각공정으로 금속층(15), 확산방지층(14), 그리고 폴리실리콘층(13)을 차례로 식각한다.Subsequently, as illustrated in FIG. 1C, the
이때, 플루오린 가스와 HCl와, HBr가 혼합된 가스를 이용하여 1차적으로 식각하고, SiCl4에 불활성가스, CO, N2, O2가 혼합된 가스를 이용하여 2차적으로 식각한다.At this time, the fluorine gas, HCl and HBr is firstly etched using a gas mixed, and inert gas, CO, N 2 , O 2 is mixed with SiCl 4 by using a gas mixed.
이어서, 별도로 H2O2를 포함한 Wet 클리닝으로 식각시 발생한 잔류물을 제거하여 도 1d에 도시한 바와같이, 금속게이트를 형성한다.Subsequently, residues generated during etching are separately removed by wet cleaning including H 2 O 2 to form metal gates as shown in FIG. 1D.
그러나 상기와 같은 종래 금속게이트 형성방법을 다음과 같은 문제점이 있었다.However, the conventional metal gate forming method as described above has the following problems.
첫째, 텅스텐, 텅스텐나이트라이드등과 같은 금속은 식각시 손실량이 커지므로 H2O2를 포함하는 Wet크리닝을 진행할 수가 없다.First, metals such as tungsten, tungsten nitride, etc., cannot be subjected to wet cleaning including H 2 O 2 because the amount of loss during etching increases.
둘째, 후속으로 셀 리키지를 개선시키기 위해 진행하는 게이트 리옥시데이션(reoxidation)시 금속또한 산화되어 소자특성을 저하시킨다.Secondly, the metal is also oxidized during gate reoxidation, which is subsequently performed to improve the cell package, thereby degrading device characteristics.
본 발명은 상기한 문제점을 해결하기 위해 안출한 것으로써, 금속의 손실이 없고, 게이트저항 등의 소자의 특성이 악화되는 것을 방지하는데 적당한 금속게이트 형성방법을 제공하는데 그 목적이 있다.The present invention has been made to solve the above problems, and an object thereof is to provide a method of forming a metal gate suitable for preventing the loss of metal and deteriorating characteristics of an element such as a gate resistance.
도 1a 내지 1d는 종래 금속게이트 형성방법을 설명하기 위한 공정단면도1A to 1D are cross-sectional views illustrating a method of forming a conventional metal gate.
도 2a 내지 2d는 본 발명의 금속게이트 형성방법을 설명하기 위한 공정단면도2A through 2D are cross-sectional views illustrating a method of forming a metal gate according to the present invention.
도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings
11 : 기판 12 : 제 1 절연층11
13 : 폴리실리콘층 14 : 확산방지층13: polysilicon layer 14: diffusion barrier layer
15 : 금속층 16 : 제 2 절연층15
16a : 마스크패턴 17 : 포토레지스트16a: mask pattern 17: photoresist
18 : 측벽보호막18: sidewall protective film
상기의 목적을 달성하기 위한 본 발명의 금속게이트 형성방법은 기판상에 제 1 절연층, 폴리실리콘층, 확산방지층, 금속층, 그리고 제 2 절연층을 적층형성하는 공정과, 플루오린을 포함한 플라즈마를 이용하여 상기 제 2 절연층을 선택적으로 제거하여 마스크패턴을 형성하는 공정과, 플루오린을 포함한 플라즈마를 이용하여 상기 금속층과 확산방지층을 선택적으로 식각하는 공정과, 클로린을 포함한 플라즈마를 이용하여 상기 폴리실리콘층을 선택적으로 식각하여 상기 금속층, 확산방지층, 그리고 폴리실리콘층의 양측면에 측벽보호막을 형성하는 공정과, H2O2를 포함한 크리닝을 진행하는 공정을 포함하여 이루어지는 것을 특징으로 한다.The metal gate forming method of the present invention for achieving the above object is a step of laminating a first insulating layer, a polysilicon layer, a diffusion barrier layer, a metal layer, and a second insulating layer on a substrate, and a plasma containing fluorine Selectively removing the second insulating layer to form a mask pattern; selectively etching the metal layer and the diffusion barrier layer using a plasma containing fluorine; and using the plasma using chlorine. And selectively etching the silicon layer to form sidewall protective films on both sides of the metal layer, the diffusion barrier layer, and the polysilicon layer, and performing a cleaning process including H 2 O 2 .
이하, 본 발명의 금속게이트 형성방법을 첨부된 도면을 참조하여 설명하기로 한다.Hereinafter, a method of forming a metal gate of the present invention will be described with reference to the accompanying drawings.
도 2a 내지 2d는 본 발명의 금속게이트 형성방법을 설명하기 위한 공정단면도이다.2A through 2D are cross-sectional views illustrating a method of forming a metal gate according to the present invention.
먼저, 도 2a에 도시한 바와같이, 기판(11)상에 제 1 절연층(12)을 형성한다.First, as shown in FIG. 2A, the first
상기 제 1 절연층(12)상에 폴리실리콘층(13)을 형성하고, 상기 폴리실리콘층(13)상에 확산방지층(14)을 형성한다.The
이때, 상기 폴리실리콘층(13)대신에 티타늄나이트라이드(TiN)을 형성할 수도 있다. 그리고 상기 확산방지층(14)은 티타늄나이트라이드(TiN), 텅스텐실리콘나이트라이드(WSiN)중 어느하나를 사용한다.In this case, titanium nitride (TiN) may be formed instead of the
여기서, 상기 폴리실리콘층(13)대신에 티타늄나이트라이드를 사용할 경우, 상기 확산방지층(14)을 형성하지 않아도 무관하다.In this case, when titanium nitride is used instead of the
이와같이, 폴리실리콘층(13)상에 확산방지층(14)을 형성한 후, 상기 확산방지층(14)상에 금속층(15)을 형성한다.As such, after the
여기서, 상기 금속층(15)의 물질은 텅스텐, 몰리브덴, 텅스텐 실리사이드, 몰리브텐 실리사이드중 어느하나를 사용한다.Here, the material of the
이어서, 상기 금속층(15)상에 하드마스크용 제 2 절연층(16)을 형성하고, 상기 제 2 절연층(16)상에 포토레지스트(17)를 도포한다.Subsequently, a second
이후, 노광 및 현상공정으로 상기 포토레지스트(17)를 패터닝하고, 상기 패터닝된 포토레지스트(17)를 마스크로 이용한 식각공정으로 도 2b에 도시한 바와같이, 제 2 절연층(16)을 제거하여 마스크패턴(16a)을 형성한다.Thereafter, the
이때, 상기 제 2 절연층(16)은 플루오린 플라즈마에서 식각하며 식각장비로서는 반응성 이온식각장비를 사용한다.In this case, the second
이어, 도 2c에 도시한 바와같이, 플루오린(fluorine)를 포함한 가스, 클로린(chlorine)을 포함한 가스, 블로민(bromine)을 포함한 가스, 불활성가스를 포함한 가스, CO, N2, O2가스중 어느하나를 포함한 플라즈마를 사용하여 상기 금속층(15), 확산방지층(14)을 식각한다.Subsequently, as illustrated in FIG. 2C, a gas containing fluorine, a gas containing chlorine, a gas containing bromine, a gas containing an inert gas, CO, N 2 and O 2 gas The
이때 식각장비로서는 MERIE(Magnetically enhanced reactixe ion etcher)를 사용한다.At this time, as an etching apparatus, MERIE (Magnetically enhanced reactixe ion etcher) is used.
상기 클로린을 포함한 가스로서는 Cl2, CCl4, BCl3, SiCl4, HCl, CHXClY등을 사용한다.As the gas containing chlorine, Cl 2 , CCl 4 , BCl 3 , SiCl 4 , HCl, CH X Cl Y and the like are used.
그리고 불활성가스로서는 He, Ar 등을 사용한다.And as an inert gas, He, Ar, etc. are used.
이후, 스퍼터링 또는 플라즈마내에서 폴리실리콘층(13)을 식각하며, 식각장비로서는 고밀도 플라즈마 식각장비(HDP :High density plasma etcher)를 사용한다.Thereafter, the
여기서, Cl2와 O2를 포함하는 플라즈마를 사용할 경우, O2의 유량이 20sccm이하고 유지하며, O의 유량을 전체유량에 대해 8∼40%범위내로 유지한다. 그리고 바이어스 파워는 250W이하로 유지한다.Here, when using a plasma containing Cl 2 and O 2 , the flow rate of O 2 is maintained at 20 sccm or less, and the flow rate of O is maintained within the range of 8 to 40% with respect to the total flow rate. The bias power is kept below 250W.
이때, 상기 폴리실리콘층(13)을 식각함에 있어서, 상기 폴리실리콘과 패시베이션가스(passivation gas)의 반응에 의해서 도 2d에 도시한 바와같이, 상기 금속층(15), 확산방지층(14), 그리고 폴리실리콘층(13)의 양측면에 측벽보호막(18)이 형성된다.At this time, in etching the
여기서, 상기 플라즈마의 식각조건과 식각시간을 조절함으로써 상기 측벽보호막(18)의 두께를 조절할 수 있다.Here, the thickness of the
이후, H2O2를 포함한 Wet크리닝을 진행하면 본 발명에 따른 금속게이트 형성공정이 완료된다.Subsequently, when the Wet cleaning including H 2 O 2 is performed, the metal gate forming process according to the present invention is completed.
이상 상술한 바와같이, 본 발명의 금속게이트 형성방법은 H2O2를 포함하는 Wet크리닝을 진행하더라도 측벽보호막에 의해 게이트용 금속층의 손실이 없다.As described above, the metal gate forming method of the present invention does not lose the gate metal layer by the sidewall protective film even when the wet cleaning including H 2 O 2 is performed.
또한, 후속으로 진행되는 게이트 리옥시데이션(reoxidation)시, 금속층이나 확산방지층이 산화되는 것을 방지하므로 소자의 특성을 향상시키는 효과가 있다.In addition, since the metal layer or the diffusion barrier layer is prevented from being oxidized during the subsequent gate reoxidation, there is an effect of improving the characteristics of the device.
Claims (11)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1019970072484A KR100259072B1 (en) | 1997-12-23 | 1997-12-23 | Method for forming metal gate |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1019970072484A KR100259072B1 (en) | 1997-12-23 | 1997-12-23 | Method for forming metal gate |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| KR19990052941A KR19990052941A (en) | 1999-07-15 |
| KR100259072B1 true KR100259072B1 (en) | 2000-08-01 |
Family
ID=19528304
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1019970072484A Expired - Fee Related KR100259072B1 (en) | 1997-12-23 | 1997-12-23 | Method for forming metal gate |
Country Status (1)
| Country | Link |
|---|---|
| KR (1) | KR100259072B1 (en) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4849881B2 (en) * | 2005-12-08 | 2012-01-11 | 株式会社日立ハイテクノロジーズ | Plasma etching method |
-
1997
- 1997-12-23 KR KR1019970072484A patent/KR100259072B1/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| KR19990052941A (en) | 1999-07-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6773998B1 (en) | Modified film stack and patterning strategy for stress compensation and prevention of pattern distortion in amorphous carbon gate patterning | |
| US7015124B1 (en) | Use of amorphous carbon for gate patterning | |
| US5007982A (en) | Reactive ion etching of silicon with hydrogen bromide | |
| US6884733B1 (en) | Use of amorphous carbon hard mask for gate patterning to eliminate requirement of poly re-oxidation | |
| US5880035A (en) | Dry etching method | |
| US6555472B2 (en) | Method of producing a semiconductor device using feature trimming | |
| US5164331A (en) | Method of forming and etching titanium-tungsten interconnects | |
| KR20080086686A (en) | Manufacturing method of semiconductor device | |
| JP2004031944A (en) | Method of forming very narrow transistor gate element by photolithography | |
| US6146542A (en) | Dry etching method of multilayer film | |
| US6103631A (en) | Method of manufacturing semiconductor device | |
| JP2006509375A (en) | Multilayer gate stack | |
| KR100616498B1 (en) | Method for manufacturing a semiconductor device having a poly / tungsten gate electrode | |
| KR100954107B1 (en) | Method of manufacturing semiconductor device | |
| US6828187B1 (en) | Method for uniform reactive ion etching of dual pre-doped polysilicon regions | |
| KR100259072B1 (en) | Method for forming metal gate | |
| KR100548542B1 (en) | Gate Forming Method of Semiconductor Device | |
| KR20040059982A (en) | Method for fabrication of conduction pattern of semiconductor device | |
| US6395639B1 (en) | Process for improving line width variations between tightly spaced and isolated features in integrated circuits | |
| JP3353462B2 (en) | Dry etching method | |
| JP3277414B2 (en) | Dry etching method | |
| JPH0794469A (en) | Dry etching method | |
| KR100571629B1 (en) | Semiconductor device manufacturing method | |
| KR20050070320A (en) | Method for forming gate electrode in semiconductor device | |
| JP3348542B2 (en) | Method for patterning silicon-based material layer |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A201 | Request for examination | ||
| PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
| PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
| R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
| PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
| PN2301 | Change of applicant |
St.27 status event code: A-3-3-R10-R13-asn-PN2301 St.27 status event code: A-3-3-R10-R11-asn-PN2301 |
|
| E701 | Decision to grant or registration of patent right | ||
| PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
| GRNT | Written decision to grant | ||
| PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
| PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
| PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
| FPAY | Annual fee payment |
Payment date: 20110222 Year of fee payment: 12 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 12 |
|
| LAPS | Lapse due to unpaid annual fee | ||
| PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20120318 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
| PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20120318 |
|
| P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |
|
| P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |
|
| P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |