[go: up one dir, main page]

KR100230299B1 - 멀티 폐회로 tv 장치 - Google Patents

멀티 폐회로 tv 장치 Download PDF

Info

Publication number
KR100230299B1
KR100230299B1 KR1019970028147A KR19970028147A KR100230299B1 KR 100230299 B1 KR100230299 B1 KR 100230299B1 KR 1019970028147 A KR1019970028147 A KR 1019970028147A KR 19970028147 A KR19970028147 A KR 19970028147A KR 100230299 B1 KR100230299 B1 KR 100230299B1
Authority
KR
South Korea
Prior art keywords
channel
signal
synchronization signal
address
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1019970028147A
Other languages
English (en)
Other versions
KR19990004133A (ko
Inventor
백승웅
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019970028147A priority Critical patent/KR100230299B1/ko
Publication of KR19990004133A publication Critical patent/KR19990004133A/ko
Application granted granted Critical
Publication of KR100230299B1 publication Critical patent/KR100230299B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/18Closed-circuit television [CCTV] systems, i.e. systems in which the video signal is not broadcast

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)

Abstract

본 발명은 멀티(multi) 폐회로 TV 장치에 관한 것으로서, 특히 필드 스위칭에 의한 멀티 폐회로 TV 디스플레이 장치를 개시한다.
본 발명에 따른 멀티 폐회로 TV 장치는 복수 채널의 영상신호를 한 프레임기간마다 두 개의 채널씩 순차적으로 스위칭하여 유입하여 유입된 각 채널을 휘도와 칼라신호를 분리하고 각 채널의 영상신호를 필드단위로 먹스하여 비디오램에 저장후 순차적으로 리드한 후 각 채널들을 멀티 화면으로 디스플레이함으로써, 채널이 많은 경우에도 영상이 자연스럽고 실시간에 근접한 영상을 화면에 디스플레이할 수 있다.

Description

멀티 폐회로 TV 장치
본 발명은 멀티(multi) 폐회로 TV 장치에 관한 것으로서, 특히 필드 스위칭에 의한 멀티 폐회로 TV 디스플레이 장치에 관한 것이다.
도 1은 종래의 멀티 폐회로 TV 디스플레이 장치를 설명하기 위한 블록도이다.
도 1에 도시된 장치의 동작을 살펴보면, 미도시된 다수개의 비디오 카메라에서 촬상된 영상채널 신호들 중에서 2개의 채널(CH1, CH2)씩 1프레임 단위로 먹스부(100)에 인가되고, 동기신호생성부(106)에서 생성된 수직동기신호는 분주부(108)에서 4분주되어 먹스부(100)에 출력된다.
따라서, 먹스부(100)는 유입된 먹스제어신호의 하이와 로우레벨에 따라 한프레임 구간마다 하나의 채널신호의 영상신호와 클락, 수평 및 수직동기신호를 선택하여 출력한다. 필드검출부(102)는 유입된 한채널의 두 개의 필드중 1개의 안정된 필드의 구간에 해당하는 클락과 수평 및 수직동기신호를 어드레스생성부(104)와 메모리제어부(110)로 출력한다.
어드레스생성부(110)는 유입되는 채널의 필드가 디스플레이되는 화면의 위치에 해당하는 비디오램(112)의 어드레스를 생성하고 메모리제어부(110)는 비디오램(112)에 대한 메모리제어신호를 출력한다. 비디오램(112)은 메모리제어신호에따라 각 채널의 영상신호를 라이트하고 한 스캔라인씩 리드하여 각 채널의 영상이 멀티 화면으로 출력되게 한다. 이러한 멀티 폐회로 TV 디스플레이 장치는 멀티화면에서 한프레임의 시간 단위로 한 채널의 필드를 검출하여 디스플레이하기 때문에 채널화면의 수가 많을 경우에는 한 채널마다 화면정보가 바뀌는 시간이 장시간 소요되어 각 화면상의 영상들의 움직임이 빠른 경우 부자연스럽게 디스플레이되고 영상이 실시간에 근접하여 디스플레이되지 못하였다.
본 발명이 이루고자하는 기술적 과제는 촬상된 채널 영상신호들을 1필드 구간 단위로 스위칭함으로써, 멀티화면에 디스플레이되는 영상의 움직임이 보다 자연스럽고 실시간에 가까운 영상을 화면에 디스플레이하는 필드 스위칭에 의한 멀티 폐회로 TV 장치를 제공하는 데 있다.
도 1은 종래의 프레임 스위칭에 의한 멀티 폐회로 TV 장치의 블록도이다.
도 2는 본 발명에 따른 필드 스위칭에 의한 멀티 폐회로 TV 장치의 블록도이다.
도 3의 (a) 내지 (c)는 도 2에 도시된 제1먹스부의 먹스제어신호와 각 채널의 수직동기신호의 타이밍도이다.
* 도면의 주요부분에 대한 부호의 설명
200 : 마이컴제어부, 202 : 비디오스위칭부
204 : Y/C분리부, 206 : 동기신호 및 칼라디코드부
208 : 제1먹스부, 210 : 라이트어드레스생성부
212 : 제2먹스부, 214 : 제3먹스부
216 : 동기신호생성부, 218 : 분주부
220 : 리드어드레스생성부, 222 : 어드레스먹스부
224 : 메모리제어부, 226 : 비디오램.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 필드 스위칭에 의한 멀티 폐회로 TV 장치는, 다채널의 영상신호를 유입하여 두 개의 채널로 순차적으로 스위칭하여 각 채널을 휘도와 칼라신호를 분리하는 스위칭분리수단; 상기 각 채널의 동기신호를 분리하고 동기신호에 대한 PLL(Phase locked loop)클락과 칼라신호를 디코딩하는 동기신호분리 및 칼라디코딩수단; 상기 분리된 각 채널의 동기신호와 PLL클락을 유입하여 상기 각 채널의 영상신호를 라이트할 어드레스를 생성하는 라이트어드레스생성수단; 안정된 동기신호와 소정의 주기를 갖는 먹스제어신호를 생성하는 동기신호생성수단; 상기 동기신호생성수단에서 출력되는 먹스제어신호에 따라 상기 각 채널의 라이트어드레스와 각 채널의 PLL클락, 수평 및 수직동기신호, 상기 디코딩된 각 채널의 칼라신호를 먹스하는 먹스부; 상기 동기신호생성수단의 동기신호를 유입하여 리드할 영상신호의 어드레스를 생성하는 리드어드레스생성부; 상기 각 채널의 영상신호를 저장하거나 리드하는 비디오램; 상기 리드어드레스와 상기 각 채널의 라이트어드레스를 유입하여 상기 비디오램에 억세스하고 상기 비디오램의 제어신호를 출력하는 메모리제어부; 및 상기 영상스위칭부를 제어하는 마이컴제어부를 포함함을 특징으로 한다.
또한, 상기 먹스부에 유입되는 먹스제어신호의 주기는 상기 수직동기신호 주기의 2배임이 바람직하다.
또한, 상기 라이트어드레스수단은 상기 각 채널들의 영상신호가 라이트될 상기 비디오램의 어드레스를 생성하기 위해 2개의 라이트어드레스생성부를 구비함이 바람직하다.
이하, 첨부 도면을 참조하여 본 발명의 바람직한 실시예를 설명하기로 한다.
도 2는 본 발명에 따른 필드 스위칭에 의한 멀티 폐회로 TV 장치의 블록도이다.
도 2에 도시된 장치는 마이컴제어부(200), 비디오스위칭부(202), Y/C분리부(204), 동기신호분리 및 칼라디코드부(206), 제1먹스부(208), 채널어드레스생성부(210), 제2먹스부(212), 제3먹스부(214), 동기신호생성부(216), 분주부(218), 리드어드레스생성부(220), 어드레스먹스부(222), 메모리제어부(224), 비디오램부(226), 비디오인코더(228), 먹스부(230)를 포함한다.
도 2의 구성에 따른 동작을 살펴보면, 마이컴제어부(200)는 영상스위칭부(202)를 제어하여 16개 채널 비디오 카메라에서 촬상된 영상신호들을 순차적으로 순환해하며 2채널씩 1프레임 단위로 선택한다. 선택된 두 개의 채널(CH1, CH2)들은 각각 Y/C분리부(204)에서 휘도와 칼라신호로 분리된 다음 동기신호분리 및 칼라디코드부(206)에 인가된다. 동기신호분리 및 칼라디코드부(206)는 유입된 각 채널신호의 수평동기신호에 록킹(Locking)된 PLL(Phase Locked Loop)클락과 수평 및 수직동기신호를 분리하고 분리된 CH1, CH2의 PLL클락과 수평 및 수직동기신호는 라이트어드레스생성부(210)로 출력된다. 또한 유입된 CH1, CH2 칼라신호를 R-Y, B-Y신호로 디코딩한다.
라이트어드레스생성부(210)에는 각 채널(CH1, CH2)의 수직동기신호를 기준으로하여 실제 디스플레이되는 수직 유효화면에 해당하는 수직라이트어드레스와 수평동기신호를 기준으로 하여 수평 유효화면에 해당하는 수평라이트어드레스를 생성하는 CH1, CH2 라이트어드레스생성부(2101, 2102)를 포함한다.
제2먹스부(212)는 또한 동기신호생성부(216)에서 생성된 안정된 수직동기신호를 2분주하는 분주부(218)의 출력신호를 먹스제어신호로 하여, 유입된 CH1, CH2의 수평 및 수직라이트어드레스를 먹스하여 어드레스먹스부(222)로 출력한다.
또한, 제1먹스부(208)는 분주부(218)에서 출력되며 수직동기신호의 2배 주기를 갖는 구형파 신호를 먹스제어신호에 따라 유입된 CH1, CH2의 영상신호를 먹스하여 비디오램(226)에 출력하며, 비디오램(226)은 어드레스먹스부(222)에서 선택된 CH1, CH2의 라이트어드레스에 따라 해당 채널의 영상신호를 저장한다.
한편, 리드어드레스생성부(220)는 동기신호생성부(216)에서 생성된 안정된 동기신호를 유입하여 리드어드레스를 생성하여 어드레스먹스부(222)로 출력한다. 메모리제어부(224)는 제3먹스부(214)에서 먹스된 CH1, CH2의 PLL클락과 수평 및 수직동기신호를 유입하고 동기신호생성부(216)에서 출력된 동기신호를 유입하여 일반적인 비디오램(226)에 대한 메모리제어신호인 RAS(Row Address Strobe), CAS(Column Address Strobe), WEB(Write Enable Bar), DT(Data Transfer), SC(Serial Clock)를 생성하여 비디오램(226)에 출력한다. 여기서, 제3먹스부(214)는 동기신호분리 및 칼라디코드부(206)에서 출력되는 CH1, CH2의 PLL클락과 수평 및 수직동기신호를 유입하여 분주부(218)에서 출력되는 수직동기신호의 2배 주기를 갖는 구형파 신호를 먹스제어신호로 하여 먹스한다. 비디오램(226)에 저장된 각 채널의 영상신호는 리드어드레스와 메모리제어신호에 의해 리드된 다음, 비디오인코더(228)에서 휘도(Y)와 칼라(C)신호로 인코드되며 믹스부(230)에서 믹스되어 복합영상신호로 출력된다.
도 3의 (a)는 도 2에 도시된 분주부(218)에서 분주되어 수직동기신호의 2배 주기를 갖는 먹스제어신호를 나타내며, 도 3의 (b)는 CH1의 영상신호에 포함된 수직동기신호, 도 3의 (c)는 CH2의 수직동기신호를 나타낸다.
여기서, 도 3의 (a)의 먹스제어신호에 따라 제1먹스부(208)는 CH1, CH2의 신호를 먹스하며, 먹스제어신호의 하이 또는 로우레벨의 각 구간은 한 필드의 구간으로서 각 구간마다 상응하여 도 3의 (b)의 CH1과 도 3의 (c)의 CH2가 순차적으로 한 필드 구간단위로 선택되며 도시되지 않은 다른 채널의 CH3, CH4...CHn신호도 한 필드 구간 단위로 순차적으로 선택된다. 한 필드 구간씩 선택된 채널의 영상신호는 유효화면의 위치와 대응되어 비디오램(226)에 필드단위로 저장된 다음 순차적으로 리드되어 신호처리 후 멀티 화면으로 디스플레이된다.
상술한 바와 같이 본 발명에 따른 필드 스위칭에 의한 멀티 폐회로 TV장치는 CCTV카메라에서 촬상된 각 채널의 영상신호를 필드 구간단위로 먹스하여 저장하고 순차적으로 리드하여 각 채널들의 영상신호를 멀티 화면으로 디스플레이함으로써, 채널이 많은 경우에도 영상이 자연스럽고 실시간에 근접한 영상을 화면에 디스플레이할 수 있다.

Claims (3)

  1. 복수 채널의 영상신호를 유입하여 한 프레임기간마다 두 개의 채널씩 순차적으로 스위칭하여 유입하여 유입된 각 채널을 휘도와 칼라신호를 분리하는 스위칭분리수단;
    상기 각 채널의 동기신호를 분리하고 동기신호에 대한 PLL(Phase locked loop)클락과 칼라신호를 디코딩하는 동기신호분리 및 칼라디코딩수단;
    상기 분리된 각 채널의 동기신호와 PLL클락을 유입하여 상기 각 채널의 영상신호를 라이트할 어드레스를 생성하는 라이트어드레스생성부;
    안정된 동기신호와 소정의 주기를 갖는 먹스제어신호를 생성하는 동기신호생성수단;
    상기 동기신호생성수단에서 출력되는 먹스제어신호에 따라 상기 각 채널의 라이트어드레스와 각 채널의 PLL클락, 수평 및 수직동기신호, 상기 디코딩된 각 채널의 칼라신호를 먹스하는 먹스부;
    상기 동기신호생성수단의 동기신호를 유입하여 리드할 채널영상신호의 어드레스를 생성하는 리드어드레스생성부;
    상기 각 채널의 영상신호를 저장하거나 리드하는 비디오램;
    상기 리드어드레스와 상기 각 채널의 라이트어드레스를 유입하여 상기 비디오램에 억세스하고 상기 비디오램의 제어신호를 출력하는 메모리제어부; 및
    상기 영상스위칭부를 제어하는 마이컴제어부를 포함함을 특징으로 하는 필드 스위칭에 의한 멀티 폐회로 TV 장치.
  2. 제1항에 있어서, 상기 먹스부에 유입되는 먹스제어신호의 주기는 상기 수직동기신호 주기의 2배임을 특징으로 하는 필드 스위칭에 의한 멀티 폐회로 TV 장치.
  3. 제1항에 있어서,
    상기 라이트어드레스수단은 상기 각 채널들의 영상신호가 라이트될 상기 비디오램의 어드레스를 생성하기 위해 2개의 라이트어드레스생성부를 구비함을 특징으로 하는 필드 스위칭에 의한 멀티 폐회로 TV 장치.
KR1019970028147A 1997-06-27 1997-06-27 멀티 폐회로 tv 장치 Expired - Fee Related KR100230299B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970028147A KR100230299B1 (ko) 1997-06-27 1997-06-27 멀티 폐회로 tv 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970028147A KR100230299B1 (ko) 1997-06-27 1997-06-27 멀티 폐회로 tv 장치

Publications (2)

Publication Number Publication Date
KR19990004133A KR19990004133A (ko) 1999-01-15
KR100230299B1 true KR100230299B1 (ko) 1999-11-15

Family

ID=19511687

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970028147A Expired - Fee Related KR100230299B1 (ko) 1997-06-27 1997-06-27 멀티 폐회로 tv 장치

Country Status (1)

Country Link
KR (1) KR100230299B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100330764B1 (ko) * 1999-11-17 2002-03-29 정 일 모 감시장치

Also Published As

Publication number Publication date
KR19990004133A (ko) 1999-01-15

Similar Documents

Publication Publication Date Title
US5161012A (en) Multi-screen generation circuit
KR100339898B1 (ko) 영상표시장치
KR920015356A (ko) 전자카메라시스템에 있어서 재생시 화면편집장치
KR900002634A (ko) 다중화면 발생 영상 처리회로
JPH1079905A (ja) ディジタルディスプレイ装置の画像サイズ調整方法及びその画像サイズ調整回路
KR940006419A (ko) 컬러화상, 표시장치
KR880001155A (ko) 텔레비젼 화상 표시장치
KR910004274B1 (ko) 픽처-인-픽처에 있어서 복수화면 회전 이동 간격 제어회로 및 제어방법
KR100230299B1 (ko) 멀티 폐회로 tv 장치
JPS63123284A (ja) テレビジヨン受像機
KR970010489B1 (ko) 디지탈 비디오데이터의 정지화면제어장치
KR900002635A (ko) 멀티화면 발생회로
KR100284970B1 (ko) 프레임 영상으로 녹화하는 방식이 첨가된 화면분할기
KR100200130B1 (ko) 텔레비전의 동영상 다화면처리장치
JP3217820B2 (ja) 映像合成方法および外部同期表示装置
KR100237421B1 (ko) 액정표시장치 출력신호의 주사선수 변환장치
KR910007390B1 (ko) 멀티-스크린 윈도우신호 발생회로
JPH11177884A (ja) マルチ画面表示装置
KR0133459B1 (ko) 영상신호처리기의 화면크기 변환회로
KR910010113B1 (ko) 다중화면 발생시스템에서 소화면 절환시 새 데이타 기입 및 플리크 방지회로
JPS63269874A (ja) 複数のitvカメラの画像を1台のモニタ−受像機に表示する画像合成器
KR960006539A (ko) 양 튜너를 이용한 다중화면의 동화표시 방법 및 장치
KR910005249B1 (ko) 멀티비젼 시스템
KR960001739B1 (ko) 광 스크린의 화상 가변 표시장치
KR920015858A (ko) 다중 화면 재생 회로 및 방식

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19970627

PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19970627

Comment text: Request for Examination of Application

PG1501 Laying open of application
E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 19990728

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 19990823

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 19990824

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20020726

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20030730

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20040729

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 20050727

Start annual number: 7

End annual number: 7

PR1001 Payment of annual fee

Payment date: 20060727

Start annual number: 8

End annual number: 8

FPAY Annual fee payment

Payment date: 20070727

Year of fee payment: 9

PR1001 Payment of annual fee

Payment date: 20070727

Start annual number: 9

End annual number: 9

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20090710