KR100213981B1 - 마스크 롬의 제조방법 - Google Patents
마스크 롬의 제조방법 Download PDFInfo
- Publication number
- KR100213981B1 KR100213981B1 KR1019960026297A KR19960026297A KR100213981B1 KR 100213981 B1 KR100213981 B1 KR 100213981B1 KR 1019960026297 A KR1019960026297 A KR 1019960026297A KR 19960026297 A KR19960026297 A KR 19960026297A KR 100213981 B1 KR100213981 B1 KR 100213981B1
- Authority
- KR
- South Korea
- Prior art keywords
- region
- forming
- cell region
- concentration impurity
- oxide film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
- H10B20/27—ROM only
- H10B20/30—ROM only having the source region and the drain region on the same level, e.g. lateral transistors
- H10B20/38—Doping programmed, e.g. mask ROM
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/32055—Deposition of semiconductive layers, e.g. poly - or amorphous silicon layers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Memories (AREA)
Abstract
Description
Claims (4)
- 셀 타입이 낸드 구조로 이루어진 마스크 롬의 제조 방법에 있어서, 상기 반도체 기판 상에 게이트 절연막을 형성하는 단계; 상기 게이트 절연막 상부에 폴리실리콘을 형성하는 단계; 상기 게이트 절연막 및 폴리실리콘을 식각하여 예정된 형태의 워드라인을 형성하는 단계; 상기 워드라인을 이온 주입 마스크로하는 이온 주입 공정을 실시하여 상기 반도체 기판 표면의 소정 부분에 저농도 불순물 확산영역을 형성하는 단계; 상기 결과를 상부에 산화막을 형성하는 단계; 상기 산화막을 이방성 식각하여 스페이서를 형성하는 단계; 및, 상기 스페이서가 구비된 상기 워드라인을 식각 마스크로하는 이온 주입 공정을 실시하여 고농도 불순물 확산영역을 형성하는 단계를 포함하며, 상기 스페이서를 형성하는 단계 및 상기 고농도 불순물 확산영역을 형성하는 단계 사이에, 상기 주변 영역 상부에 패턴화된 포토레지스트막을 형성한 후, 상기 셀 영역의 산화막을 소정 두께만큼 남도록 식각하는 단계와 상기 포토레지스트막을 제거하는 단계를 포함하는 것을 특징으로 하는 마스크 롬의 제조방법.
- 제1항에 있어서, 상기 셀 영역의 산화막은 습식 식각하는 것을 특징으로 하는 마스크 롬의 제조방법.
- 제1항에 있어서, 상기 셀 영역의 산화막은 건식 식각하는 것을 특징으로 하는 마스크 롬의 제조방법.
- 제1항 내지 제3항 중 어느 한 항에 있어서, 상기 셀 영역의 산화막은 100 내지 200 Å의 두께가 남도록 식각하는 것을 특징으로 하는 마스크 롬의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960026297A KR100213981B1 (ko) | 1996-06-29 | 1996-06-29 | 마스크 롬의 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960026297A KR100213981B1 (ko) | 1996-06-29 | 1996-06-29 | 마스크 롬의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR980006416A KR980006416A (ko) | 1998-03-30 |
KR100213981B1 true KR100213981B1 (ko) | 1999-08-02 |
Family
ID=19465050
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960026297A Expired - Fee Related KR100213981B1 (ko) | 1996-06-29 | 1996-06-29 | 마스크 롬의 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100213981B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100593134B1 (ko) * | 1999-11-25 | 2006-06-26 | 주식회사 하이닉스반도체 | 플랫 롬 트랜지스터의 제조 방법 |
-
1996
- 1996-06-29 KR KR1019960026297A patent/KR100213981B1/ko not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100593134B1 (ko) * | 1999-11-25 | 2006-06-26 | 주식회사 하이닉스반도체 | 플랫 롬 트랜지스터의 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR980006416A (ko) | 1998-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7115509B2 (en) | Method for forming polysilicon local interconnects | |
KR0132490B1 (ko) | 박막트랜지스터 제조방법 | |
KR19990087642A (ko) | 메모리 셀 장치 및 그것의 제조 방법 | |
JPH11186412A (ja) | 半導体装置及びその製造方法 | |
JP2001156276A (ja) | 厚さの異なるゲート酸化物層を形成する方法 | |
JP3902831B2 (ja) | 半導体メモリ装置及びその製造方法 | |
JP2000509557A (ja) | メモリセル装置及びその製造方法 | |
JP2000068391A (ja) | マスクromの製造方法 | |
KR100213981B1 (ko) | 마스크 롬의 제조방법 | |
US5648289A (en) | Method for coding semiconductor read only memory device | |
JP2644275B2 (ja) | 半導体装置の製造方法 | |
JP2733910B2 (ja) | マスクromの製造方法 | |
JPH08139210A (ja) | 不揮発性半導体記憶装置のメモリセルの形成方法 | |
JP2864850B2 (ja) | 不揮発性半導体記憶装置の製造方法 | |
KR20000043890A (ko) | 플래쉬 메모리 소자의 제조 방법 | |
US6221698B1 (en) | Process for making high density mask ROM | |
KR100237007B1 (ko) | 플래쉬 메모리 셀의 제조방법 | |
KR100734075B1 (ko) | 플래쉬 메모리 셀의 구조 및 그의 제조 방법 | |
KR100192172B1 (ko) | 마스크 롬의 제조방법 | |
KR100219069B1 (ko) | 반도체장치 제조방법 | |
KR100687849B1 (ko) | 반도체 메모리 소자의 제조방법 | |
KR0165395B1 (ko) | 마스크 롬 인식패턴 형성방법 | |
KR20020058512A (ko) | 반도체 소자의 제조 방법 | |
US6376306B1 (en) | Method for forming non volatile memory structures on a semiconductor substrate | |
KR100525078B1 (ko) | 고전압 및 저전압 트랜지스터들을 갖는 반도체 소자의제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19960629 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19960629 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19990222 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19990517 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19990518 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20020417 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20030417 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20040326 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20050422 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20060502 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20060502 Start annual number: 8 End annual number: 8 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20080610 |