KR0170494B1 - 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 - Google Patents
통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 Download PDFInfo
- Publication number
- KR0170494B1 KR0170494B1 KR1019950047431A KR19950047431A KR0170494B1 KR 0170494 B1 KR0170494 B1 KR 0170494B1 KR 1019950047431 A KR1019950047431 A KR 1019950047431A KR 19950047431 A KR19950047431 A KR 19950047431A KR 0170494 B1 KR0170494 B1 KR 0170494B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- media
- bus
- state
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/02—Details
- H04L12/16—Arrangements for providing special services to substations
- H04L12/18—Arrangements for providing special services to substations for broadcast or conference, e.g. multicast
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/12—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
- G06F13/124—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
- G06F13/128—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine for dedicated transfers to a network
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer And Data Communications (AREA)
- Communication Control (AREA)
Abstract
Description
Claims (2)
- 통신망 접속기와, 멀티미디어 데이타 처리기와, 주기억 장치, 주인스트럭션 처리기 등이 시스템 버스에 의해 정보를 교환하는 컴퓨터 시스템에 있어서, 멀티미디어 데이타 처리기와 통신망 접속기에 상기 시스템 버스상의 데이타 반입 가능여부를 판별하는 소유 상태기와; 반입된 데이타의 미디어가 올바른 것인지를 판별하는 미디어 판별기와; 반입 또는 전송할 데이타를 일시 저장하는 버퍼 메모리와; 상기 소유상태기와 미디어 판별기의 판별 정보를 바탕으로 하여 버스상의 데이타를 반입하거나 버스 상으로 데이타를 전송하기 위한 승인 신호를 생성하는 복제구동 지시기와; 상기 소유상태기, 미디어 판별기, 버퍼 메모리, 복제구동 지시기 등의 동작을 제어하는 멀티미디어 데이타 전송 순차 제어기로 구성된 미디어 직 전송 제어기를 포함하여 구성되어 별도의 데이타 전송로 없이 상기 시스템 버스를 통하여 직접적으로 데이타가 전송되는 것을 특징으로 하는 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 전송장치.
- 멀티미디어 데이타 처리기와 통신망 접속기간의 직접적인 데이타 전송방법에 있어서, 멀티미디어 데이타 처리기의 미디어 직전송 제어기가 데이타의 전송 또는 반입 상태를 조사하여, 데이타 반입 상태이면 반입 동작을 시작하고, 전송 상태이면 전송 동작을 시작하는 제1단계와; 상기 제1단계의 데이타 반입 동작의 시작에 따라 복제구동 지시기를 조사하여 상기 데이타가 복제 가능한 경우이면 버스상의 데이타를 읽는 제2단계와; 상기 제2단계의 수행에 이어, 시스템 버스 동작상태를 조사하여 상기 버스의 동작이 유효한 경우라면 데이타를 반입하는 제3단계와; 상기 제3단계의 데이타의 반입 상태의 이상을 조사하여 이상이 없을 시, 내부 저장이 가능함에 따라 미디어 판별기에 의해 해당 미디어가 동종의 미디어인지를 판단하는 제4단계와; 상기 제4단계에서 해당 미디어가 동종의 미디어가 아닌 경우에는 상기 미디어 판별기를 초기화하고, 해당 미디어가 동종의 미디어인 경우에는 반입된 데이타를 버퍼 메모리에 저장하며, 소유 상태기를 소유상태로 함으로써 데이타의 반입동작을 수행하는 제5단계와; 상기 제1단계의 데이타 전송 동작의 시작에 따라 전송할 데이타를 마련한 후 전송 주소를 생성하는 제6단계와; 상기 제6단계의 수행에 이어, 버스 사용 신청을 하고 버스 사용을 위한 경쟁을 행하는 제7단계와; 상기 제7단계에서 버스사용을 위한 경쟁에서 승리하는 경우 데이타를 버스로 구동한 후, 응답 전달 상태에 따라 이상여부를 조사하여 이상이 없으면 소유상태기 및 미디어 판별기를 초기화함으로써 데이타 전송동작을 수행하는 제8단계를 포함하여 이루어지는 통신망 접속기와 멀티미디어 데이타 처리기간의 주기억 장치를 경유하지 않고 직접적으로 데이타를 전송할 수 있는 것을 특징으로 하는 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 전송방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950047431A KR0170494B1 (ko) | 1995-12-07 | 1995-12-07 | 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 |
US08/762,434 US5734821A (en) | 1995-07-12 | 1996-12-09 | Method and apparatus for a direct data transmission between a communication network interface and a multimedia data processor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950047431A KR0170494B1 (ko) | 1995-12-07 | 1995-12-07 | 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970056215A KR970056215A (ko) | 1997-07-31 |
KR0170494B1 true KR0170494B1 (ko) | 1999-03-30 |
Family
ID=19438283
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950047431A Expired - Fee Related KR0170494B1 (ko) | 1995-07-12 | 1995-12-07 | 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5734821A (ko) |
KR (1) | KR0170494B1 (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6697907B1 (en) * | 2000-06-30 | 2004-02-24 | Micron Technology, Inc. | Hardware initialization of a synchronous memory |
US6785765B1 (en) * | 2000-06-30 | 2004-08-31 | Micron Technology, Inc. | Status register to improve initialization of a synchronous memory |
US6839808B2 (en) * | 2001-07-06 | 2005-01-04 | Juniper Networks, Inc. | Processing cluster having multiple compute engines and shared tier one caches |
US20100306451A1 (en) * | 2009-06-01 | 2010-12-02 | Joshua Johnson | Architecture for nand flash constraint enforcement |
US9063561B2 (en) * | 2009-05-06 | 2015-06-23 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Direct memory access for loopback transfers in a media controller architecture |
US8555141B2 (en) * | 2009-06-04 | 2013-10-08 | Lsi Corporation | Flash memory organization |
US8321639B2 (en) * | 2009-12-30 | 2012-11-27 | Lsi Corporation | Command tracking for direct access block storage devices |
US8219776B2 (en) * | 2009-09-23 | 2012-07-10 | Lsi Corporation | Logical-to-physical address translation for solid state disks |
US8245112B2 (en) * | 2009-06-04 | 2012-08-14 | Lsi Corporation | Flash memory organization |
US8166258B2 (en) * | 2009-07-24 | 2012-04-24 | Lsi Corporation | Skip operations for solid state disks |
US8516264B2 (en) * | 2009-10-09 | 2013-08-20 | Lsi Corporation | Interlocking plain text passwords to data encryption keys |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5245322A (en) * | 1990-12-11 | 1993-09-14 | International Business Machines Corporation | Bus architecture for a multimedia system |
US5625845A (en) * | 1992-10-13 | 1997-04-29 | International Business Machines Corporation | System for facilitating continuous, real-time, unidirectional, and asynchronous intertask and end-device communication in a multimedia data processing system using open architecture data communication modules |
US5535414A (en) * | 1992-11-13 | 1996-07-09 | International Business Machines Corporation | Secondary data transfer mechanism between coprocessor and memory in multi-processor computer system |
US5546547A (en) * | 1994-01-28 | 1996-08-13 | Apple Computer, Inc. | Memory bus arbiter for a computer system having a dsp co-processor |
-
1995
- 1995-12-07 KR KR1019950047431A patent/KR0170494B1/ko not_active Expired - Fee Related
-
1996
- 1996-12-09 US US08/762,434 patent/US5734821A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5734821A (en) | 1998-03-31 |
KR970056215A (ko) | 1997-07-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2594979B2 (ja) | マルチプロセツサシステム | |
EP0475005B1 (en) | Device for interconnecting channels | |
KR0170494B1 (ko) | 통신망 접속기와 멀티미디어 데이타 처리기 간의 데이타 직접 전송방법 및 그 장치 | |
EP1050803B1 (en) | Guarded computer instruction execution | |
JPH03108042A (ja) | 多重仮想空間アドレス制御方法および計算機システム | |
EP1012734B1 (en) | Address translation in computer bus bridge devices | |
US5214769A (en) | Multiprocessor control system | |
JP2001142842A (ja) | Dmaハンドシェークプロトコル | |
US20070180161A1 (en) | DMA transfer apparatus | |
EP0144249B1 (en) | Buffer storage system | |
CN102165739A (zh) | 使用散列对经由rdma写入的消息的可靠接收 | |
US20060294277A1 (en) | Message signaled interrupt redirection | |
US20050114556A1 (en) | System for improving PCI write performance | |
US5206936A (en) | Apparatus for exchanging channel adapter status among multiple channel adapters | |
JP2004157795A (ja) | 二重系計算機及びその共有データ一致化方法 | |
CA1321032C (en) | Multiprocessor control system | |
US7155580B2 (en) | Information processing apparatus and method of controlling memory thereof | |
JPH08340348A (ja) | 情報処理システム | |
JPS62219058A (ja) | 共有メモリの排他制御方式 | |
JPS6049464A (ja) | マルチプロセッサ計算機におけるプロセッサ間通信方式 | |
JPS6162158A (ja) | デ−タ授受システム | |
EP1193606B1 (en) | Apparatus and method for a host port interface unit in a digital signal processing unit | |
JPS5975354A (ja) | プロセッサ装置 | |
JPS5816366A (ja) | プロセツサ間通信方式 | |
JPH05324534A (ja) | Dma転送方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20081001 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20091016 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20091016 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |