KR0165468B1 - 반도체 메모리소자 및 그 제조방법 및 그 구동방법 - Google Patents
반도체 메모리소자 및 그 제조방법 및 그 구동방법 Download PDFInfo
- Publication number
- KR0165468B1 KR0165468B1 KR1019950039661A KR19950039661A KR0165468B1 KR 0165468 B1 KR0165468 B1 KR 0165468B1 KR 1019950039661 A KR1019950039661 A KR 1019950039661A KR 19950039661 A KR19950039661 A KR 19950039661A KR 0165468 B1 KR0165468 B1 KR 0165468B1
- Authority
- KR
- South Korea
- Prior art keywords
- line
- string
- transistor
- source
- voltage
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
- H10B41/41—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND
Landscapes
- Read Only Memory (AREA)
- Non-Volatile Memory (AREA)
Abstract
Description
Claims (22)
- 반도체 기판상에 다수의 스트링이 2차원적으로 배열되어 이루어지는 반도체 메모리 소자에 있어서;상기 스트링은 비트라인(bit line)과 소오스라인(source line) 사이에 스트링 선택 트랜지스터, 셀트랜지스터 및 소오스 선택 트랜지스터가 순차적으로 직렬 연결되어 이루어지고, 각 스트링의 스트링 선택 트랜지스터의 게이트는 서로 스트링 선택라인에 의해 연결되고, 각 스트링의 각 셀트랜지스터의 콘트롤 게이트는 각각 수평단위로 복수개의 워드라인에 의해 연결되고, 각 스트링의 소오스 선택 트랜지스터의 게이트는 서로 소오스 선택라인에 의해 연결되고, 상기 각 스트링마다 독립된 웰(well) 형태로 형성되어 선택적으로 바이어스(bias)되는 바디라인이 구비된 것을 특징으로 하는 반도체 메모리 소자.
- 제1항에 있어서, 상기 각각의 셀트랜지스터는 플로팅 게이트(floating gate)를 갖도록 구성하여 비휘발성 메모리로 사용되는 것을 특징으로 하는 반도체 메모리 소자.
- 제1항에 있어서, 상기 각 스트링의 소오스라인은 인접한 스트링의 소오스라인과 전기적으로 상호 연결되는 것을 특징으로 하는 반도체 메모리 소자.
- 제1항에 있어서, 상기 바디라인은 N형의 반도체기판(substrate)에 형성된 P형의 웰(well)인 것을 특징으로 하는 반도체 메모리 소자.
- 제1항에 있어서, 상기 바디라인은 P형의 반도체기판에 형성된 N형의 웰의 내부에 다시 형성된 P형의 포켓웰(pocket well)인 것을 특징으로 하는 반도체 메모리 소자.
- 반도체 기판 상에 서로 독립된 다수의 바디라인(body line)을 형성하는 단계;상기 각각의 바디라인 상에 셀트랜지스터, 이들 셀트랜지스터를 제어하기 위한 스트링 선택 트랜지스터 및 소오스 선택 트랜지스터를 비트라인과 소오스라인 사이에 직렬로 연결하여 구성되는 스트링들을 형성하는 단계; 및 상기 스트링을 구성하는 각 트랜지스터의 게이트에 연결되는 스트링 선택라인, 복수개의 워드라인, 소오스 선택라인을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
- 제6항에 있어서, 상기 다수의 바디라인(body line)을 형성하는 단계는 제1도전형의 반도체 기판 상에 상기 반도체 기판과 다른 제2도전형으로 서로 독립된 다수의 바디라인(body line)을 형성하는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
- 제7항에 있어서, 상기 제1도전형은 N형이고, 상기 제2도전형은 P형인 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
- 제6항에 있어서, 상기 다수의 바디라인(body line)을 형성하는 단계는 제1도전형의 반도체 기판 상에 상기 반도체 기판과 다른 제2도전형으로 웰(well)을 형성하고, 그후 상기 웰의 내부에 다시 상기 반도체 기판과 동일한 제1도전형을 갖도록 포켓웰(pocket well)의 형태로 서로 독립된 다수의 바디라인(body line)을 형성하는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
- 제9항에 있어서, 상기 제1도전형은 P형이고, 상기 제2도전형은 N형인 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
- 비트라인(bit line)과 소오스라인(source line) 사이에 스트링 선택트랜지스터와 셀트랜지스터 및 소오스 선택트랜지스터가 순차적으로 직렬 연결되어 이루어지는 스트링이 반도체 기판에 웰형태로 각각 독립적으로 형성된 다수의 바디라인 상에 각각 하나씩 구성되어 소오스라인이 서로 연결되도록 2차원적으로 배열되고;상기 각 스트링의 스트링 선택트랜지스터의 게이트에 연결된 스트링 선택라인과, 각 스트링의 각 셀트랜지스터의 콘트롤 게이트에 수평단위로 연결된 복수개의 워드라인과, 각 스트링의 소오스 선택트랜지스터의 게이트에 연결된 소오스 선택라인을 포함하여 이루어지는 반도체 메모리 소자의 구동방법에 있어서, 선택된 셀트랜지스터가 연결된 비트라인에 0[V]을 인가한 후 상기 스트링 선택라인에는 Vcc를 인가하는 동시에 상기 소오스 선택라인에는 0[V]를 인가하여 상기 스트링 선택트랜지스터는 턴온(TURN ON)시키는 동시에 상기 소오스 선택트랜지스터는(TURN OFF)시키고, 선택된 셀트랜지스터가 연결된 워드라인에는 셀트랜지스터의 채널영역에서 플로팅 게이트로 터널링이 발생하도록 프로그램 전압을 인가하고, 비선택된 스트링의 바디라인에는 셀트랜지스터의 플로팅 게이트로 터널링이 발생하지 않도록 하는 프로그램 방지전압을 인가함으로서 프로그램 동작을 수행하는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 제11항에 있어서, 선택된 바디라인에는 0[V]를 인가하고, 상기 프로그램 전압은 18[V]를 사용하는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 제11항에 있어서, 비선택된 워드라인에는 비선택된 셀트랜지스터를 턴온시키는 패스전압을 인가하는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 제13항에 있어서, 상기 패스전압은 프로그램된 셀트랜지스터의 문턱전압보다는 크고, 채널영역과 플로팅 게이트 사이에 터널링을 발생시키는 전압보다는 작은 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 제13항에 있어서, 상기 패스전압은 Vcc를 사용하는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 제11항에 있어서, 비선택된 비트라인 및 소오스라인은 플로팅(Floating)시키는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 제11항에 있어서, 상기 프로그램 방지전압은 7[V]를 사용하는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 비트라인(bit line)과 소오스라인(source line) 사이에 스트링 선택트랜지스터와 셀트랜지스터 및 소오스 선택트랜지스터가 순차적으로 직렬 연결되어 이루어지는 스트링이 반도체 기판에 웰형태로 각각 독립적으로 형성된 다수의 바디라인 상에 각각 하나씩 구성되어 소오스라인이 서로 연결되도록 2차원적으로 배열되고;상기 각 스트링의 스트링 선택트랜지스터의 게이트에 연결된 스트링 선택라인과, 각 스트링의 각 셀트랜지스터의 콘트롤 게이트에 수평단위로 연결된 복수개의 워드라인과, 각 스트링의 소오스 선택트랜지스터의 게이트에 연결된 소오스 선택라인을 포함하여 이루어지는 반도체 메모리 소자의 구동방법에 있어서, 선택된 셀트랜지스터가 연결된 워드라인에는 0[V]를 인가하고, 선택된 셀트랜지스터가 형성되는 바디라인에는 플로팅 게이트에서 채널영역으로 터널링이 발생하도록 하는 소거전압을 인가하고, 그 외의 다른 제어라인은 플로팅시킴으로서 소거(erase) 동작을 수행하는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 제18항에 있어서, 상기 소거전압은 20[V]를 사용하는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 비트라인(bit line)과 소오스라인(source line) 사이에 스트링 선택트랜지스터와 셀트랜지스터 및 소오스 선택트랜지스터가 순차적으로 직렬 연결되어 이루어지는 스트링이 반도체 기판에 웰형태로 각각 독립적으로 형성된 다수의 바디라인 상에 각각 하나씩 구성되어 소오스라인이 서로 연결되도록 2차원적으로 배열되고;상기 각 스트링의 스트링 선택트랜지스터의 게이트에 연결된 스트링 선택라인과, 각 스트링의 각 셀트랜지스터의 콘트롤 게이트에 수평단위로 연결된 복수개의 워드라인과, 각 스트링의 소오스 선택트랜지스터의 게이트에 연결된 소오스 선택라인을 포함하여 이루어지는 반도체 메모리 소자의 구동방법에 있어서, 스트링 선택라인 및 소오스 선택라인에 Vcc를 인가하여 상기 스트링 선택트랜지스터 및 소오스 선택트랜지스터를 온(on)시키고, 소오스라인에 0[V]를 인가하고, 선택된 워드라인에 0[V]를 인가하고, 비선택된 워드라인에는 Vcc를 인가하고, 선택된 바디라인에는 0[V]를 인가하고, 선택된 비트라인에는 특정한 읽기전압(Vread)을 인가하여 읽기(Read) 동작을 수행하는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 제20항에 있어서, 비선택된 바디라인에는 소오스라인과의 전압차를 증가시켜 상기 비선택된 바디라인에 형성된 셀트랜지스터의 문턱전압을 증가시켜 비선택된 셀트랜지스터의 읽기 동작을 방지하기 위한 읽기방지전압이 인가되는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
- 제21항에 있어서, 상기 읽기방지전압은 0[V] 또는 음(-)의 값을 갖는 전압을 사용하는 것을 특징으로 하는 반도체 메모리 소자의 구동방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950039661A KR0165468B1 (ko) | 1995-11-03 | 1995-11-03 | 반도체 메모리소자 및 그 제조방법 및 그 구동방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950039661A KR0165468B1 (ko) | 1995-11-03 | 1995-11-03 | 반도체 메모리소자 및 그 제조방법 및 그 구동방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970030852A KR970030852A (ko) | 1997-06-26 |
KR0165468B1 true KR0165468B1 (ko) | 1998-12-15 |
Family
ID=19432937
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950039661A KR0165468B1 (ko) | 1995-11-03 | 1995-11-03 | 반도체 메모리소자 및 그 제조방법 및 그 구동방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0165468B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7548457B2 (en) | 2006-04-26 | 2009-06-16 | Samsung Electronics Co., Ltd. | Multi-bit nonvolatile memory device and related programming method |
US7733696B2 (en) | 2006-09-29 | 2010-06-08 | Samsung Electronics Co., Ltd. | Non-volatile memory devices including local control gates on multiple isolated well regions and related methods and systems |
EP3671592A1 (en) | 2018-12-19 | 2020-06-24 | Kepco Engineering & Construction Company, Inc. | Progress rate roll-up system from lower level to upper level for engineering control system of power plant construction project |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100359859B1 (ko) * | 1998-12-30 | 2003-02-20 | 주식회사 하이닉스반도체 | 메모리소자의 셀트랜지스터 |
-
1995
- 1995-11-03 KR KR1019950039661A patent/KR0165468B1/ko not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7548457B2 (en) | 2006-04-26 | 2009-06-16 | Samsung Electronics Co., Ltd. | Multi-bit nonvolatile memory device and related programming method |
US7733696B2 (en) | 2006-09-29 | 2010-06-08 | Samsung Electronics Co., Ltd. | Non-volatile memory devices including local control gates on multiple isolated well regions and related methods and systems |
EP3671592A1 (en) | 2018-12-19 | 2020-06-24 | Kepco Engineering & Construction Company, Inc. | Progress rate roll-up system from lower level to upper level for engineering control system of power plant construction project |
Also Published As
Publication number | Publication date |
---|---|
KR970030852A (ko) | 1997-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0170707B1 (ko) | 비휘발성 메모리 소자 및 그 구동 방법 | |
US5812452A (en) | Electrically byte-selectable and byte-alterable memory arrays | |
US5586073A (en) | Semiconductor device having a multi-layer channel structure | |
US5457652A (en) | Low voltage EEPROM | |
KR100441586B1 (ko) | 반도체 기억 장치 | |
US6028788A (en) | Flash memory device | |
EP0284724B1 (en) | Nonvolatile semiconductor memory device | |
US7903465B2 (en) | Memory array of floating gate-based non-volatile memory cells | |
US5812454A (en) | Nand-type flash memory device and driving method thereof | |
EP0991080A2 (en) | Non-volatile semiconductor memory device | |
CN101640067B (zh) | 用于减少穿通泄漏的存储器单元与阵列操作方法 | |
KR20040068552A (ko) | 반도체 디바이스 | |
EP0370416A2 (en) | Novel architecture for a flash erase EPROM memory | |
CN102568584A (zh) | 包括减少穿通泄漏的非挥发性存储器单元的集成电路 | |
KR960016106B1 (ko) | 비 휘발성 반도체 메모리 장치 | |
KR100635924B1 (ko) | 플래시 메모리 장치의 동작 방법 | |
KR19990029125A (ko) | 메모리 셀 및 이를 구비한 불휘발성 반도체 기억 장치 | |
KR0172422B1 (ko) | 스냅백 브레이크다운 현상을 제거한 공통 소오스 라인 제어회로 | |
KR100746292B1 (ko) | 비휘발성 메모리 장치 | |
US7312503B2 (en) | Semiconductor memory device including MOS transistors each having a floating gate and a control gate | |
US7405972B1 (en) | Non-volatile memory array | |
KR0165468B1 (ko) | 반도체 메모리소자 및 그 제조방법 및 그 구동방법 | |
KR100482714B1 (ko) | 트랜지스터,트랜지스터어레이,반도체메모리및트랜지스터어레이의제조방법 | |
KR0170708B1 (ko) | 비휘발성 메모리 소자 및 구동방법 | |
KR0147646B1 (ko) | 불휘발성 메모리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19951103 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19951103 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19980818 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19980916 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19980916 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20010807 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20020807 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20030808 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20040331 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20050802 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20060830 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20060830 Start annual number: 9 End annual number: 9 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20080809 |