[go: up one dir, main page]

KR0162225B1 - Bit error rate measuring device of VSB system - Google Patents

Bit error rate measuring device of VSB system Download PDF

Info

Publication number
KR0162225B1
KR0162225B1 KR1019950044956A KR19950044956A KR0162225B1 KR 0162225 B1 KR0162225 B1 KR 0162225B1 KR 1019950044956 A KR1019950044956 A KR 1019950044956A KR 19950044956 A KR19950044956 A KR 19950044956A KR 0162225 B1 KR0162225 B1 KR 0162225B1
Authority
KR
South Korea
Prior art keywords
bit
synchronization data
error rate
data
bits
Prior art date
Application number
KR1019950044956A
Other languages
Korean (ko)
Other versions
KR970032067A (en
Inventor
이현규
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950044956A priority Critical patent/KR0162225B1/en
Publication of KR970032067A publication Critical patent/KR970032067A/en
Application granted granted Critical
Publication of KR0162225B1 publication Critical patent/KR0162225B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/20Arrangements for detecting or preventing errors in the information received using signal quality detector
    • H04L1/203Details of error rate determination, e.g. BER, FER or WER
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Multimedia (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

본 발명은 VSB시스템의 비트에러율 측정장치에 관한 것이다. 본 발명은 수신받은 영상데이타에서 (프레임)필드 동기데이타를 검출하는 동기데이타검출부와, VSB시스템에서 (프레임)필드 동기데이타를 나타내는 비트값들을 저장하고 있는 버퍼와, 동기데이타검출부와 버퍼로부터 입력받는 동기데이타를 서로 비교하는 비교부와, 동기데이타검출부로부터 검출된 동기데이타의 전체비트수를 계수하는 비트카운터, 및 비트카운터로부터 입력받는 전체비트수에 비교부로부터 입력받는 에러가 발생한 비트수의 비율을 구하는 비트에러율측정부를 포함한다. 따라서, 본 발명은 미국형 HDTV의 전송방식인 VSB시스템의 채널특성을 이용하여 간단하게 비트에러율을 측정할 수 있도록 한다.The present invention relates to a bit error rate measuring apparatus of a VSB system. The present invention provides a synchronization data detection unit for detecting (frame) field synchronization data from received image data, a buffer for storing bit values representing (frame) field synchronization data in a VSB system, a synchronization data detection unit and a buffer received from the buffer. A comparison unit for comparing the synchronization data with each other, a bit counter for counting the total number of bits of the synchronization data detected by the synchronization data detection unit, and a ratio of the number of bits in which an error input from the comparison unit is generated to the total number of bits input from the bit counter. It includes a bit error rate measuring unit for obtaining. Therefore, the present invention allows the bit error rate to be easily measured using the channel characteristics of the VSB system, which is a transmission method of the American HDTV.

Description

VSB시스템의 비트에러율 측정장치Bit error rate measuring device of VSB system

제1도는 일반적인 VSB시스템의 전송데이타의 포맷을 나타낸 포맷구성도.1 is a format configuration diagram showing a format of transmission data of a general VSB system.

제2도는 본 발명에 의한 VSB시스템의 비트에러율 측정장치를 나타낸 구성도.2 is a block diagram showing a bit error rate measuring apparatus of a VSB system according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 동기데이타검출부 20 : 메모리10: synchronization data detector 20: memory

30 : 비트카운터 40 : 버퍼30: Bit counter 40: Buffer

50 : 비교부 60 : 비트에러율측정부50: comparison unit 60: bit error rate measuring unit

본 발명은 VSB시스템의 비트에러율 측정장치에 관한 것으로, 특히 VSB시스템의 채널특성을 이용하여 간단하게 비트에러율을 측정할 수 있도록 한 VSB시스템의 비트에러율 측정장치에 관한 것이다.The present invention relates to a bit error rate measuring apparatus of a VSB system, and more particularly, to a bit error rate measuring apparatus of a VSB system capable of simply measuring the bit error rate using the channel characteristics of the VSB system.

제1도는 미국형 HDTV방식인 GA-VSB(Grand Alliance-Vestigial SideBand)시스템에서 전송데이타의 포맷을 나타낸 것이다. 제1도는 한개 프레임의 데이타구조를 나타내며, 832심볼로 구성되는 각 라인을 '세그먼트'라고 한다. 각 세그먼트의 첫 4심볼은 세그먼트의 동기데이타를 나타낸다. 그리고, 세그먼트 동기데이타를 제외한 구간이 두개 필드(한개 프레임)의 데이타영역이며, 각 필드의 첫번째 세그먼트가 필드 동기데이타를 나타낸다.FIG. 1 shows the format of transmission data in the Grand Alliance-Vestigial SideBand (GA-VSB) system, which is an American HDTV system. 1 shows a data structure of one frame, and each line composed of 832 symbols is called a 'segment'. The first four symbols of each segment represent the sync data of the segment. The interval excluding the segment synchronization data is a data field of two fields (one frame), and the first segment of each field represents field synchronization data.

한편, 디지탈 전송시스템에서 채널에 잡음이 섞이거나 신호의 일그러짐으로 인하여 수신측에서 매 클럭마다 판정한 비트값과 송신측에서 전송한 비트값이 다르게 되는 비율을 '비트에러율(Bit Error Rate; BER)'이라 한다.On the other hand, in the digital transmission system, a bit error rate (BER) in which a bit value determined by a receiver and a bit value transmitted by a transmitter is different from each other due to a noise or a distortion of a signal in a digital transmission system is referred to as a 'Bit Error Rate (BER)'. 'Is called.

비트에러율은 디지탈 수신시스템의 수신성능을 파악하기 위한 척도로 사용되며, 비트에러율이 신뢰성을 가지려면 최소한 100만개 이상의 비트들을 비교하여 그 값을 측정해야 한다.The bit error rate is used as a measure of the reception performance of the digital receiving system. In order for the bit error rate to be reliable, at least one million bits should be compared and measured.

그러나, 일반적으로는 송신측에서 전송하는 데이타의 가변성으로 인하여 에러발생비트의 검출이 쉽지 않았다. 이와 같은 이유로, 비트에러 계측기를 별도로 사용하여 비트에러율을 측정하였으나 이에 따른 부가비용이 많이 소요되는 문제점이 있었다. 또한, 별도의 계측기를 사용하기 때문에 수신성능을 빠르게 판단하지 못하여 이에 따른 제반 조치 역시 미약한 실정이었다.However, in general, it is not easy to detect an error occurrence bit due to the variability of data transmitted from the transmitting side. For this reason, the bit error rate was measured by using a bit error measuring instrument separately, but there was a problem in that additional cost was required. In addition, since a separate measuring instrument was used, the reception performance could not be quickly determined.

이와 같은 문제점들을 해결하기 위한 본 발명의 목적은, VSB시스템의 전송데이타에서 비트량이 많고 그 패턴이 규정되어 있는 프레임(필드) 동기데이타를 이용하여 간단하게 비트에러율을 측정하고, 이를 모니터링 할 수 있도록 하는 VSB시스템의 비트에러율 측정장치를 제공함에 있다.An object of the present invention to solve these problems is to use a frame (field) synchronization data that has a large amount of bits in the transmission data of the VSB system and the pattern is defined so that the bit error rate can be easily measured and monitored. The present invention provides a bit error rate measuring apparatus for a VSB system.

이와 같은 목적을 달성하기 위한 본 발명에 의한 VSB시스템의 비트에러율 측정장치는, VSB시스템을 통해 수신받은 영상데이타에서 프레임(필드) 동기데이타를 검출하는 동기데이타검출부, 상기 동기데이타검출부로부터 검출된 동기데이타를 입력받아 일시저장하는 메모리, 상기 VSB시스템에서 (프레임)필드 동기데이타를 나타내는 비트값들을 저장하고 있는 버퍼, 상기 메모리로부터 입력받는 동기데이타와 상기 버퍼에 저장되어 있던 동기데이타를 입력받아 두개의 데이타를 비트단위로 비교하여 에러가 발생한 비트를 판별해 내고, 에러가 발생한 비트수를 출력하는 비교부, 상기 동기데이타검출부로부터 검출된 동기데이타를 입력받아 전체비트수를 계수하는 비트카운터, 및 상기 비트카운터로부터 입력받는 전체비트수에서 상기 비교부로부터 입력받는 에러가 발생한 비트수의 비율을 구하는 비트에러율측정부를 포함한다.In order to achieve the above object, a bit error rate measuring apparatus of a VSB system according to the present invention includes a sync data detector for detecting frame (field) sync data from image data received through a VSB system, and a sync detected from the sync data detector. Memory for receiving and temporarily storing data, a buffer for storing bit values representing (frame) field synchronization data in the VSB system, and receiving synchronization data received from the memory and synchronization data stored in the buffer. A comparison unit for discriminating bits in which an error occurs by comparing data bit by bit, and outputting the number of bits in which an error occurs, a bit counter which receives the synchronization data detected from the synchronization data detection unit and counts the total number of bits; Input from the comparison unit in the total number of bits received from the bit counter And a bit error rate measuring unit for obtaining a ratio of the number of bits in which an error is received.

이하, 첨부한 제2도를 참조하여 본 발명을 상세히 설명하기로 한다.Hereinafter, with reference to the accompanying Figure 2 will be described in detail the present invention.

제2도는 본 발명에 의한 비트에러율 측정장치를 나타낸 구성도이다. 제2도의 본 발명의 장치는 채널을 통해 전송되는 데이타에서 동기데이타를 검출하기 위한 동기데이타검출부(10)를 구비한다. 동기데이타검출부(10)에는 동기데이타검출부(10)에서 검출한 데이타를 저장하기 위한 메모리(20)와, 검출한 데이타의 전체비트수를 계수하기 위한 비트카운터(30)가 연결된다.2 is a block diagram showing a bit error rate measuring apparatus according to the present invention. The apparatus of FIG. 2 of the present invention includes a synchronous data detector 10 for detecting synchronous data in data transmitted through a channel. The synchronization data detection unit 10 is connected with a memory 20 for storing data detected by the synchronization data detection unit 10 and a bit counter 30 for counting the total number of bits of the detected data.

한편, 제2도의 본 발명의 장치는 규정된 패턴의 동기데이타를 저장하고 있는 버퍼(40)를 구비한다. 메모리(20)와 버퍼(40)의 출력단에는 이들 출력데이타를 비교하기 위한 비교부(50)가 연결된다. 그리고, 비트카운터(30)와 비교부(50)의 출력단에는 비트카운터(30)의 출력데이타에 대한 비교부(50)의 출력데이타의 비율을 구하기 위한 비트에러율측정부(60)가 연결된다.On the other hand, the apparatus of the present invention of FIG. 2 has a buffer 40 which stores synchronization data of a prescribed pattern. A comparator 50 for comparing these output data is connected to the output terminal of the memory 20 and the buffer 40. The bit error rate measuring unit 60 is connected to an output terminal of the bit counter 30 and the comparator 50 to obtain a ratio of the output data of the comparator 50 to the output data of the bit counter 30.

이와 같이 구성된 본 발명의 동작을 설명하면 다음과 같다.Referring to the operation of the present invention configured as described above are as follows.

HDTV는 송신측으로부터 전송되는 영상데이타를 수신받아 미도시한 등화부등을 거쳐 제2도의 동기데이타검출부(10)로 인가한다. 제2도의 본 발명에서 동기데이타검출부(10)는 인가되는 HDTV의 영상데이타에서 필드 동기데이타를 검출한다. 동기데이타검출부(10)는 검출한 동기데이타를 메모리(20)로 출력한다. 메모리(20)는 필드 동기데이타를 입력받아 저장한다.The HDTV receives the image data transmitted from the transmitter and applies it to the synchronous data detector 10 of FIG. In the present invention of FIG. 2, the synchronization data detection unit 10 detects field synchronization data from video data of an applied HDTV. The synchronization data detection unit 10 outputs the detected synchronization data to the memory 20. The memory 20 receives and stores field synchronization data.

한편, 버퍼(40)에는 VSB시스템의 전송데이타에서 필드 동기데이타의 패턴을 나타내는 비트값들이 저장되어 있다. 비교부(50)는 메모리(20)와 버퍼(40)로부터 필드 동기데이타들을 인가받는다. 비교부(50)는 메모리(20)로부터 인가받는 필드 동기데이타가 버퍼(40)에 저장되어 있던 필드 동기데이타와 일치하는 지를 비교한다. 이때, 비교부(50)는 두개의 동기데이타를 비트단위로 비교하여, 그 값이 일치하지 않을 때 현재 비트가 에러가 발생한 비트라고 판단한다. 그리고, 비교부(50)는 에러가 발생한 비트수를 계수하여 비트에러율측정부(60)로 출력한다.On the other hand, the buffer 40 stores bit values representing a pattern of field synchronization data in transmission data of the VSB system. The comparator 50 receives field synchronization data from the memory 20 and the buffer 40. The comparison unit 50 compares whether the field synchronization data received from the memory 20 matches the field synchronization data stored in the buffer 40. At this time, the comparison unit 50 compares the two synchronization data bit by bit, and determines that the current bit is a bit in which an error occurs when the values do not match. Then, the comparison unit 50 counts the number of bits in which an error occurs and outputs the bit error rate measurement unit 60.

동기데이타검출부(10)에서 검출된 동기데이타는 비트카운터(30)에도 인가된다. 비트카운터(30)는 동기데이타검출부(10)로부터 인가받는 데이타의 전체비트수를 계수한다. 비트카운터(30)는 계수한 값을 비트에러율측정부(60)로 출력한다. 비트에러율측정부(60)는 비트카운터(30)로부터 인가받는 전체비트수에서 비교부(50)로부터 인가받는 에러가 발생한 비트수가 차지하는 비율을 구한다. 비트에러율측정부(60)는 이와 같이, 비트에러율을 구하여 이를 사용자가 인식할 수 있도록 미도시한 모니터로 출력한다.The sync data detected by the sync data detector 10 is also applied to the bit counter 30. The bit counter 30 counts the total number of bits of data received from the synchronous data detection unit 10. The bit counter 30 outputs the counted value to the bit error rate measuring unit 60. The bit error rate measuring unit 60 calculates a ratio of the total number of bits received from the bit counter 30 to the number of bits in which an error is received from the comparator 50. The bit error rate measuring unit 60 obtains the bit error rate and outputs it to a monitor (not shown) so that the user can recognize the bit error rate.

이와 같이, 본발명에 의한 VSB시스템의 비트에러율 측정장치는 HDTV의 전송방식인 VSB시스템의 채널특성을 이용하여 간단하게 비트에러율을 측정하고 이를 모터링 할 수 있게 한다. 따라서, 수신성능을 빠르게 판단하고 조치를 취할 수 있도록 하므로써 수신성능을 향상시키는 효과를 가져온다.As described above, the bit error rate measuring apparatus of the VSB system according to the present invention makes it possible to simply measure the bit error rate and motor it by using the channel characteristics of the VSB system, which is a transmission method of HDTV. Therefore, it is possible to quickly determine the reception performance and take action, thereby improving the reception performance.

Claims (1)

VSB시스템의 비트에러율을 측정하기 위한 장치에 있어서, 상기 VSB시스템을 통해 수신받은 영상데이타에 프레임(필드) 동기데이타를 검출하는 동기데이타검출부; 상기 동기데이타검출부로부터 검출된 동기데이타를 입력받아 일시저장하는 메모리; 상기 VSB시스템에서 (피레임)필드 동기데이타를 나타내는 비트값들을 저장하고 있는 버퍼; 상기 메모리로부터 입력받은 동기데이타와 상기 버퍼에 저장되어 있던 동기데이타를 입력받아 두개의 데이타를 비트단위로 비교하여 에러가 발생한 비트를 판별해 내고, 에러가 발생한 비트수를 출력하는 비교부; 상기 동기데이타검출부로부터 검출된 동기데이타를 입력받아 전체비트수를 계수하는 비트카운터; 및 상기 비트카운터로부터 입력받는 전체비트수에서 상기 비교부로부터 입력받는 에러가 발생한 비트수의 비율을 구하는 비트에러율측정부를 포함하는 VSB시스템의 비트에러율 측정장치.An apparatus for measuring a bit error rate of a VSB system, comprising: a sync data detector for detecting frame (field) sync data on image data received through the VSB system; A memory configured to receive and temporarily store synchronous data detected by the synchronous data detector; A buffer which stores bit values representing (frame) field synchronization data in the VSB system; A comparison unit which receives the synchronization data received from the memory and the synchronization data stored in the buffer, compares the two data bit by bit to determine the bits in which an error occurs, and outputs the number of bits in which an error occurs; A bit counter which receives the synchronization data detected by the synchronization data detector and counts the total number of bits; And a bit error rate measuring unit for obtaining a ratio of the number of bits in which an error is input from the comparing unit to the total number of bits received from the bit counter.
KR1019950044956A 1995-11-29 1995-11-29 Bit error rate measuring device of VSB system KR0162225B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950044956A KR0162225B1 (en) 1995-11-29 1995-11-29 Bit error rate measuring device of VSB system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950044956A KR0162225B1 (en) 1995-11-29 1995-11-29 Bit error rate measuring device of VSB system

Publications (2)

Publication Number Publication Date
KR970032067A KR970032067A (en) 1997-06-26
KR0162225B1 true KR0162225B1 (en) 1998-12-15

Family

ID=19436601

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950044956A KR0162225B1 (en) 1995-11-29 1995-11-29 Bit error rate measuring device of VSB system

Country Status (1)

Country Link
KR (1) KR0162225B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019107979A1 (en) 2017-11-29 2019-06-06 주식회사 엘지화학 Battery pack

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019107979A1 (en) 2017-11-29 2019-06-06 주식회사 엘지화학 Battery pack

Also Published As

Publication number Publication date
KR970032067A (en) 1997-06-26

Similar Documents

Publication Publication Date Title
US20110016232A1 (en) Time stamping apparatus and method for network timing synchronization
US7508844B2 (en) Frame signal waveform observation apparatus and method
KR0162225B1 (en) Bit error rate measuring device of VSB system
US5307165A (en) Television signal kind discriminating apparatus
US20090193317A1 (en) Method and system for signal error determination and correction in a flexray communication system
KR950028514A (en) Sync detection device and method
JP2003043174A (en) Transmission delay time measuring device
JPH0659048B2 (en) Error rate measuring device
JP2751673B2 (en) Bit error rate measurement equipment for digital communication systems
JP2923979B2 (en) Frequency detection circuit
KR100790029B1 (en) Arrangement for determining the phase position of a data signal
JP2973740B2 (en) Line monitoring method
JP2715953B2 (en) Synchronous circuit
KR100408077B1 (en) T3 channel service unit with test pattern device
KR940004391Y1 (en) Teletext Data Detection Circuit by Bit Level Tracking
JP2639277B2 (en) Digital data instantaneous interruption detection circuit
KR970003971B1 (en) Satellite broadcasting receiver
JP2762855B2 (en) Frame synchronization protection circuit
JPH08330979A (en) Error correction device
EP0456973A2 (en) Synchronisation apparatus
KR0180101B1 (en) Asynchronous Data Synchronous Receiving Method Using Received Time Difference and Its Bit Error Rate Measurement Method
KR0153373B1 (en) Data recovering circuit adaptive to communication environment
JPH11177507A (en) Circuit quality evaluation method and circuit using inserted bits
US7577191B2 (en) Apparatus for automatically detecting BER measurement signal
JP4421099B2 (en) Input signal error detection circuit

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19951129

PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19951129

Comment text: Request for Examination of Application

PG1501 Laying open of application
E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 19980709

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 19980828

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 19980828

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20010727

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20020726

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20030730

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 20040729

Start annual number: 7

End annual number: 7

FPAY Annual fee payment

Payment date: 20050727

Year of fee payment: 8

PR1001 Payment of annual fee

Payment date: 20050727

Start annual number: 8

End annual number: 8

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20070710