KR0155718B1 - 동기 데이타 발생장치 - Google Patents
동기 데이타 발생장치Info
- Publication number
- KR0155718B1 KR0155718B1 KR1019920025760A KR920025760A KR0155718B1 KR 0155718 B1 KR0155718 B1 KR 0155718B1 KR 1019920025760 A KR1019920025760 A KR 1019920025760A KR 920025760 A KR920025760 A KR 920025760A KR 0155718 B1 KR0155718 B1 KR 0155718B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- bit
- value
- synchronous
- synchronization
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
Description
Claims (4)
- 좌·우 측의 채널을 나타내는 두 개의 서브프레임으로 구성되는 192개의 프레임을 하나의 블록으로 하는 데이타 전송 시에, 상기 각 서브프레임의 위치와 선행 프레임의 최종비트인 P비트의 값에 따라 결정되는 8비트로 구성되는 6개의 동기 데이타 가운데 대응하는 하나의 동기 데이타를 부가하여 동기를 이루는 방법으로 디지탈 데이타를 전송하는 복수의 디지탈 오디오 장치간에 데이타를 전송하는 장치에 있어서, 상기 P비트의 데이타 인버스 값을 나타내는 데이타를 P'데이타라 하고, Ø번째의 프레임을 나타내는 데이타 값을 나타내는 데이타를 Ø프레임 데이타라 하고, 좌·우 채널을 나타내는 데이타 값을 나타내는 데이타를 좌채널 및 우채널 데이타라 할 때, 상기 P' 데이타를 입력하여 상기 동기 데이타의 8비트 가운데 Ø번째 비트에서 2번째 비트 까지의 값을 출력하는 버퍼수단; 상기 P' 데이타를 입력하는 상기 동기 데이타의 3번째 비트 및 7번째 비트의 값을 형성하는 인버터; 상기 P데이타와 P'데이타를 입력으로 하여 상기 동기 데이타의 4번째 비트의 값을 선택적으로 출력하기 위한 제1멀티플렉서; 상기 P데이타와 P'데이타를 입력으로 하여 상기 동기 데이타의 5번째 비트의 값을 선택적으로 출력하기 위한 제2멀티플렉서; 및 상기 P데이타와 P'데이타를 입력으로 하여 상기 동기 데이타의 6번째 비트의 값을 선택적으로 출력하기 위한 제3멀티플렉서를 구비하는 것을 특징으로 하는 동기 데이타 발생장치.
- 제1항에 있어서, 상기 제1멀티플렉서로부터 출력되는 상기 동기 데이타의 4번째 비트는 상기 Ø프레임 데이타와 좌채널 데이타를 부정 논리곱하기 위한 부정 논리곱수단의 결과에 따라 결정되는 것을 특징으로 하는 동기 데이타 발생장치.
- 제1항에 있어서, 상기 제2멀티플렉서로부터 출력되는 상기 동기 데이타의 5번째 비트는 상기 우채널을 나타내는 비트 데이타에 따라 결정되는 것을 특징으로 하는 동기 데이타 발생장치.
- 제1항에 있어서, 상기 제3멀티플렉서로부터 출력되는 상기 동기 데이타의 6번째 비트는 상기 Ø프레임 데이타와 우채널을 나타내는 비트 데이타를 부정 논리합하기 위한 부정 논리합수단의 결과에 따라 결정되는 것을 특징으로 하는 동기 데이타 발생장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920025760A KR0155718B1 (ko) | 1992-12-28 | 1992-12-28 | 동기 데이타 발생장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920025760A KR0155718B1 (ko) | 1992-12-28 | 1992-12-28 | 동기 데이타 발생장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940017396A KR940017396A (ko) | 1994-07-26 |
KR0155718B1 true KR0155718B1 (ko) | 1998-11-16 |
Family
ID=19346875
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920025760A KR0155718B1 (ko) | 1992-12-28 | 1992-12-28 | 동기 데이타 발생장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0155718B1 (ko) |
-
1992
- 1992-12-28 KR KR1019920025760A patent/KR0155718B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940017396A (ko) | 1994-07-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5757871A (en) | Jitter suppression circuit for clock signals used for sending data from a synchronous transmission network to an asynchronous transmission network | |
KR880009520A (ko) | 디지탈 데이타 메모리 시스템 | |
US5649148A (en) | Fast digital signal processor interface using data interchanging between two memory banks | |
KR0155718B1 (ko) | 동기 데이타 발생장치 | |
KR970022794A (ko) | 다중 채널 공유 회로 데이터 처리 시스템내의 데이터 지연을 감소시키기 위한 방법 및 장치 | |
EP0472098B1 (en) | Time-division multiplexing apparatus | |
KR930022880A (ko) | 음성 데이타 보간회로 | |
US4034404A (en) | Signal combining system for binary pulse signals | |
JPH09153922A (ja) | フレームデータ変換回路 | |
JP3428238B2 (ja) | データ処理装置 | |
JP2770375B2 (ja) | 伝送遅延位相補償回路 | |
JPH02192240A (ja) | 伝送遅延補正方式 | |
JPS6115640Y2 (ko) | ||
KR940004480Y1 (ko) | 채널 분할에 따른 동기 부가 장치 | |
JPH0787435B2 (ja) | 多重化チャネル受信装置 | |
JPH0756962B2 (ja) | データ通信システム | |
JPS59178037A (ja) | 位相整合回路 | |
JPH04373227A (ja) | 時分割多重化装置 | |
JPH0681118B2 (ja) | 多重化装置 | |
JPH08172412A (ja) | 多重化回路 | |
JPH0750874B2 (ja) | フォーマット変換装置 | |
JPH0415652B2 (ko) | ||
JPS63131735A (ja) | 多重フレ−ムアライナ | |
JPS62299133A (ja) | デイジタル信号多重化装置 | |
JPS5812780B2 (ja) | 調歩同期回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19921228 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19951103 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19921228 Comment text: Patent Application |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19980617 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19980716 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19980716 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20010629 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20020628 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20030627 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20040629 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20050629 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20050629 Start annual number: 8 End annual number: 8 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20070609 |