[go: up one dir, main page]

KR0153929B1 - 비동기전달모드 교환기에 공중전화망 가입자를 수용하기 위한 프로세서간 통신 정합 방법 - Google Patents

비동기전달모드 교환기에 공중전화망 가입자를 수용하기 위한 프로세서간 통신 정합 방법

Info

Publication number
KR0153929B1
KR0153929B1 KR1019950053949A KR19950053949A KR0153929B1 KR 0153929 B1 KR0153929 B1 KR 0153929B1 KR 1019950053949 A KR1019950053949 A KR 1019950053949A KR 19950053949 A KR19950053949 A KR 19950053949A KR 0153929 B1 KR0153929 B1 KR 0153929B1
Authority
KR
South Korea
Prior art keywords
pdu
cpcs
cell
ipc
atm
Prior art date
Application number
KR1019950053949A
Other languages
English (en)
Other versions
KR970056392A (ko
Inventor
박원식
김정식
Original Assignee
양승택
한국전자통신연구원
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950053949A priority Critical patent/KR0153929B1/ko
Publication of KR970056392A publication Critical patent/KR970056392A/ko
Application granted granted Critical
Publication of KR0153929B1 publication Critical patent/KR0153929B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/08Protocols for interworking; Protocol conversion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/111Switch interfaces, e.g. port details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/112Switch control, e.g. arbitration
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/55Prevention, detection or correction of errors
    • H04L49/557Error correction, e.g. fault recovery or fault tolerance
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/22Parsing or analysis of headers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 비동기전달모드 교환기에 공중전화망 가입자를 수요하기 위한 프로세서간 통신 정합 방법에 관한 것으로, IWS-S 내의 ATM 스위치 정합 부분에 위치하여 고정속도 서비스정합 기능 및 프로세서간 통신(이하, IPC(Inter Processor Communication)라 함) 제어 기능을 구현하기 위해 구성한 모듈내의 연동제어 프로세서 하드웨어(이하, IWPH(InterWorking Processor Control Hardware Assembly)라 함) 블록에 요구되는 기능 즉 PSTN 가입자모듈내의 제어 프로세서와 ATM 교환기 제어 프러세서간의 통신을 위한 정합 제어 기능을 갖는 비동기전달모드 교환기에 공중전화망 가입자를 수요하기 위한 프로세서간 통신 정합 방법을 제공하는 것이다.

Description

비동기전달모드 교환기에 공중전화망 가입자를 수용하기 위한 프로세서간 통신 정합 방법.
제1도는 본 발명이 적용되는 하드웨어 시스템의 구성도.
제2도는 본 발명의 소프트웨어 기능 블록도.
제3도는 본 발명에 따른 전체적인 처리 흐름도.
제4도 내지 제7도는 본 발명의 상세 처리 흐름도.
본 발명은 비동기전달모드(ATM) 교환기에 공중전화망(PSTN)가입자를 수용하기 위한 프로세서간 통신 정합 방법에 관한 것이다.
일반적으로 비동기전달모드(ATM:Asynchronous Transfer Mode) 교환기내의 공중전화망(PSTN:Public Switching Telephone Network) 가입자 정합 기능을 구현하기 위해 구성된 연동스위칭서브시스템(이하, IWS-S(InterWorking switching Subsystem-Subscriber)라 함)은 기존 개량형 전전자교환기 형상상 접속스위칭서브시스템(ASS-S(Access Switching Subsystem-Subscriber))의 구조를 근간으로 하여 PSTN 가입자 정합부는 기존의 개량형 전전자 교환기내의 하드웨어 블록을 이용하여 구성하고 핵심 부분인 ATM 스위치 정합 부분 즉 ATM 교환기의 모듈간 정합(이하, IMI(Inter Module Interface)라 함) 부분을 1개의 모듈(이하, AIWM (ATM InterWorking Module)라 함)로써 구성하고 그 모듈을 3개의 하드웨어 디바이스 블록과 1개의 제어 프로세서 블록으로 구성한다.
본 발명은 위에서 언급한 IWS-S 내의 ATM 스위치 정합 부분에 위치하여 고정속도 서비스정합 기능 및 프로세서간 통신(이하, IPC(Inter Processor Communication)라 함) 제어 기능을 구현하기 위해 구성한 모듈내의 연동제어 프로세서 하드웨어(이하, IWPH(InterWorking Porcessor Control Hardware Assembly)라 함) 블록에 요구되는 기능 즉 PSTN 가입자모듈내의 제어 프로세서와 ATM 교환기 제어 프로세서간의 통신을 위한 정합 제어 기능을 갖는 비동기전달모드 교환기에 공중전화망 가입자를 수용하기 위한 프로세서간 통신 정합 방법을 제공하는 데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, PSTN 가입자정합모듈(이하, PSIM(PSTN Subscriber Interface Module)라 함)과 PSTN 가입자제어모듈(이하, PSCM(PSTN Subscriber Control Module)라 함) 및 외부에서 입력되는 데이타에 따라 내장된 셀 송/수신부가 구동되며, 상기 셀 송/수신부가 각각 IPC-PDU 해더처리부, CPCS 기능부, SAR 기능부, ATM 계층기능부를 구비하며, 상기 셀송신부 IPC-PDU 헤더처리부, CPCS 기능부, SAR 기능부, ATM 계층기능부의 순서로 동작하며, 셀수신부는 ATM 계층기능부, SAR 기능부, CPCS 기능부, IPC-PDU 헤더처리부의 순서로 동작하는 IWPH를 내장한 AIWM 로 구성되는 IWS-S에 적용되는 프로세서간 통신 정합 방법에 있어서, ASP 로부터 IPC 메시지 수신시 구동되며 수신된 IPC 메시지 헤더내의 정보중 목적번지정보를 조사하여 유용한 번지정보가 아니면 해당 오류처리를 한 후 리턴하는 제1단계; 상기 헤더내의 정보중 목적번지 정보 조사결과 유용한 정보이면 전제 IPC 메지지내의 각종 정보를 근거로 ATM 교환기에 적합한 IPC-PDU를 생성하고 이 IPC-PDU를 CPCS-PDU의 페이로드로 간주하여 그에 따른 패드 및 트레일러를 생성, 조립하여 전체 CPCS-PDU를 생성하는 제2단계; 전체 CPCS-PDU를 48옥텟 ATM셀로 분해하고 순차적으로 전달하면 전달된 셀 각각에 헤더 및 라우팅 택을 추가하여 56옥텟 셀로 만든 후 SLIH로 전달하고 리턴하는 제3단계를 포함하여 상기 셀 송신부를 구동하고, 상기 IWPH내의 SLIH로부터 ATM 셀 수신시 구동되며 수신된 56옥텟 ATM 셀의 라우팅 택 및 셀헤더 정보를 제거하고, 셀 헤더정보내의 VPI/VCI 별로 수신된 셀을 조립하여 전체 CPCS-PDU를 생성하고 생성된 CPCS-PDU내의 불필요 정보 즉 트레일러 및 패드 정보를 제거하는 제4단계; 제거된 후의 나머지 CPCS-PDU 페이로드 정보는 ATM IPC-PDU 로 매핑되며 PSTN IPC메지지 생성시 참고 정보로 활용하고, 생성된 PSTN IPC 메시지는 ASP로 전달하고 리턴하는 제5단계를 포함하여 상시 셀수신부를 구동하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 자세히 설명하면 다음과 같다.
제1도는 본 발명이 적용되는 하드웨어 시스템의 구성도로써, 먼저, IWS-S(101)는 PSTN 가입정합모듈(이하, PSIM(PSTN Subscriber Interface Module)라 함)(108)과 PSTN 가입자제어모듈(이하, PSCM(PSTN Subscriber Control Module)라 함)(102) 및 AIWM (103)로 구성된다.
상기 PSIM과 PSCM의 하드웨어는 기존 개량형 교환기 하드웨어를 이용하여 구성되며 AIWM 은 신규로 개발된다.
AIWM 은 PSTN 정합부와 ATM 스위치사이에 위치하여 사용자정보에 대한 ATM 적응계층 타입1(이하, AAL 1라 함) 처리 및 IPC 메시지에 대한 IPC ATM 적응계층(이하, IAAL(IPC AAL)라 함) 기능을 수행한다.
AIWM 모듈의 각 블록별 기능을 설명하면 우선 셀 조립 분해 하드웨어(이하, CADH(Cell Assembly Disassembly Hardware)라 함)(104)는 PSIM내의 타임스위치 모듈과 서브하이웨이 접속을 제공하고 입출력 데이타에 대해 AAL 1의 셀 분해 및 셀 재조립 기능을 수행하고 스위치링크정합하드웨어(이하, SLIH(Switch Link Inteface Hardware)라 함)(105)는 ATM 셀의 다중화/역다중화 기능 및 ATM IMI와의 접속기능을 수행한다.
본 발명이 적용될 IWPH(106)는 상기 CADH와 SLIH를 제어하고 글로벌 버스(이하, GB(Global Bus)라 함) 인터페이스를 통해 아날로그가 입자제어프로세서(이하, ASP(Analog Subscriber Control Processor)라 함) 와의 IPC 통신 기능을 제공한다. 또한, IWPH는 ATM IPC 송수신을 위한 LAAL(IPC AAL)처리 및 부가적인 IPC 통신채널로서 이더넷 인터페이스를 제공한다. GB를 통해 수신한 IPC 데이타는 IWPH에 의해 ATM IPC 포맷(LAAL)으로 변환되어 SLIH를 경유, ATM 스위치 네트워크로 전송된다.
반대로 ATM 스위치로부터 수신된 IPC 셀은 SLIH에서 일반 사용자 셀과 분리되어 IWPH로 전송되고, IWPH에서 IPC 포맷 변환이 수행된 후 GB를 통해 ASP로 전송된다.
연동클럭분배하드웨어(이하, ICDH(Interworking Clock Distribution Hardware)라 함)(107)는 ATM 교환기내의 ACS(Access Central Switch)의 망동기 모듈로부터 기준 클럭인 MCLK을 수신하여 PSTN 가입자 정합을 위해 필요한 클럭(8K FS, 16.384M)을 생성하고 ATM IMI 접속을 위해 필요한 MCLK을 복구한다.
제2도는 앞서 언급한 IWPH(106)에서 수행될 본 발명의 소프트웨어 기능 블록도로서 셀 송신부(201)와 수신부(202)로 대별할 수 있으며 각각의 셀 송수신부는 ATM 계층기능부(206), 셀분해/조립 부계층(이하, SAR라 함) 기능부(205), 공통부수렴 부계층(이하,CPCS라 함) 기능부(204), IPC-PDU(Protocol Data Unit)헤더 처리부(203)로 구성되며 외부로부터 IPC 메시지 혹은 ATM 셀이 입력되면 셀송수신부가 각각 구동된다.
우선 셀 송신부(201)는 PSTN 가입자 제어 프로세서로부터 IPC 메시지가 입력되면 IPC 메시지 헤더 부분의 필요 정보를 참고하여 ATM 교환기 프로세서에 적합한 IPC-PDU 헤더를 생성하여 전체 IPC-PDU를 재조립한다.
재조립된 IPC-PDU 는 CPCS 기능부로 전달되며 여기서 CPCS-PDU를 생성하기 위해 필요한 트레일러 및 패드가 생성되어 전제 CPCS-PDU가 재조립된다.
SAR 기능부에서는 위의 CPCS-PDU를 수신하여 48옥텟의 ATM 셀로 분해하여 순차적으로 ATM 계층기능부로 전달하면 ATM 계층기능부는 각각의 ATM 셀에 해당 헤더 및 라우팅 택을 추가하여 SLIH로 전단하게 된다.
또한 셀수신부(202)는 SLIH로부터 56옥텟의 ATM 셀이 수신되면 ATM 계층기능부에서 불필요한 헤더 부분을 제거하여 SAR 기능부로 전달한다.
48옥텟의 ATM 셀을 수신한 SAR 기능부는 각각의 VIP/VCI 별로 수신된 셀을 조립하여 CPCS-PDU를 생성하고 다시 CPCS 기능부로 CPCS-PDU를 전달하면 CPCS 기능부는 수신된 CPCS-PDU를 통해 불필요한 정보를 제거한 후 나머지 셀정보를 IPC-PDU 처리부로 전달한다. 이를 수신한 IPC-PDU 처리부는 필요한 헤더 정보를 참고하여 PSTN 가입자 제어 프로세서에 적합한 IPC 헤더를 생성하여 전체 IPC 메시지를 생성한 후 GB를 통해 PSTN 가입자 제어 프로세서로 전달한다.
제3도는 본 발명에 따른 전체적인 처리 흐름도로서, 셀 송/수신부로 대별된다.
우선, 셀 송신부는 ASP로부터 IPC 메시지 수신 시(301) 구동되며 수신된 IPC 메시지 헤더내의 정보중 목적번지정보를 조사하여(302) 유용한 번지정보(303)가 아니면 해당 오류처리(305)를 한 후 처음으로 되돌아간다. 유용한 정보이면 전체 IPC 메시지내의 각종 정보를 근거로 ATM 교환기에 적합한 IPC-PDU를 생성(304)하고 이 IPC-PDU를 CPCS-PDU의 페이로드로 간주하여 그에 따른 패드 및 트레일러를 생성, 조립하여 전체 CPCS-PDU를 생성한다(306).
전체 CPCS-PDU를 48옥텟 ATM 셀로 분해하고 순차적으로 전달하면(307) 전달된 셀 각각에 헤더 및 라우팅 택을 추가(308)하여 56옥텟 셀로 만든 후 SLIH로 전달(309)하고 다시 처음으로 되돌아간다.
셀수신부는 SLIH로부터 ATM 셀 수신 시(310) 구동되며 수신된 56옥텟 ATM 셀의 라우팅 택 및 셀헤더 정보를 제거(311)한다. 셀 헤더정보내의 VIP/VCI별로 수신된 셀을 조립하여 전제 CPCS-PDU를 생성(312)하고 생성된 CPCS-PDU내의 불필요 정보 즉 트레일러 및 패드 정보를 제거(313)한다.
제거된 후의 나머지 CPCS-PDU 페이로드 정보는 ATM IPC-PDU로 매핑되며 PSTN IPC 메시지 생성(314)시 참고 정보로 활용된다. 생성된 PSTN IPC 메시지는 ASP로 전달된다(315).
제4도는 제2도에서의 IPC-PDU 헤더처리부에 적용되는 상세 흐름도로서, 상기 ASP로부터 수신되는 IPC 메시지 혹은 CPCS 기능부로 부터 수신되는 CPCS-PDU 페이로드에 의해 구동된다.
우선 ASP로부터 IPC 메시지가 수신(401)되면 그 IPC 메시지 헤더내의 목적번지정보를 조사(402)하여 시스템내의 존재하는 원하는 착신 프로세서의 번지 정보인가를 판단(403)한다.
만약, 유효번지 정보가 아니면 해당 오류처리(404)를 하고 다시 시작으로 되돌아간다. 유효번지 정보이면 수신된 IPC 메시지 헤더내의 목적번지, 소오스 번지들의 정보를 참고(405)하여 ATM 교환기에 적합한 IPC-PDU 헤더를 생성(406)하고 이 헤더와 페이로드를 조립하여(407) 전체 IPC-PDU를 생성한 후 CPCS 기능부로 전달(408)한다.
CPCS 기능부로부터 CPCS-PDU 페이로드가 수신(409)되면 이 페이로드를 ATM IPC-PDU로 매핑하여 헤더내의 목적번지, 소오스번지 등의 정보를 참고(410)로 PSTN IPC 헤더를 생성한다(411).
생성된 헤더 정보와 ATM IPC-PDU 페이로드와 조립(412)하여 ASP로 전달(413)한 후 다시 시작으로 되돌아간다.
제5도는 제2도에서의 CPCS 기능부에 적용되는 상세 흐름도로서 IPC-PDU 헤더처리부로부터 수신되는 ATM IPC-PDU 혹은 SAR기능부로 부터 입력되는 CPCS-PDU에 의해 구동된다.
우선, IPC-PDU 헤더치리부로부터 ATM IPC-PDU가 수신(501)되면 그에 따른 패드 길이를 계산하고 그 길이 만큼의 바이트 데이타를 널(null)로 채워서 수신된 IPC-PDU에 추가(502)하고 CRC길이를 계산하고 그에 따른 CRC를 생성(503)한 후 이들 생성 데이타를 이용하여 CPCS 트레일러를 생성(504)한다. 앞서 언급한 패드 및 트레일러를 이용 전체 CPCS-PDU를 조립(505)한 후 SAR 기능부로 전달(506)하고 다시 시작으로 되돌아 간다.
SAR 기능부로부터 CPCS-PDU가 수신(507)되면 이들 데이타 중 불필요한 패드 데이타를 제거하기 위해 패드의 길이를 계산하여 그 길이 만큼의 데이타를 삭제한다(508). 또한 CPCS 트레일러내의 CRC와 수신 데이타에 따른 CRC데이타를 계산, 비교(509)하여 CRC 오류가 발생하면 수신된 CPCS-PDU를 무시하고(510) 다시 시작으로 되돌아가고 오류가 없으면 CPCS 트레일러를 삭제한다(511). 불필요한 데이타를 제외한 CPCS-PDU 페이로드를 IPC-PDU 헤더처리부로 전달(512)하고 다시 시작으로 되돌아간다.
제6도는 제2도에서의 SAR 기능부에 적용되는 상세 흐름도로서, CPCS 기능부로부터 수신되는 CPCS-PDU 혹은 ATM 계층부로부터 수신되는 48옥텟 ATM 셀에 의해 구동된다. 우선 CPCS 기능부로부터 CPCS-PDU가 입력(601)되면 그 길이가 48의 배수인가를 조사(602)하여 배수가 아니면 입력된 CPCS-PDU를 무시(603)하고 다시 시작으로 되돌아간다.
48의 배수이면 CPCS-PDU를 48옥텟 셀로 분해(604)하여 순차적으로 ATM 계층부로 전달하는데 전달해야할 셀이 마지막 셀인가를 조사(605)하여 마지막 셀이 아니면 모어(More) 비트를 셋트(606)하여 그 셀 이후에 전달해야할 셀이 있다는 것을 표기하여 ATM 계층부로 전달(607)하고 다시 다음 셀의 마지막 여부를 조사(605)한다. 마지막 셀이면 모어 비트를 리셋(608)하고 48옥텟 셀을 ATM 계층부로 전달(609)한 후 다시 시작으로 되돌아간다.
ATM 계층부로부터 48옥텟 셀이 수신(610)되면 헤더 부분의 VPI/VCI 별로 조립(611)하고 다시 입력된 셀의 모어 비트를 조사(612)하여 셋트 상태이면 다시 조립(611)한다. 모어 비트가 셋트 상태가 아니면 CPCS-PDU의 조립이 완성된 상태이므로 CPCS 기능부로 CPCS-PDU를 전달(613)하고 난 후 다시 처음으로 되돌아간다.
제7도는 제2도에서의 ATM 계층기능부에 적용되는 상세 흐름도로서 SAR 기능부로부터 48옥텟 셀 혹은 SLIH로부터 56옥텟 셀에 의해 구동된다.
우선, SAR 기능부로부터 48옥텍 셀이 수신(701) 되면 해당 셀헤더를 생성하여 추가 조립(702)하고 라우팅 택을 또한 생성 추가 조합(703)하여 56옥텟 셀을 완성한 후 SLIH로 전달(704)하고 난 후 다시 처음으로 되돌아간다.
SLIH로부터 56옥텟 ATM 셀을 수신(705)하면 불필요한 정보 즉 라우팅 택 정보를 삭제(706)하고 셀 헤더 부분의 VPI/VCI를 제외한 불필요한 정보 역시 제거(707)하여 나머지 48옥텟 셀정보를 SAR 기능부로 전달(708)한 후 다시 처음으로 되돌아간다.
상기와 같이 구성되어 ATM 교환기의 PSTN 가입자 수용을 가능하게 하는 것은 물론이고 이와같은 PSTN 가입자의 수용으로 인해 기존망에서 ATM 망으로의 망진화 과정상 기존망에 ATM 교환기의 도입을 촉진시킴으로써 보다 신속한 망진화를 이루는데 필수적인 역할을 담당할 것이며, 또한 상기와 같은 구성을 응용하여 PSTN뿐만아니라 그 외의 망가입자를 수용하는 방안에 이용될 수 있는 효과가 있다.

Claims (8)

  1. PSTN 가입자정합모듈(이하, PSIM(PSTN Subscriber Interface Module)라 함)(108)과 PSTN 가입자제어모듈(이하, PSCM(PSTN Subscriber Interface Module)라 함)(102) 및 외부에서 입력되는 데이타에 따라 내장된 셀 송/수신부가 구동되며, 상기 셀 송/수신부가 각각 IPC-PDU(Protocol Data Unit) 해더처리부(203), 공통부수렴 부계층(이하, CPCS라 함) 기능부(204), 셀분해/조립 부계층(이하, SAR라함) 기능부(205), ATM 계층기능부(206)를 구비하며, 상기 셀송신부 IPC-PDU 헤더처리부(203), CPCS 기능부(204), SAR 기능부(205), ATM 계층기능부(206)의 순서로 동작하며, 셀수신부는 ATM 계층기능부(206), SAR 기능부(205), CPCS 기능부(204), IPC-PDU 헤더처리부(203)의 순서로 동작하는 IWPH(InterWorking Processor Control Hardware Assembly)(106)를 내장한 AIWM(103) 로 구성되는 IWS-S(101)에 적용되는 프로세서간 통신 정합 방법에 있어서, ASP 로부터 IPC 메시지 수신시 구동되며 수신된 IPC 메시지 헤더내의 정보중 목적번지정보를 조사하여 유용한 번지정보가 아니면 해당 오류처리를 한 후 리턴하는 제1단계(301, 302, 303, 305); 상기 헤더내의 정보중 목적번지 정보 조사결과 유용한 정보이면 전제 IPC 메지지내의 각종 정보를 근거로 ATM 교환기에 적합한 IPC-PDU를 생성하고 이 IPC-PDU를 CPCS-PDU의 페이로드로 간주하여 그에 따른 패드 및 트레일러를 생성, 조립하여 전체 CPCS-PDU를 생성하는 제2단계(304, 305); 전체 CPCS-PDU를 48옥텟 ATM 셀로 분해하고 순차적으로 전달하면 전달된 셀 각각에 헤더 및 라우팅 택을 추가하여 56옥텟 셀로 만든 후 SLIH로 전달하고 리턴하는 제3단계(306 내지 309)를 포함하여 상기 셀 송신부를 구동하고, 상기 IWPH(106)내의 SLIH(105)로부터 ATM 셀 수신시 구동되며 수신된 56옥텟 ATM 셀의 라우팅 택 및 셀헤더 정보를 제거하고, 셀 헤더정보내의 VPI/VCI 별로 수신된 셀을 조립하여 전체 CPCS-PDU를 생성하고 생성된 CPCS-PDU내의 불필요 정보 즉 트레일러 및 패드 정보를 제거하는 제4단계(310 내지 313); 제거된 후의 나머지 CPCS-PDU 페이로드 정보는 ATM IPC-PDU 로 매핑되며 PSTN IPC메지지 생성시 참고 정보를 활용하고, 생성된 PSTN IPC 메시지는 ASP로 전달하고 리턴하는 제5단계(314, 315)를 포함하여 상시 셀수신부를 구동하는 것을 특징으로 하는 ATM 교환기에 PSTN 가입자를 수용하기 위한 프로세서간 통신 정합 방법.
  2. 제1항에 있어서, 상기 제1단계(301, 302, 303, 305)는, 상기 ASP로부터 수신되는 IPC 메시지 혹은 CPCS 긴으부로부터 수신되는 CPCS-PDU 페이로드에 의해 구동되며, ASP로부터 IPC 메시지가 수신되면 그 IPC 메시지 헤더내의 목적번지정보를 조사하여 시스템 내의 존재하는 원하는 착신 프로세서의 번지 정보인가를 판단한는 단계(401 지 403); 유효번지 정보가 아니면 해당 오류처리하고 다시 리턴하며, 유효번지 정보이면 수신된 IPC 메시지 헤더내의 목적번지, 소오스 번지 등의 정보를 참고하여 ATM 교환기에 적합한 IPC-PDU 헤더를 생성하고 이 헤더와 페이로드를 조립하여 전체 IPC-PDU를 생성한 후 CPCS 기능부로 전달하고 리턴하는 단계(404 내지 408)를 포함하여 셀 송신시의 IPC-PDU 헤더처리부를 구동하게하는 것을 특징으로 하는 ATM 교환기에 PSTN 가입자를 수용하기 위한 프로세서간 통신 정합 방법.
  3. 제1항 또는 제2항에 있어서, 상기 제5단계(314, 315)는, CPCS 기능부로부터 CPCS-PDU 페이로드가 수신되면 이 페이로드를 ATM IPC-PDU로 매핑하여 헤더내의 목적번지, 소오스번지 등의 정보를 참고로 PSTN IPC 헤더를 생성하는 단계(409 내지 411); 생성된 헤더 정보와 ATM IPC-PDU 페이로드와 조립하여 ASP로 전달한 후 리턴하는 단계(412, 413)를 포함하여 수신시의 IPC-PDU 헤더처리부를 구동하는 것을 특징으로 하는 ATM 교환기에 PSTN 가입자를 수용하기 위한 프로세서간 통신 정합 방법.
  4. 제1항에 있어서, 상기 제2단계(304, 305)는, IPC-PDU 헤더치리부로부터 ATM IPC-PDU가 수신되면 그에 따른 패드 길이를 계산하고 그 길이 만큼의 바이트 데이타를 널(null)로 채워서 수신된 IPC-PDU에 추가하고 CRC 길이를 계산하고 그에 따른 CRC를 생성한 후 이들 생성 데이타를 이용하여 CPCS 트레일러를 생성하는 단계(501 내지 504); 상기 패드 및 트레일러를 이용 전체 CPCS-PDU를 조립한 후 SAR 기능부로 전달하고 리턴하는 단계(505, 506)를 포함하여 송신시의 CPCS 기능부를 구동하는 것을 특징으로 하는 ATM 교환기에 PSTN 가입자를 수용하기 위한 프로세서간 통신 정합 방법.
  5. 제1항 또는 제4항에 있어서, 상기 제4단계(310 내지 313)에서, SAR 기능부로부터 CPCS-PDU가 수신되면 이들 데이타 중 불필요한 패드 데이타를 제거하기 위해 패드의 길이를 계산하여 그 길이 만큼의 데이타를 삭제하고, CPCS 트레일러내의 CRC와 수신 데이타에 따른 CRC데이타를 계산, 비교하는 단계(507 내지 509); CRC 오류가 발생하면 수신된 CPCS-PDU를 무시하고 다시 시작으로 되돌아가고 오류가 없으면 CPCS 트레일러를 삭제하며, 불필요한 데이타를 제외한 CPCS-PDU 페이로드를 IPC-PDU 헤더처리부로 전달하고 리턴하는 단계(510 내지 512)를 포함하여 CPCS 기능부를 구동하는 것을 특징으로 하는 ATM 교환기에 PSTN 가입자를 수용하기 위한 프로세서간 통신 정합 방법.
  6. 제1항에 있어서, 상기 제3단계(306 내지 309)에서 ATM셀로 분해하고 순차적으로 전달하는 과정은, CPCS 기능부로부터 CPCS-PDU 가 입력되면 그 길이가 48의 배수인가를 조사하여 배수가 아니면 입력된 CPCS-PDU를 무시하고 리턴하는 단계(601 내지 603); 48의 배수이면 CPCS-PDU를 48옥텟 셀로 분해하여 순차적으로 ATM 계층부로 전달하는데 전달해야할 셀이 마지막 셀인가를 조사하여 마지막 셀이 아니면 모어(More) 비트를 셋트하여 그 셀 이후에 전달해야할 셀이 있다는 것을 표기하여 ATM 계층부로 전달하고 다시 다음 셀의 마지막 여부를 조사하여 마지막 셀이면 모어 비트를 리셋하고 48옥텟 셀을 ATM 계층부로 전달한 후 리턴하는 다너계(604 내지 609)를 포함하여 송신시의 SAR 기능부를 구동하는 것을 특징으로 하는 ATM 교환기에 PSTN 가입자를 수요하기 위한 프로세서간 통신 정합 방법.
  7. 제1항 또는 제6항에 있어서, 상기 제3단계(306 내지 309)에서 ATM 셀로 분해하고 순차적으로 전달하는 과정은, ATM 계층부로부터 48옥텟 셀이 수신되면 헤더 부분의 VPI/VCI 별로 조립하고 다시 입력된 셀의 모어 비트를 조사하여 셋트 상태이면 다시 조립하고, 모어 비트가 셋트 상태가 아니면 CPCS-PDU의 조립이 완성된 상태이므로 CPCS 기능부로 CPCS-PDU를 전달하고 난 후 리턴하는 단계(610)를 포함하여 수신시의 SAR기능부를 구동하는 것을 특징으로 하는 ATM 교환기에 PSTN 가입자를 수용하기 위한 프로세서간 통신 정합 방법.
  8. 제1항에 있어서, 상기 제3단계에서 전달된 셀 각각에 헤더 및 라우팅 택을 추가하여 56옥텟 셀로 만든후 SLIH로 전달하고 리턴하는 과정은, SAR 기능부로부터 48옥텟 셀이 수신되면 해당 셀헤더를 생성하여 추가 조립하고 라우팅 택을 또한 생성 추가 조립하여 56옥텟 셀을 완성한 후 SLIH로 전달하고 난 후 리턴하는 단계(701 내지 704)를 포함하여 송신시의 ATM 계층 기능부를 구동하고, SLIH로부터 56옥텟 ATM 셀을 수신하면 불필요한 정보 즉 라우팅 택 정보를 삭제하고 셀 헤더 부분의 VPI/VCI를 제외한 불필요한 정보 역시 제거하여 나머지 48옥텟 셀정보를 SAR 기능부로 전달한 후, 리턴하는 단계(705 내지 708)를 포함하여 수신시의 ATM 계층 기능부를 구동하는 것을 특징으로 하는 ATM 교환기에 PSTN 가입자를 수용하기 위한 프로세서간 통신 정합 방법.
KR1019950053949A 1995-12-22 1995-12-22 비동기전달모드 교환기에 공중전화망 가입자를 수용하기 위한 프로세서간 통신 정합 방법 KR0153929B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950053949A KR0153929B1 (ko) 1995-12-22 1995-12-22 비동기전달모드 교환기에 공중전화망 가입자를 수용하기 위한 프로세서간 통신 정합 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950053949A KR0153929B1 (ko) 1995-12-22 1995-12-22 비동기전달모드 교환기에 공중전화망 가입자를 수용하기 위한 프로세서간 통신 정합 방법

Publications (2)

Publication Number Publication Date
KR970056392A KR970056392A (ko) 1997-07-31
KR0153929B1 true KR0153929B1 (ko) 1998-11-16

Family

ID=19442780

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950053949A KR0153929B1 (ko) 1995-12-22 1995-12-22 비동기전달모드 교환기에 공중전화망 가입자를 수용하기 위한 프로세서간 통신 정합 방법

Country Status (1)

Country Link
KR (1) KR0153929B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2951001T3 (es) * 2019-07-11 2023-10-17 Inventio Ag Procedimiento y red de datos para comunicar contenido de datos, en particular en una instalación de ascensor

Also Published As

Publication number Publication date
KR970056392A (ko) 1997-07-31

Similar Documents

Publication Publication Date Title
US7957416B2 (en) Data transfer system and method
JP3124647B2 (ja) フレームリレーモジュール制御方式
US6639916B1 (en) AAL receiving circuit and method of processing ATM cells
JPH09275402A (ja) 通信制御システムおよび通信制御装置並びにデータ送受信装置および通信制御方法
JPH11234278A (ja) Atm通信装置の制御方法、atm通信装置及びその記録媒体
JP2752522B2 (ja) 広帯域isdnにおけるフロー制御方式
KR0153929B1 (ko) 비동기전달모드 교환기에 공중전화망 가입자를 수용하기 위한 프로세서간 통신 정합 방법
US8638798B2 (en) Method and arrangement to increase the data transmission flow rate in a communication system
KR0146439B1 (ko) 에이티엠 교환기에서의 아이피씨 전송장치
CN111600810B (zh) 航电系统虚通道链路实时创建方法
KR20010018219A (ko) 이동통신 기지국에서 에이티엠 적응층 트래픽 스위칭 방법
JP2905475B1 (ja) Atmゲートウェイ装置
US6980557B1 (en) Communications system with communication terminals which are connected to a switching system via a packet-oriented communication network
KR20010075867A (ko) 프레임릴레이 연동장치의 영구가상연결 제어 방법
Doumenis et al. A personal computer hosted terminal adapter for the broadband integrated services digital network and applications
JP2850957B2 (ja) 音声パケットatm中継転送方式
KR100258144B1 (ko) 비동기 전송 모드 셀을 이용한 메시지 송수신 시스템 및 송수신 방법
JP2837548B2 (ja) 多重セル組立回路
KR100221330B1 (ko) 에이에이엘 계층의 분할 및 재결합이들 셀 제거에 의한 잔여 대역폭의 효율적 이용방법
JP3356220B2 (ja) コネクション設定状況管理システム
KR100436481B1 (ko) 아이피씨를 이용한 하드웨어간의 데이터 전송 시스템 및방법
JP3439378B2 (ja) 通信方法とその通信システム
KR100221332B1 (ko) 에이에이엘 계층의 분할 및 재결합 부계층에서의 잔여 대역폭의 효율적 이용방법
JP3070545B2 (ja) パケット通信網及びパケット交換機
EP0708574A2 (en) Device and method for the connection of a personal computer to an ATM network

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19951222

PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19951222

Comment text: Request for Examination of Application

PG1501 Laying open of application
E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 19980627

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 19980707

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 19980707

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20010627

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20020628

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20030701

Start annual number: 6

End annual number: 6

FPAY Annual fee payment

Payment date: 20040630

Year of fee payment: 7

PR1001 Payment of annual fee

Payment date: 20040630

Start annual number: 7

End annual number: 7

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20060610