[go: up one dir, main page]

JPS63115228A - 表示処理方式 - Google Patents

表示処理方式

Info

Publication number
JPS63115228A
JPS63115228A JP61260167A JP26016786A JPS63115228A JP S63115228 A JPS63115228 A JP S63115228A JP 61260167 A JP61260167 A JP 61260167A JP 26016786 A JP26016786 A JP 26016786A JP S63115228 A JPS63115228 A JP S63115228A
Authority
JP
Japan
Prior art keywords
screen
picture
area
display
main memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61260167A
Other languages
English (en)
Inventor
Noriyuki Okada
岡田 憲幸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP61260167A priority Critical patent/JPS63115228A/ja
Publication of JPS63115228A publication Critical patent/JPS63115228A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明はコンピュータ・システムにおける表示処理方
式に関するものである。
[従来の技術] 昨今、コンピュータシステムにおけるマン・マシーンイ
ンタフェース用に情報を可視表示する表示手段が多く用
いられるようになっている。第3図はこのようなコンピ
ュータシステムの一例を示すブロック図である。図にお
いて、(1)は中央処理装置(以下、CPUという)、
(2)はこのCPU(1)に接続された入出力インタフ
ェース、(3)はこの入出力インタフェース(2)に接
続された前記表示手段としてのCRT表示装置、(4)
は前記入出力インタフェース(2)に接続された入力手
段としてのキーボード、(5)は前記CP U(1)の
主メモリ、(6)は前記CP U(1)に接続された補
助メモリである。
第4図はこのようなコンピュータシステムにおける従来
の表示処理方式を示す説明図であり、前述の主メモリ(
5)のメモリマツプが示されている。
図において、(51)及び(52)は主メモリ(5)上
に設定された画面1の画面処理領域及び画面2の画面処
理領域、(53)及び(54)は同じく主メモリ(5)
上に設定された画面lの画面テーブルエリア及び画面2
の画面テーブルエリアである。
次に動作について説明する。第5図はその表示処理の動
作を示すフローチャートである。CRT表示装置(3)
に表示すべき表示画面の画面番号がキーボード(4)よ
り入力されると、CP U(1’)は、まず入力された
画面番号の判別を行い、それが例えば画面lを指定する
ものであることを識別する(ステップ5TI)。次いで
、主メモリ(5)の前記画面番号に対応する画面1の処
理領域(51)にアクセスし、その内容に応じた処理を
実行してCRT表示装置(3)にキーボード(4)にて
指定された画面lを表示する(ステップ5T2)。この
とき、必要に応じて主メモリ(5)の画面1の画面テー
ブルエリア(53)にもアクセスして、そこに格納され
ている画面テーブルを利用する。
[発明が解決しようとする問題点] 従来の表示処理方式は以上のように構成されているので
、画面テーブルを格納するための画面テーブルエリアを
、表示画面対応で主メモリ(5)上に確保しなければな
らず、表示画面の数が増加するにつれて主メモリ(5)
上の画面テーブルエリアが増大してゆくという問題点が
あった。
この発明は上記のような問題点を解消するためになされ
たもので、表示画面の数が増えても主メモリ上の画面テ
ーブルエリアを増やす必要のない表示処理方式を得るこ
とを目的とする。
[問題点を解決するための手段] この発明に係る表示処理方式は、各表示画面対応の画面
テーブルを格納しておく画面テーブルエリアを補助メモ
リ上に確保し、主メモリ上には画面テーブルロードエリ
アを設け、表示処理に際しては、入力された画面番号に
対応する補助メモリの画面テーブルエリアより表示画面
に対応した画面テーブルを読み出して、これを主メモリ
の画面テーブルロードエリアに格納し、これを用いて画
面対応処理を実行するものである。
[作用] この発明における表示処理方式は、主メモリ上には画面
テーブルロードエリアが備えられJ表示画面対応の画面
テーブルは補助メモリの画面テーブルエリアに格納され
ていて、表示処理に際して、前記補助メモリの画面テー
ブルエリアより読み出した画面テーブルを主メモリの画
面テーブルロードエリアに格納し、この画面テーブルを
用いて、主メモリの当該画面番号に対応付けられた画面
処理領域の内容に応じた画面対応処理を行い、所定の表
示画面を表示手段上に表示する。
[実施例] 以下、この発明の一実施例を図について説明する。第1
図において、(5)、(6)は前述の主メモリ及び補助
メモリであり、(51)、(52)はこの主メモリ(5
)上に設定された画面lの画面処理領域及び画面2の画
面処理領域である。また(55)は従来の画面テーブル
エリア(53)、 (54)に代えて、この主メモリ(
5)上に設定された画面テーブルロードエリアであり、
(61)、 (62)は補助メモリ(6)上に設定され
た画面lの画面テーブルエリア及び画面2の画面テーブ
ルエリアで、従来、主メモリ(5)の画面テーブルエリ
ア(53)あるいは(54)に格納されていた画面テー
ブルが格納される。
次に動作について説明する。第2図はその表示処理の動
作を示すフローチャートである。CRT表示装置(3)
に表示すべき表示画面の画面番号がキーボード(4)よ
り入力されると、CPU(1)は従来の場合と同様に、
まず入力された画面番号の判別を行い、それが、例えば
画面1を指定するものであることを識別する(ステップ
5TI)。次に、補助メモリ(6)の前記画面番号に対
応する画面1の画面テーブルエリア(61)から所定の
画面テーブルを読み出してきて、主メモリ(5)の画面
テーブルロードエリア(55)へ格納する(ステップ5
T3)。CPLI(1)はさらに主メモリ(5)の前記
画面番号に対応する画面lの処理領域(51)にアクセ
スし、その内容に応じた処理を実行してCRT表示装置
(3)にキーボード(4)にて指定された画面1を表示
する(ステップ5T2)。このとき、必要に応じて主メ
モリ(5)の前記画面テーブルロードエリア(53)に
もアクセスして、そこに格納されている画面テーブルを
利用する。
なお、上記実施例では表示手段としてCRT表示装置を
用いたものを示したが、例えばロギング装置にも適用し
てもよく、上記実施例と同様の効果を奏する。
[発明の効果] 以上のように、この発明によれば各表示画面対応の画面
テーブルを補助メモリに格納し、表示処理に際して所定
の画面テーブルを読み出して主メモリの画面テーブルロ
ードエリアに格納するように構成したので、表示画面の
数が増加しても、これらの表示画面対応の画面テーブル
を全て格納するためのエリアを主メモリ上に確保する必
要がなくなり、主メモリの使用を節約することができ、
また、メモリマツプ構成の単純なものが得られるなどの
効果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例による表示処理方式を示す
説明図、第2図はその動作を示すフローチャート、第3
図はこの発明を適用して有効なコンピュータシステムを
示すブ′ロック図、第4図は従来の表示処理方式を示す
説明図、第5図はその動作を示すフローチャートである
。 (1)はcpu、(3)はCRT表示装置(表示手段L
(4)はキーボード(入力手段)、(5)は主メモリ、
(6)は補助メモリ、(51)、(52)は画面処理領
域、(55)は画面テーブルロードエリア、(61)、
 (62)は画面テーブルエリア。 なお、図中、同一符号は同一、又は相当部分を示す。 第1図 6:第1監旦カメモリ 第2図

Claims (1)

    【特許請求の範囲】
  1. 入力手段より入力された表示画面の画面番号に基づいて
    、当該画面番号に対応する画面テーブルを選択し、主メ
    モリの当該画面番号に対応付けられた画面処理領域の内
    容に応じた画面対応処理を、前記画面テーブルを用いて
    行い、所定の表示画面を表示手段上に表示する表示処理
    方式において、補助メモリ上に前記画面番号対応に設け
    られた画面テーブルエリアに前記表示画面対応の画面テ
    ーブルを格納しておくとともに、前記主メモリ上に画面
    テーブルロードエリアを設け、前記入力手段より入力さ
    れた画面番号に基づいて、当該画面番号に対応した画面
    テーブルエリアより読み出した画面テーブルを前記主メ
    モリの画面テーブルロードエリアに格納し、この画面テ
    ーブルを用いて当該画面番号に対応した画面対応処理を
    実行することを特徴とする表示処理方式。
JP61260167A 1986-10-31 1986-10-31 表示処理方式 Pending JPS63115228A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61260167A JPS63115228A (ja) 1986-10-31 1986-10-31 表示処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61260167A JPS63115228A (ja) 1986-10-31 1986-10-31 表示処理方式

Publications (1)

Publication Number Publication Date
JPS63115228A true JPS63115228A (ja) 1988-05-19

Family

ID=17344252

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61260167A Pending JPS63115228A (ja) 1986-10-31 1986-10-31 表示処理方式

Country Status (1)

Country Link
JP (1) JPS63115228A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5418329A (en) * 1992-12-11 1995-05-23 Mitsubishi Denki Kabushiki Kaisha High frequency IC package

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5418329A (en) * 1992-12-11 1995-05-23 Mitsubishi Denki Kabushiki Kaisha High frequency IC package

Similar Documents

Publication Publication Date Title
JPS63115228A (ja) 表示処理方式
JPS6054078A (ja) 電子フアイルシステム
JP2869198B2 (ja) 情報処理装置
JPH04204994A (ja) コンピュータシステム
JPS58103039A (ja) デ−タベ−スシステム
JPS607474A (ja) Crt表示装置
JP3024175B2 (ja) マルチウインドウ表示装置
JPH04492A (ja) ディスプレイ装置
JP3160436B2 (ja) 対象情報表示装置
JPH01236309A (ja) 数値制御装置の表示装置
JPH01197826A (ja) 計算機システムの画面表示方法
JP2003186666A (ja) マイクロコンピュータおよびdma制御回路
JPH023083A (ja) 地図表示装置
JPS60220386A (ja) フレ−ムメモリアクセス方式
JPH01282631A (ja) オンラインキャッシュ画面の方式
JPS62272370A (ja) 画像情報の退避方法
JPH0752417B2 (ja) ソフトウエアのデバイスサポ−ト方式
JPS62242232A (ja) 表示装置
JPS6382555A (ja) 半導体装置
JPS6337415A (ja) 入力デ−タ再表示/再入力方式
JPS63292327A (ja) プログラム表示制御装置
JPH03191412A (ja) 入力表示制御装置
JPH0588658A (ja) 表示制御装置
JPS61262389A (ja) 画像情報検索表示システム
JPH0481888A (ja) 表示制御装置