JPS6232624B2 - - Google Patents
Info
- Publication number
- JPS6232624B2 JPS6232624B2 JP54013528A JP1352879A JPS6232624B2 JP S6232624 B2 JPS6232624 B2 JP S6232624B2 JP 54013528 A JP54013528 A JP 54013528A JP 1352879 A JP1352879 A JP 1352879A JP S6232624 B2 JPS6232624 B2 JP S6232624B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor region
- contact electrode
- ohmic contact
- region
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000004065 semiconductor Substances 0.000 claims description 53
- 239000012535 impurity Substances 0.000 claims description 12
- 239000000758 substrate Substances 0.000 claims description 5
- 238000005516 engineering process Methods 0.000 description 8
- 230000000694 effects Effects 0.000 description 5
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 4
- 238000000605 extraction Methods 0.000 description 4
- 239000012212 insulator Substances 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 3
- 239000000969 carrier Substances 0.000 description 3
- 230000006698 induction Effects 0.000 description 3
- 238000002955 isolation Methods 0.000 description 3
- 238000009825 accumulation Methods 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 229910052697 platinum Inorganic materials 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- -1 Si 3 N 4 Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 229910052790 beryllium Inorganic materials 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/211—Design considerations for internal polarisation
- H10D89/213—Design considerations for internal polarisation in field-effect devices
- H10D89/217—Design considerations for internal polarisation in field-effect devices comprising arrangements for charge injection in static induction transistor logic [SITL] devices
Landscapes
- Electrodes Of Semiconductors (AREA)
- Junction Field-Effect Transistors (AREA)
Description
【発明の詳細な説明】
本発明は、きわめて高速の動作を行う静電誘導
トランジスタ集積回路の新規な構造に関する。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a novel structure for a static induction transistor integrated circuit with very high speed operation.
インジエクタ(負荷)トランジスタにバイポー
ラトランジスタ(以下BJTと称す。)、ドライバト
ランジスタに静電誘導トランジスタ(以下SITと
称す。)を配置した集積回路は本願発明者の一人
により提案され特許第1181984号(特公昭58―
11102号)「半導体集積回路」)、低エネルギ・高
速・高密度の優れた特性が実現されている。高密
度低エネルギ動作の利点を保ちながら、さらに高
速動作が行える正立型SITを用いた集積回路が本
願発明者の一人により提案されている(特開昭55
―46548号「静電誘導集積回路装置)。 An integrated circuit in which a bipolar transistor (hereinafter referred to as BJT) is arranged as an injector (load) transistor and a static induction transistor (hereinafter referred to as SIT) as a driver transistor was proposed by one of the inventors of the present application, and was issued in Patent No. 1181984 (Patent No. 1181984). Kosho 58-
No. 11102) "Semiconductor integrated circuit"), excellent characteristics of low energy, high speed, and high density have been realized. One of the inventors of the present invention has proposed an integrated circuit using an upright SIT that can operate at higher speeds while maintaining the advantages of high-density, low-energy operation (Japanese Patent Application Laid-Open No. 55-11112).
- No. 46548 "Electrostatic induction integrated circuit device".
ソース領域が表面に設けられて、埋込み領域を
ドレイン領域とした正立型SITは、変換コンダク
タンスgm、電流利得が大きく周波数特性が良好
できわめて高速の動作が行える。 The upright type SIT, in which the source region is provided on the surface and the buried region is the drain region, has a large conversion conductance gm, a large current gain, good frequency characteristics, and can operate at extremely high speed.
正立型SITの電流利得が大きいことから、イン
ジエクタトランジスタの電流が大きく変化するこ
とが要請されて、インジエクタトランジスタがほ
ぼ一定の電流を供給するだけではなく、スイツチ
ングを行うことになる。すなわち、インジエクタ
トランジスタの周波数特性も動作速度に影響する
ことになつてしまう。あるいは、また不要な電流
がドライバSITのゲートから流れ込んで、少数キ
ヤリアの蓄積効果を大きくして、動作速度を低下
させる。 Since the current gain of the upright SIT is large, the current in the injector transistor is required to vary greatly, and the injector transistor not only supplies a nearly constant current, but also performs switching. That is, the frequency characteristics of the injector transistor also affect the operating speed. Alternatively, unnecessary current flows from the gate of the driver SIT, increasing the minority carrier accumulation effect and reducing the operating speed.
本発明の目的は、叙上の従来の欠点を除去した
正立型SITをドライバトランジスタとした高速度
動作を行う半導体集積回路の構造を提供すること
にある。 An object of the present invention is to provide a structure of a semiconductor integrated circuit that eliminates the above-mentioned conventional drawbacks and operates at high speed using an upright SIT as a driver transistor.
以下図面を参照して本発明を詳細に説明する。 The present invention will be described in detail below with reference to the drawings.
第1図は本発明の半導体集積回路の一ユニツト
の構造例と等価回路を示している。第1図は、イ
ンジエクタ(負荷)トランジスタをラテラル
pnpBJT、ドライバトランジスタを正立型SITと
した1入力2出力の例である。第1図aは、平面
図で表面の電極配線や絶縁層は除かれている。第
1図bは、第1図aのA―A′線に沿つた断面構
造例である。第1図cは、第1図aのB―B′線に
沿つた断面構造例である。第1図dは、等価回路
である。P-基板11に、n+埋込みドレイン領域
12、n-領域13、n+領域14,15,16及
びP+領域17,18が設けられている。領域1
9は、各ユニツトを分離するための分離領域であ
る。n+領域14は正立型SITのソース領域、n+領
域15はラテラルBJTのベース取り出し領域、n+
領域16は正立型SITのドレイン取り出し領域で
ある。P+領域17はラテラルBJTのエミツタ領
域、P+領域18は正立型SITのゲート領域であ
る。P+領域18のP+領域17に対向する領域
は、ラテラルBJTのコレクタ領域になつている。
第1図dの等価回路に示すように、ドライバ
SITT2のゲート、ソース間には、シヨツトキダイ
オードD3が接続されている。同時にこの例は1
入力2出力の例であるので、出力端子にシヨツト
キダイオードD1、D2が設けられて、各出力間の
分離が行なわれている。 FIG. 1 shows a structural example and an equivalent circuit of one unit of a semiconductor integrated circuit according to the present invention. Figure 1 shows the lateral injector (load) transistor.
This is an example of a pnpBJT with 1 input and 2 outputs in which the driver transistor is an upright type SIT. FIG. 1a is a plan view with the electrode wiring and insulating layer on the surface removed. FIG. 1b is an example of a cross-sectional structure taken along line AA' in FIG. 1a. FIG. 1c is an example of a cross-sectional structure taken along line BB' in FIG. 1a. FIG. 1d is an equivalent circuit. A P - substrate 11 is provided with an n + buried drain region 12, an n - region 13, n + regions 14, 15, 16, and P + regions 17, 18. Area 1
9 is a separation area for separating each unit. n + region 14 is the source region of the upright SIT, n + region 15 is the base extraction region of the lateral BJT, n +
Region 16 is a drain extraction region of the upright type SIT. The P + region 17 is the emitter region of the lateral BJT, and the P + region 18 is the gate region of the upright SIT. The region of the P + region 18 that faces the P + region 17 serves as a collector region of the lateral BJT.
As shown in the equivalent circuit of Figure 1d, the driver
A Schottky diode D3 is connected between the gate and source of SITT 2 . At the same time, this example is 1
Since this is an example of two inputs and two outputs, Schottky diodes D 1 and D 2 are provided at the output terminals to isolate each output.
T1はラテラルPnPBJTである。第1図bで、電
極15によりゲート領域18とベース取り出し領
域15の間は電極15′により接続されている。
15′とP+領域18の間はオーミツク接触である
が、n+領域15との間はシヨツトキ接触になつ
ており、ダイオードD3が形成される。電極1
6′とn+領域16の間もシヨツトキ接触であり、
ダイオードD1が形成される。第1図cで、ソー
ス領域14とベース取り出し領域15とは電極で
接続されいずれもオーミツク接触となつている。 T 1 is a lateral PnPBJT. In FIG. 1b, the gate region 18 and the base extraction region 15 are connected by the electrode 15'.
There is an ohmic contact between 15' and the P + region 18, but a shot contact is made between it and the n + region 15, forming a diode D3 . Electrode 1
There is also a short contact between 6' and n + region 16,
A diode D 1 is formed. In FIG. 1c, the source region 14 and the base extraction region 15 are connected by electrodes and are in ohmic contact.
電極16″とn+領域16の間はシヨツトキ接触
である。ダイオードD2が形成される。17′はエ
ミツタ電極、18′はゲート電極である。VEEは
電源、Vinは入力電圧、Voutは出力電圧を示して
いる。ソース領域は接地されている。20は
SiO2、Si3N4、Al2O3、AlN等の絶縁層、あるいは
これらの複合絶縁層もしくは複層絶縁層である。
分離領域19も同様の絶縁物で構成される。 There is a shot contact between the electrode 16'' and the n + region 16. A diode D2 is formed. 17' is the emitter electrode and 18' is the gate electrode. VEE is the power supply, Vin is the input voltage, and Vout is the The output voltage is shown.The source region is grounded.20 is
It is an insulating layer of SiO 2 , Si 3 N 4 , Al 2 O 3 , AlN, etc., or a composite insulating layer or multilayer insulating layer of these.
Isolation region 19 is also made of a similar insulator.
正立型SITの電流利得は、容易に100以上にな
る。低電流領域では数1000に達する場合もある。
したがつて、ダイオードD3が存在しないと、前
段が遮断状態になつてインジエクタT1の電流
は、殆んどドライバSITのゲートからチヤンネル
に流れ込んでしまう。ドライバSITの電流利得
が、たとえば100であるとすると、2出力を備え
たこの例では、ゲートに流れ込む電流は、ドレイ
ンから取り出される電流の1/50でよいわけであ
る。すなわち、インジエクタから供給される電流
(インジエクタトランジスタの電流がほぼ一定な
場合)のうち99%は最終的には不要なわけであ
る。この電流をバイパスして流すための手段がダ
イオードD3の導入である。すなわち、Vinが高レ
ベル、Siを用いた場合、たとえば0.7Vになつたと
きには、インジエクタから流れる電流の殆んど
は、ダイオードD3に流れるように、シヨツトキ
金属とその面積を選定するわけである。シヨツト
キ障壁を高くするには、Ni、Pd、Pt等を用いれ
ばよい。Alだとやや低いが、そのときには面積
を小さくすることで調整すればよい。こういう構
成では、インジエクタBJTT1の電流は殆んど一
定に保たれたままでよく、そのスイツチング特性
は殆んど動作に影響しない。インジエクタ電流
は、前段が導通状態にあるときは、前段のドレイ
ンに流れる。前段が遮断状態になると、ドライバ
SITのゲートに流れ込み、その電位を急激に上昇
させる。所定のゲート電位に到達したあとは、殆
んどのインジエクタ電流は、シヨツトキダイオー
ドD3を通つて流れることになる。シヨツトキダ
イオードD3は、電極15′とn+領域15の間に形
成される。流れる電流値は、障壁高さと面積で制
御すればよい。第1図では、2出力の例が示され
ているので、出力端子の分離のためにシヨツトキ
ダイオードD1、D2が設けられている。動作の雑
音余裕度を大きくするためには、D1,D2の障壁
高さは、逆方向に熱励起で電流が流れない範囲で
は、小さい程望ましい。たとえば、SiであればTi
を使えば順方向電圧降下0.25〜0.3V程度のものが
できる。Mgでも小さな順方向降下電圧が実現さ
れる。したがつて、D1,D2の順方向降下電圧は
できるだけ小さくなるように設計される。D1,
D2は電極16′,16″とn+領域16との間で構
成される。n+領域12と電極16′,16″の間
の抵抗が問題にならなければ、n+領域16はな
くてもよい。より抵抗を小さくするためには、
n+領域16をより深くすればよいし、n+領域1
2に接触させれば非常に小さくなるわけである。
D3の順方向降下電圧は、所望の高レベルとの関
係で決めればよい。このように構成することによ
り、インジエクタトランジスタの周波数特性が動
作に殆んど影響しなくなり、ドライバSITのゲー
ト電位はきわめて短時間で上昇するようになつ
て、不必要に多量な少数キヤリアがゲートからチ
ヤンネルに注入されることがなくなる。すなわ
ち、遮断時も少数キヤリアの蓄積効果が小さくな
つて、速度はきわめて速くなる。 The current gain of an upright SIT can easily exceed 100. In the low current range, it can reach several thousand.
Therefore, if the diode D3 were not present, the previous stage would be in a cutoff state and most of the current in the injector T1 would flow into the channel from the gate of the driver SIT. Assuming that the current gain of the driver SIT is, for example, 100, in this example with two outputs, the current flowing into the gate only needs to be 1/50 of the current taken out from the drain. That is, 99% of the current supplied from the injector (if the current of the injector transistor is approximately constant) is ultimately unnecessary. A means to bypass this current is to introduce diode D3 . In other words, when Vin is at a high level and Si is used, for example 0.7V, the short metal and its area are selected so that most of the current flowing from the injector will flow to diode D3 . . To increase the shot barrier, Ni, Pd, Pt, etc. may be used. If it is Al, it is a little low, but in that case, you can adjust it by reducing the area. In such a configuration, the current in the injector BJTT 1 can remain almost constant, and its switching characteristics have little effect on operation. The injector current flows to the drain of the previous stage when the previous stage is in a conductive state. When the previous stage is cut off, the driver
It flows into the gate of SIT and causes its potential to rise rapidly. After reaching the predetermined gate potential, most of the injector current will flow through the shotgun diode D3 . A Schottky diode D3 is formed between the electrode 15' and the n + region 15. The value of the flowing current may be controlled by the barrier height and area. Since FIG. 1 shows an example of two outputs, shot diodes D 1 and D 2 are provided to separate the output terminals. In order to increase the noise margin of operation, it is desirable that the barrier heights of D 1 and D 2 be as small as possible within a range where current does not flow in the opposite direction due to thermal excitation. For example, if Si is Ti
If you use , you can get a forward voltage drop of about 0.25 to 0.3V. A small forward voltage drop is also achieved with Mg. Therefore, the forward voltage drop of D 1 and D 2 is designed to be as small as possible. D1 ,
D 2 is formed between the electrodes 16', 16'' and the n + region 16. If the resistance between the n + region 12 and the electrodes 16', 16" is not a problem, there is no n + region 16. It's okay. In order to further reduce the resistance,
It is only necessary to make n + region 16 deeper, and n + region 1
2, it becomes very small.
The forward voltage drop of D 3 may be determined in relation to the desired high level. With this configuration, the frequency characteristics of the injector transistor have almost no effect on the operation, and the gate potential of the driver SIT rises in an extremely short period of time. from being injected into the channel. In other words, even at the time of interruption, the accumulation effect of minority carriers is reduced, and the speed becomes extremely high.
ドライバSITのゲート・ドレイン間があまりに
深く、順方向にバイアスされるようになると、動
作速度は急激に遅くなる。たとえば、Siであれば
ゲート・ドレイン間が約0.4V以上に順方向バイ
アスされると速度は急激に遅くなる。この効果を
抑制するためには、第2図の等価回路に示すよう
に、SITのゲート・ドレイン間にシヨツトキダイ
オードD4を設ければよい。この構造では、ドラ
イバSITT2のゲート・ドレイン間の順方向バイア
ス深さは、D4の順方向降下電圧以下に制限され
る。ダイオードD1,D2,D3,D4の順方向降下電
圧をVf1,Vf2,Vf3,Vf4とする。一方、入力及び
出力の高レベルをVH、低レベルをVLとする。 If the gate-drain distance of the driver SIT is too deep and becomes forward biased, the operating speed will decrease rapidly. For example, in the case of Si, if the gate-drain voltage is forward biased to more than about 0.4V, the speed decreases rapidly. In order to suppress this effect, a Schottky diode D4 may be provided between the gate and drain of the SIT, as shown in the equivalent circuit of FIG. In this structure, the forward bias depth between the gate and drain of driver SITT 2 is limited to less than the forward drop voltage of D 4 . The forward voltage drops of the diodes D 1 , D 2 , D 3 , and D 4 are assumed to be Vf 1 , Vf 2 , Vf 3 , and Vf 4 . On the other hand, let the high level of the input and output be VH , and the low level be VL .
VH≒VL+Vf4−Vf1
VH≒Vf3
の関係がこれらの諸量の間には存在する。たとえ
ば、Siの場合であればVH≒0.7V、VL≒0.5V、
Vf1≒0.2V、Vf4≒0.4V、Vf3≒0.7Vといつたよう
にである。この例では、SITT2の導通状態の電圧
降下は0.3Vとなり、ゲート・ドレイン間が0.1V
順方向バイアスされることになる。出力端子にシ
ヨツトキダイオードが挿入されているため、その
分だけ論理電圧振巾すなわち論理レベルの高低間
の差が減少している。論理振巾分だけ、ゲート・
ドレイン間が順方向にバイアスされるだけの方
が、速度を向上させるためには望ましい。この数
値例では、論理振巾は0.2Vである。 The following relationship exists between these quantities: V H ≈V L +Vf 4 −Vf 1 V H ≈Vf 3 . For example, in the case of Si, V H ≒0.7V, V L ≒0.5V,
Vf 1 ≒0.2V, Vf 4 ≒0.4V, and Vf 3 ≒0.7V. In this example, the voltage drop when SITT 2 is conductive is 0.3V, and the voltage drop between gate and drain is 0.1V.
It will be forward biased. Since a Schottky diode is inserted into the output terminal, the logic voltage amplitude, that is, the difference between high and low logic levels, is reduced accordingly. As much as the logic width, the gate
It is preferable to only forward bias between the drains to improve speed. In this numerical example, the logic width is 0.2V.
論理振巾分だけのゲート・ドレイン間順方向バ
イアスにするには、出力端子のシヨツトキダイオ
ードを取り去ればよい。そのためには、1ユニツ
トの出力端子を1個に限ればよいわけである。そ
の例の等価回路を第3図に示す。シヨツトキダイ
オードD4の順方向降下電圧分だけで、SITのゲー
ト・ドレイン間の順方向バイアス値は決まる。た
とえば、Vf4を0.25V程度の値にすればよいわけで
ある。この例では、VH=VL+Vf4の関係が存在
する。論理振巾はVf4になるわけである。シヨツ
トキダイオードD4は、ゲート領域18とn+領域
16を電極で接続し、この電極とn+領域16の
間をシヨツトキ接合にすればよい。面積及び金属
の種類を所望の値になるように選定すればよい。 To create a forward bias between the gate and drain equal to the logic amplitude, the shot diode at the output terminal can be removed. For this purpose, it is sufficient to limit the number of output terminals of one unit to one. An equivalent circuit of this example is shown in FIG. The forward bias value between the gate and drain of SIT is determined only by the forward voltage drop of the Schottky diode D4 . For example, Vf 4 can be set to a value of about 0.25V. In this example, the relationship V H =V L +Vf 4 exists. The logic width is Vf 4 . The Schottky diode D4 can be constructed by connecting the gate region 18 and the n + region 16 with an electrode, and forming a Schottky junction between the electrode and the n + region 16. The area and type of metal may be selected to achieve desired values.
ドライバに使われるSITは、ノーマリオフ型に
なるように設計される。すなわち、ゲートが零電
圧のとき、ドレインに所定の電圧(高レベル電
圧)を加えても電流が流れないようになされてい
る。ゲートの実効的な間隔W、ゲートのソース・
ドレイン方向長さをlとする。またチヤンネルの
不純物密度NDとすると、NDW2<2.0×1015cm-3
(Wはμm単位)、l/w20.7の条件に入るよう
に、寸法、不純物密度が選定されている。 The SIT used in the driver is designed to be normally off. That is, when the gate is at zero voltage, no current flows even if a predetermined voltage (high level voltage) is applied to the drain. Effective gate spacing W, gate source distance
Let the length in the drain direction be l. Also, if the impurity density of the channel is N D , then N D W 2 <2.0×10 15 cm -3
(W is in μm), dimensions and impurity density are selected so as to satisfy the condition of l/w20.7.
これまで、おもにSiを用いた場合について述べ
た。GaAsを用いると、注入された少数キヤリア
の再結合時間が短く、ドライバSIT遮断時の速度
がきわめて速くなり、高速動作に適している。電
子の移動度が大きいことは、同一寸法でSiにくら
べてより多くの電流を流すことができてやはり高
速化を助長する。GaAsを用いた場合には、P-基
板11ではなく半絶縁性基板の上に各領域が構成さ
れる場合が多い。分離領域19や絶縁層20は前
述した絶縁物でもよいし、GaOxNyなどの絶縁物
でもよい。あるいは、分離領域19は、GaAsを
プロトン照射して絶縁物化してもよい。シヨツト
キ金属には、Pt、Au、Be、Ag、Al、W、Ti等あ
るいはその他の金属を用いればよい。 So far, we have mainly discussed the case where Si is used. When GaAs is used, the recombination time of the injected minority carriers is short, and the speed at which the driver SIT is shut off is extremely fast, making it suitable for high-speed operation. The high electron mobility allows more current to flow than in Si with the same dimensions, which also helps speed up the process. When GaAs is used, each region is often constructed on a semi-insulating substrate instead of the P - substrate 11. The isolation region 19 and the insulating layer 20 may be made of the above-mentioned insulator, or may be made of an insulator such as GaOxNy. Alternatively, the isolation region 19 may be made into an insulator by irradiating GaAs with protons. As the shot metal, Pt, Au, Be, Ag, Al, W, Ti, or other metals may be used.
本発明の半導体集積回路が、第1図の構造に限
らないことはもちろんである。導電型をまつたく
反転したものでもよいことはいうまでもない。た
だし、GaAsやInP等では、ホールの移動度が小
さいことから、PチヤンネルSITをドライバとし
たときは、あまり速度的には期待できないことに
なる。分離領域19はもつと深くてもよい。シヨ
ツトキ電極の設け方も適宜、全体のレイアウトの
中で設け易いところに作つていけばよい。いずれ
にしても、正立型SITをドライバトランジスタと
した構造で、ドライバSITのゲートとソース間に
実効的にインジエクタ電流のバイパス用のシヨツ
トキダイオードが挿入するようになされていれば
よいわけである。インジエクタは、FETでもま
たMOSFETでもよい。 It goes without saying that the semiconductor integrated circuit of the present invention is not limited to the structure shown in FIG. It goes without saying that the conductivity type may be reversed. However, in GaAs, InP, etc., the mobility of holes is small, so when a P channel SIT is used as a driver, not much speed can be expected. The separation region 19 may be relatively deep. The short electrodes may be provided in appropriate locations in the overall layout where they can be easily provided. In any case, it is sufficient to have a structure in which an upright type SIT is used as a driver transistor, and a shot diode for effectively bypassing the injector current is inserted between the gate and source of the driver SIT. . The injector may be a FET or a MOSFET.
本発明の半導体基積回路を用いればワイヤドロ
ジツクにより所望のすべての論理ゲートが実現さ
れる。 By using the semiconductor integrated circuit of the present invention, all desired logic gates can be realized using wire logic.
本発明の半導体集積回路は、従来公知の結晶技
術、結晶成長技術、酸化、拡散、イオン注入技
術、エツチング技術、フオトリソグラフイ技術、
微細加工技術、CVD技術、(配線技術)等により
容易に製造できる。 The semiconductor integrated circuit of the present invention can be manufactured using conventionally known crystal technology, crystal growth technology, oxidation, diffusion, ion implantation technology, etching technology, photolithography technology,
It can be easily manufactured using microfabrication technology, CVD technology, (wiring technology), etc.
本発明の正立型SITをドライバトランジスタと
なし、このSITのゲートとソース間にシヨツトキ
ダイオードが挿入するべくなされた半導体集積回
路は、不要なゲートからの少数キヤリア注入が抑
止され、正立型SITの高gm、高電流利得、良好
な周波数特性が生かされて、きわめて高速度の動
作が行え、集積度も高くその工業的価値は高い。 A semiconductor integrated circuit in which the upright type SIT of the present invention is used as a driver transistor and a shot diode is inserted between the gate and source of this SIT suppresses unnecessary injection of minority carriers from the gate, resulting in an upright type SIT. Taking advantage of SIT's high GM, high current gain, and good frequency characteristics, it can operate at extremely high speeds, and has a high degree of integration, making it of high industrial value.
第1図は本発明のSIT集積回路ユニツトでaは
平面図、bはAA′線に沿う断面図、cはBB′線に
沿う断面図、dは等価回路、第2図及び第3図は
本発明のSIT集積回路の他の実施例の等価回路で
ある。
FIG. 1 shows the SIT integrated circuit unit of the present invention, in which a is a plan view, b is a sectional view taken along line AA', c is a sectional view taken along line BB', and d is an equivalent circuit. It is an equivalent circuit of another embodiment of the SIT integrated circuit of the present invention.
Claims (1)
1導電型高不純物密度の第1の半導体領域と、前
記第1の半導体領域の上部に形成された第1導電
型低不純物密度の第2の半導体領域と、前記第2
の半導体領域の上部の一部に形成された第1導電
型高不純物密度の第3および第4の半導体領域
と、前記第2の半導体領域の上部で、少なく共一
部を前記第3および第4の半導体領域との中間部
に位置し、かつ前記第4の半導体領域の周辺を囲
うように形成された第2導電型高不純物密度の第
5の半導体領域と、前記第2の半導体領域の上部
の一部で、前記第3の半導体領域に関し、前記第
5の半導体領域と対向する位置に形成された第2
導電型高不純物密度の第6の半導体領域と、前記
第6の半導体領域の上部に形成された第1のオー
ミツク接触電極と、前記第5の半導体領域の上部
に形成された第2のオーミツク接触電極と、前記
第4の半導体領域の上部に形成された第3のオー
ミツク接触電極と、前記第3の半導体領域の上部
に形成された第1のシヨツトキー接触電極と、前
記第2の半導体領域の上部に形成された第2およ
び第3のシヨツトキー接触電極と前記第1のシヨ
ツトキー接触電極と、前記第2のオーミツク接触
電極とを電気的に接続する第1の配線層と前記第
1のシヨツトキー電極と前記第3のオーミツク電
極とを電気的に接続する第2の配線層とで構成
し、前記第1のオーミツク接触電極と、前記第2
の配線層との間に電源電圧を印加し、前記第2の
オーミツク電極に入力信号を印加し、前記第2の
シヨツトキー電極より出力信号を取り出すことを
特徴とする半導体集積回路。 2 前記第3のシヨツトキー接触電極と前記第2
のオーミツク接触電極とを電気的に接続したこと
を特徴とする前記特許請求の範囲第1項記載の半
導体集積回路。 3 半導体基板上の少なく共一部に形成された第
1導電型高不純物密度の第1の半導体領域と、前
記第1の半導体領域の上部に形成された第1導電
型低不純物密度の第2の半導体領域と、前記第2
の半導体領域の上部の一部に形成された第1導電
型高不純物密度の第3および第4の半導体領域
と、前記第2の半導体領域の上部で、少なく共一
部を前記第3および第4の半導体領域との中間部
に位置し、かつ前記第4の半導体領域の周辺を囲
うように形成された第2導電型高不純物密度の第
5の半導体領域と、前記第2の半導体領域の上部
の一部で、前記第3の半導体領域に関し、前記第
5の半導体領域と対向する位置に形成された第2
導電型高不純物密度の第6の半導体領域と、前記
第6の半導体領域の上部に形成された第1のオー
ミツク接触電極と、前記第5の半導体領域の上部
に形成された第2のオーミツク接触電極と、前記
第4の半導体領域の上部に形成された第3のオー
ミツク接触電極と、前記第2の半導体領域の上部
に形成された第4のオーミツク接触電極と、前記
第3の半導体領域の上部に形成された第1のシヨ
ツトキー接触電極と、前記第2の半導体領域の上
部に形成された第2のシヨツトキー接触電極と、
前記第1のシヨツトキー接触電極と、前記第2の
オーミツク接触電極とを電気的に接続する第1の
配線層と、前記第1のシヨツトキー電極と前記第
3のオーミツク電極とを電気的に接続する第2の
配線層と、前記第2のシヨツトキー接触電極と前
記第2のオーミツク接触電極とを電気的に接続す
る第3の配線層とで構成し、前記第1のオーミツ
ク接触電極と、前記第2の配線層との間に電源電
圧を印加し、前記第2のオーミツク電極に入力信
号を印加し、前記第4のオーミツク接触電極より
出力信号を取り出すことを特徴とする半導体集積
回路。[Scope of Claims] 1. A first semiconductor region of a first conductivity type with high impurity density formed at least in a common portion on a semiconductor substrate, and a first conductivity type semiconductor region formed on an upper part of the first semiconductor region. a second semiconductor region with low impurity density;
third and fourth semiconductor regions of the first conductivity type with high impurity density formed in a part of the upper part of the semiconductor region; a fifth semiconductor region of a second conductivity type with a high impurity density located at an intermediate portion between the fourth semiconductor region and the fourth semiconductor region and surrounded by the fourth semiconductor region; A second semiconductor region formed in a part of the upper portion at a position facing the fifth semiconductor region with respect to the third semiconductor region.
a sixth semiconductor region of conductivity type with high impurity density; a first ohmic contact electrode formed on the top of the sixth semiconductor region; and a second ohmic contact formed on the top of the fifth semiconductor region. an electrode, a third ohmic contact electrode formed on the top of the fourth semiconductor region, a first Schottky contact electrode formed on the top of the third semiconductor region, and a third ohmic contact electrode formed on the top of the third semiconductor region; a first wiring layer electrically connecting second and third shot key contact electrodes formed on the top, the first shot key contact electrode, and the second ohmic contact electrode; and the first shot key electrode. and a second wiring layer that electrically connects the first ohmic contact electrode and the second ohmic contact electrode.
A semiconductor integrated circuit characterized in that a power supply voltage is applied between the wiring layer and the wiring layer, an input signal is applied to the second ohmic electrode, and an output signal is taken out from the second shot key electrode. 2 the third shot key contact electrode and the second shot key contact electrode;
2. The semiconductor integrated circuit according to claim 1, wherein the semiconductor integrated circuit is electrically connected to an ohmic contact electrode. 3. A first semiconductor region of a first conductivity type with a high impurity density formed in at least a common portion on a semiconductor substrate, and a second semiconductor region of a first conductivity type with a low impurity density formed on an upper part of the first semiconductor region. a semiconductor region of
third and fourth semiconductor regions of the first conductivity type with high impurity density formed in a part of the upper part of the semiconductor region; a fifth semiconductor region of a second conductivity type with a high impurity density located at an intermediate portion between the fourth semiconductor region and the fourth semiconductor region and surrounded by the fourth semiconductor region; A second semiconductor region formed in a part of the upper portion at a position facing the fifth semiconductor region with respect to the third semiconductor region.
a sixth semiconductor region of conductivity type with high impurity density; a first ohmic contact electrode formed on the top of the sixth semiconductor region; and a second ohmic contact formed on the top of the fifth semiconductor region. an electrode, a third ohmic contact electrode formed on the top of the fourth semiconductor region, a fourth ohmic contact electrode formed on the top of the second semiconductor region, and a third ohmic contact electrode formed on the top of the second semiconductor region; a first shot key contact electrode formed on top of the second semiconductor region; a second shot key contact electrode formed on top of the second semiconductor region;
a first wiring layer that electrically connects the first shot key contact electrode and the second ohmic contact electrode; and a first wiring layer that electrically connects the first shot key contact electrode and the third ohmic contact electrode. a second wiring layer and a third wiring layer electrically connecting the second shot key contact electrode and the second ohmic contact electrode; A semiconductor integrated circuit characterized in that a power supply voltage is applied between the second wiring layer, an input signal is applied to the second ohmic electrode, and an output signal is taken out from the fourth ohmic contact electrode.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1352879A JPS55105360A (en) | 1979-02-08 | 1979-02-08 | Semiconductor integrated circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1352879A JPS55105360A (en) | 1979-02-08 | 1979-02-08 | Semiconductor integrated circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS55105360A JPS55105360A (en) | 1980-08-12 |
JPS6232624B2 true JPS6232624B2 (en) | 1987-07-15 |
Family
ID=11835648
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1352879A Granted JPS55105360A (en) | 1979-02-08 | 1979-02-08 | Semiconductor integrated circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS55105360A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0279021U (en) * | 1988-12-05 | 1990-06-18 | ||
JPH0794993A (en) * | 1993-09-25 | 1995-04-07 | Nec Corp | Noise absorbing device |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4719472B2 (en) * | 2005-01-06 | 2011-07-06 | 株式会社日立製作所 | Silicon carbide static induction transistor |
-
1979
- 1979-02-08 JP JP1352879A patent/JPS55105360A/en active Granted
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0279021U (en) * | 1988-12-05 | 1990-06-18 | ||
JPH0794993A (en) * | 1993-09-25 | 1995-04-07 | Nec Corp | Noise absorbing device |
Also Published As
Publication number | Publication date |
---|---|
JPS55105360A (en) | 1980-08-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4076556A (en) | Method for fabrication of improved bipolar injection logic circuit | |
US6268628B1 (en) | Depletion type MOS semiconductor device and MOS power IC | |
JPS5918870B2 (en) | semiconductor integrated circuit | |
KR930004815B1 (en) | Bi-cmos semiconductor device immune to latch-up | |
US4317127A (en) | Static induction transistor and integrated circuit utilizing same | |
US4259681A (en) | Integrated circuit | |
JPS6410102B2 (en) | ||
JPH0147024B2 (en) | ||
JPH0714845A (en) | III-V group hybrid hybrid bipolar field effect power transistor | |
US5512777A (en) | Semiconductor integrated circuit device having elements of different switching speeds integrated on a single chip | |
US5981983A (en) | High voltage semiconductor device | |
JPS6232624B2 (en) | ||
US5293084A (en) | High speed logic circuit | |
JPH0817234B2 (en) | Semiconductor integrated circuit | |
US4577123A (en) | Integrated logic circuit having collector node with pull-up and clamp | |
JPS6028394B2 (en) | semiconductor integrated circuit | |
JPH0732120B2 (en) | Semiconductor device | |
US20240213343A1 (en) | Power Semiconductor Device and Method of Producing a Power Semiconductor Device | |
US4340827A (en) | Semiconductor integrated circuit | |
JPS6329836B2 (en) | ||
JP3951510B2 (en) | Semiconductor device | |
KR100496105B1 (en) | Driving method and driving circuit of electrostatic induction semiconductor device and electrostatic induction semiconductor device | |
JPH0416443Y2 (en) | ||
JPH05121746A (en) | Insulated-gate type field effect transistor | |
JP2855536B2 (en) | Turn-off thyristor |