[go: up one dir, main page]

JPS62159980A - 映像表示装置 - Google Patents

映像表示装置

Info

Publication number
JPS62159980A
JPS62159980A JP61315955A JP31595586A JPS62159980A JP S62159980 A JPS62159980 A JP S62159980A JP 61315955 A JP61315955 A JP 61315955A JP 31595586 A JP31595586 A JP 31595586A JP S62159980 A JPS62159980 A JP S62159980A
Authority
JP
Japan
Prior art keywords
signal
frequency
current
terminal
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61315955A
Other languages
English (en)
Other versions
JP2511917B2 (ja
Inventor
ボルフガンク フリードリツヒ ビルヘルム デイーツ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Corp
Original Assignee
RCA Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Corp filed Critical RCA Corp
Publication of JPS62159980A publication Critical patent/JPS62159980A/ja
Application granted granted Critical
Publication of JP2511917B2 publication Critical patent/JP2511917B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Details Of Television Scanning (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は出力信号源を偏回周YBL数の同期入力信号
に同期させる映像表示装置に関する。
〔発明の背景〕
例工ばテレビジョンモニタでは、・偏向回路の出力段に
よって生成された偏向電流が、通常の同期分離器を用い
て入来テレビジョン信号から引き出される水平同期パル
スに同期される。偏向発振器を同期パルスで直接同期さ
せることは、例えば同期パルスに存在するノイズにより
生ずる妨害に出力段が影響されることによって偏向電流
が発生する傾向が彊いため好ましくないことがあるので
、この妨害をなくするため一般に位相固定ループCPL
L)  が用すられる。PLLは可同調発振器と下流に
低域フィルタをもつ位相弁別器を含み、その位相弁別器
が発振器の”出力信号の指定されたある基準端を同期パ
ルスの前縁または中心と比較する。
この位相偏差から引き出された制御電圧または制御電流
が低域フィルタで積分されて発・振器に直流電圧または
直流電流として供給され、その発振器の出力信号と対応
する同期パルスの位相が等しくなるまで発振器の周波数
と位相を変える。残留誤差は制御の厳しさ、す々わちル
ープ利得に依存する。
同期パルス中のノイズによって起こる妨害による走査線
ジッタを防ぐためには、同期パルスの位相または周波数
変化に対するPLLの応答時間が速すぎないことが望ま
しい。これは一般に低域フィルタの比較的大きな時定数
と小さな綜合利得によって得られるが、このような大き
な時定数はそれ自身PLLの発振器の捕捉範囲即ちロッ
クイン範囲を減じる・この捕捉範囲は、例えば発振器の
自走周波数と同期パルスに対する発振器のロックインを
可能にする同期入力信号の周波数との最大差として定義
される。また、枦°捉時間即ちロックイン時間が不必要
に長くなるのを防ぐために、同JQJパルスの周tL数
と製作中に遭遇する発振器の自走周波数の最大差の点か
ら必安々最大よ)実質的に大きくならないように捕捉範
囲を制限することを指定することが望ましいことがある
。この必要最大限に捕捉範囲を制限することは、例えば
発振器の周波数を制御する制御電流の最大変化範囲を制
限することによって得られる。
例えば通常のテレビジョン受1象機に入来テレビジョン
信号を受信中に起こる同期パルスのhih変化は一般に
同期パルスの周波数に比して小さいから、このような用
途で発振局YBL=を開側1する制御電流の最大制御範
囲を制限することは問題ないが、種々の同期周波数を持
つ入来信−弓を受信するために設計されたテレビジョン
モニタのような他のある種の用途では、同期パルスの考
えられた周波式が可能な広範囲の周波数から選ばれたも
のでよho例えば、その同期パルスの周波数は1575
0〜31500)Jzの周波式範囲から選ばれた周波数
でよい。従って、発振器の一定の自走周波数よシ低い周
波数よシ高い周波数までに跨る望ましい狭い積。
捉範囲は、同期パルスの周波数の可能な全範囲で発振器
を同期し得るには充分広くない。
〔発明の概要〕
この発明の一面によれば、出力信号源がその制御端子に
流れる組み合わせ制御電流に従って制御される周波数を
持ち、その組み合わせ制御電流が位相検知器の生成する
第1の制御電流を含み、その第一の制御電流が入力信号
の位相に従って出力信号の位相を制御する。周波数電圧
変換器を含む周波数電流変換器が同期入力信号に応動し
、その周波数電圧変換器が同期入力信号の周波数を表わ
す電圧を発生する。周波数電圧変換器によって発生され
た電圧は電圧電流変換器に結合され、そこで同期入力信
号の周波数を表わす第二の制御電流が発生される。
この発明を実施する回路ではPLLの発振器(O8C)
によって出力信号が生盛される。その発振器は同期した
とき水平周波数で発振し、その出力信号が偏向回路の出
力段で形成される偏向サイクルのタイミングを制御する
。発振器の周波数を制御する第一の制御電流信号は水平
同期パルスと発振器の出力信号の位相差を表わす。例え
ば、第一の制御電流信号は出力信号の位相を水平同期パ
ルスの位相に一致するように同期し、第二の制御電流信
号は発振器の自走周波数を設定する。与えられた発振器
の捕捉範囲は第二の制御電流信号の与えられた値に対応
し、力えられた発振器の自走周波数に対して水平市右派
数のそれ以下の84≦分からそれ以上の部分まで延びる
ことがある。従って、麺捉範囲は発振器の自走周波数に
比して狭い。
第二の制御電流信号はある範囲の値をとることができる
。この値は発振器の自走周波数を同期パルスの周波式に
ほぼ等しくする利点があるため、同期パルスの周波数は
必要な広範囲の周波数から選ぶことが出来る。この周波
数範囲は例えば15ワ50〜31500H2に跨ること
がある。従って、この広範囲の周波数から選ぶことので
きる同期パルスの周波数は第二の制御電流信号によシ設
定された発振器の狭い葎捉範囲内にあることがある。
第二の制御電流の与えられた値に対する揮捉範囲は同期
パルスのとbiる全周波数範囲よシ実質的に狭Aため、
同期パルスの各与えられた周波数に対する評捉範囲は比
較的狭い。この様にして、発振器の揮捉時間即ちロック
イン時間は同期入力信号の位相および周波数に対して短
く保たれる。
第二、の制御電流信号は揮捉範囲を例えば同期パルスの
とシ得る全所要周波数範囲内のどこへでも移動すること
ができ、発条器の自走周波数を同期パルスの周波数にほ
ぼ等しく調節することによシ比較的狭く保つ。
周波数検知器は第二の制御電流信号からノイズを消去す
るために大きな時定数を持つフィルタを含むことがある
。このフィルタは同期パルスに応動するもので、PLL
の帰還ループの外側に設けられるため、定常状態の周波
数変化に及ばない同期パルスの位相変化に対するPLL
の過渡応答に影響しなり利点がある。
この発明の他の面により、周波数検知器の電圧電流変換
器はコレクタ電極に第二の制御電流信号を発生するトラ
ンジスタを含む。このトランジスタのコレクタ電極は発
振器の制御端子に結合され、その端子に第二の制御電流
信号を供給してこれを第一の制御電流信号と組み合わせ
、組み合わせ制御電流信号を生成する。トランジスタの
コレクタ電極のインピーダンスは制御端子のそれよシ実
質的に高めから、トランジスタは発振器の制御端子のイ
ンピーダンスに影響しない利点がある。その上、トラン
ジスタはほぼ理想的な電流源として動作するため、第二
の制御電流信号が制御端子の電圧と無関係な利点がある
例えば、ある種のテレビジョン受像機では、水平偏向回
路の出力段で生成される帰線パルスは受像機の他の回路
を付勢する付勢電圧を生成する電源に結合される。この
ような他の回路に支障を起こし得るその回路の間違った
動作モードを防ぎ、また偏向回路に対する支障の可能性
をなくするため、偏向電流の“周波数と帰線パルスのそ
れを所定の最低周波数より高く保つことが望ましいこと
がある。このような所定の最低周波数よシミ艷い偏向(
’7) 周波数で動作すると、それよシ低い偏向周波数で起こシ
得るある種のテレビジョン回路に対する支障の可能性が
なくなる。
この発明の更に他の面によシ、同期パルスの周波数の方
が低いときでも、発振器の出力信号の周波数が所定の最
低周波数より高く保たれる。従って、例えは、入来テレ
ビジョン信号が受信されていないとき、発振器の出力信
号の周波数が所定の最低周波数より高く保たれる。
〔詳細な説明〕
第1図に示すように、この発明を実施する偏向回路20
0は、水平周波数fHの信号Vp を発生するPLL 
looを含む。回路200はテレビジョン受像機で水平
走置を行うために用いられる。定常状態の動作では、信
号Vpが周波数fHの水平同期信号Hに同期される。信
号Vpは通常構成の位相制御ループ回路101に結合さ
れ、それに位相基準を与えることによって水平出力段2
8を制御する。
出力段28は偏向巻線LYに偏向電流1yを発生するO 出力段28はまた帰線信号”I(、Tを発生し、これを
例えば切り替え型の電源60に供給する。電源60は直
流電圧子Vを生成する。電圧子Vは第1図に示されない
テレビジョン受像機の他の回路の付勢に用いられる。出
力段28により通常の方法で発生された帰線パルス信号
vFBは偏向電流iYの実際の位相を与え、位相制御ル
ープ回路101は信号VFB並びに偏向電流iYを信号
Vpに同期する。位相補正回路32は信号■、vFBか
ら位相差表示信号34aを発生する位相検知器34を含
む。信号34aは移相器30の移相の程度を制御し、移
相器30は信号Vpの位相を変えて、その出力端子に信
号VFに対して移相された水平周波数の信号vFsを生
成しこれによって出力段に生成される偏向電流iY の
タイミングを制御する。信号vFsは偏向電流iYを信
号Vp と例えば同相にする。
帰線信号vFBの位相変化に対する位相制御ルーープ回
路101の追跡応答時間は同期パルスを含む同期入力信
号HBの位相変化に対するPLL1ooの対応する追跡
応答時間より短い。位相制御ループ回路101は例えば
電子ビーム電流の急速な変化が起こるとき起こり得る水
平出力段28の切シ替え時点の急速な変化に適合するよ
うに調節され、これに対しPLL looは同期信号H
8に附随するノイズまたはジッタを除くように調節され
ている。
同期信号H8は位相検知器21に供給される信号H8(
1)と周波数電圧変換器23に供給される信号H8(2
)を生成する緩衝器27に供給される。信号H8(1)
、H8(2)はそれぞれ例えば矩形の波形を持ち、それ
ぞれの遷位時点はそれぞれ信号H8の遷位時点のすぐ後
に来る。
周波数電圧変換器23は信号H8(2)の周波数を表わ
す信号V工を発生する。信号V工は低域フィルタ24を
介して供給され、電圧電流変換器25の入力端子25a
に低域通過信号v2を生成する。低域フィルタ24は信
号v2から垂直周波数以上の成分を除去する。ダイオー
ドD25aは電圧号を端子25aに印加して信号v2が
所定レベル例えば1.3v以下にならないようにする。
信号v2をこのレベル以上に維持することによシ、後述
のように、信号VFの周波数が対応する所定の最低周波
数になりえない。この所定の最低周波数以下の動作は、
仮述のように、第1図の電圧十Vで付勢されるテレビジ
ョン回路を損なうことがある。
電圧電流変換器25は信号I(Bの周波数を表わす電流
信号■Fを発生する。電流信号■Fは加算器20の入力
端子20aに供給され、その加算器は出力端子22aに
発振器(O8C) 22の周波数を制御する組み合わせ
電流信号ICを発生する。加算器2oの第二の入力端子
201)には後述のように電流信号■φが供給される。
組み合わせ電流信号ICは電流信号■い、■Fの和を表
わす。
発振器22の出力信号VFは位相検知器21の端子21
bに印加される。位相検知器21は端子21aに信号H
8(1)を受け、信号H8と発振器22の出力信号vF
との位相差を表わす信号V7□を発生する。信号鴇□は
PLL 100のループフィルタを構成する低域フィル
タ26を介して印加され、前述のように加算器2゜の第
二の入力端子201) K電流信号■φを生じる。この
ようにPLL 100は位相検知器21、低域フィルタ
26および発振器22を含む。
発振器22の自走周波数は例えば信号工、が零のときの
その発振器の信号Vpの周波数と定義される。加算器2
0の加算動作のため、組み合わせ電流信号ICに含まれ
る電流信号工Fはその発振器22の自走周波数を決定す
る。電流信号Ipは同期信号H8の与えられた周波数に
対して発振器22を信号H8の周波数とほぼ等しい周波
数で発振させる。
定常状態において、電流信号工 は、信号H8のφ 与えられた周波数に対して発振器22の信号Vpと信号
、H8の周波数および位相が等しくなるような値をとる
例えば、信号H8の周波数はN’l’SC標準の水平周
波数の15750H2である。電流信号工Fは、電流信
号工φがその可能な最小値と最大値の間で変化するとき
、発振器22の信号Vpの周波数が例えば15750H
2の少し下から少し上まで変化するのを許容する。また
別の例では、信号H8の周波数が31500Hzのとき
、発振器22の信号Vpの周波数は31500Hzの少
し下から少し上まで変化し得る。この変化は比較的小さ
いから、捕捉範囲と輝捉時間が小さく保たれる利点があ
る。例えば15750I4zの。
信号H8に関連するオボ捉範囲は、例えば31500H
2に関連する誂捉範囲に重なる必要がなく、従って、発
振器22の出力信号VFの同期のために信号1−I B
がとシ得る全周波数範囲が発振器22の与えられた任意
の自走周波数に関連する誦捉範囲よシ実質的に大きくな
る利点がある。
この発明の他の特徴として、信号■−■sの周波数が所
定の最低周波数よシ高くない場合、電圧号が信号H8の
周波数に関係なく発振器22の出力信号Vpの周波数を
その所定の最低周波数以上に保つような大きさの電流I
pを生じる。正常動作4のためにこの最低周波数以下の
周波数の帰線信号vf’tTを要する第1図の切シ替え
式電源は、その信号vRTの周波数が低すぎると正常に
動作しないことがある。また、第1図に示されないテレ
ビジョンの偏向回路も偏向周波式が低すぎると損なわれ
ることがある。従って、図示されない若干のテレビジョ
ン受像機回路を損なわないように、信号Vpに対してこ
のような取低周波数を設定することは有利である。
この発明の各特徴を実施する第2図は第1図のPLL 
100の詳細な実施例を示す。第1図および第2図で同
様の数字および符号は同様のものまたは機能を示す。第
2図において信号H8はインバータ27bに給電して周
波数電圧変換器23の端子23cに信号H8(2)を生
成するイ、バータ27aを含む。緩衝器2ワを介して結
合される変換器23は第2図の実施例ではシグネチツク
ス社(Signetics Corporation)
のアナログ部製造の制御回路NE5560を用いて構成
されている。変換器23は信号H8(2)の対応する同
期パルスの前縁が端子23Cに起きる度に端子23aに
信号Vの矩形正電圧パルスを発生する。信号Vよの各パ
ルスのパルス幅Tは信号H8(2)の対応する連続パル
ス間、の周期に等しい。しかし、信号V工の連続するパ
ルス間の周期は信号H8(2)の対応する連続パルス間
の周期に等しいから、信号V工のパルスの衝撃係数は信
号H8(2)の周it bに直接関係する。電圧Vのパ
ルスがないときは、後述のように信号V□がほぼ零ボル
トである。信号V工の各パルスの正の実質的に平坦なレ
ベルは、端子23aと大地間に結合されたツェナーダイ
オード121の動作をクランプすることによって制御さ
れる値を持つ。信号V工のパルスが起こらないときは、
変換器23の端子23aが変換器23によって駆動され
ず、変換器23によって端子23aに形成されるインピ
ーダンスは高い。
信号v□の各正パルスのパルス幅は端子23dと大地の
間に結合されたコンデンサC23と端子23e (!:
犬地の間に結合された手動可変回路網几23aにより決
まる。信号V□のパルスの衝撃係数に従って変化する信
号V工の直流成分電圧または平均値は信号H8(2〕の
周波数に直接関係する。即ち信号I−J8(2)の周波
数が扁くなるほど信号V工の直流成分または平均値の値
が高くなる。パルス幅Tは周波数検知の上限を決定し、
この上限以上では同期入力信号HBの周波数が上昇した
とき信号V工の衝撃係数が増加しない。
信号Vは抵抗”24aを含む低域フィルタ24を介して
トランジスタT  のベース電極に結合されている。抵
抗R24aの端子24aと大地の間にはフィルターコン
デンサC24が結合され、フィルタ24の濾波キャパシ
タンスを与える。端子24aの信号号の直流レベルは信
号H8の周波数に比例する。
端子24aはダイオードD2.bの陰極に結合され、端
子25aのダイオードD2.bの陽極はトランジスタT
2.aのベース電極に結合されてそのベース電極に信号
H8の周波数に比例する信号v2を形成する。ダイオー
ドD  は端子24aの電圧に一〇、ワ5a ■の直流レベルシフトを与える。ダイオードD25aの
陰極は端子25.に結合され、その陰極は端子24aの
電圧v;が所定電圧以下のとき信号V2に1.3Vのレ
ベルをとらせるクランプ電圧号に結合されている。同期
信号H8の周波数が前述のように正常動作に必要な対応
する所定の最低偏向周波数よシ低いとき、電圧号は上記
所定の電圧よシ低い。例えば、信号H8の発生に用いら
れる図示されない合成テレビジョン信号がないとき、信
号v2の電圧は電圧号によって1.3vにクランプされ
る。
端子25aに発生した電圧v2は電圧電流変換器25の
トランジスタT  のベース電圧である。トラ5a ンジスタT  のエミッタ電極は可変抵抗R25b5a と並列の抵抗Rを介して接地され、抵抗I(25a5a およびRは出力電流信号様と信号v2の電圧5b の比として定義される電圧電流変換比を制御する。
この変換比は例えば手動調節抵抗几2..によシ手動調
節ができる。トランジスタT  のコレクタ5a 電流信号■Fは信号v2のレベルを表わし、従って信号
H8の周波数を表わす。ダイオードD2..はトランジ
スタT  のベース骨エミッタ接合の温5a 度関連変化を追跡して、そのトランジスタテ2.Pベー
ス・エミッタ電圧の対応する変化を補償する。
このようにして電流信号工1.・は温度変化と実質的に
無関係にされる。トランジスタT25aノコレクタ電極
の電流信号IFは加算器20の入力端子20aに供給さ
れる。
ある種のテレビジョンでは垂直帰線中間期信号H8(2
)が水平同期パルスを含まないことがあシ、従って変換
器23の信号V□が正常動作に必要な波形を示さないこ
とがある。垂直帰線中の信号H8(2)に水平同期パル
スがないことから起きるコンデンサC24の両端間の信
号号の著しい変化または妨害を防ぐために、このような
妨害中信号号を比較的一定に保つ大容量のコンデンサC
24を用いることが望ましめことがある。この信号号の
妨害は垂直帰線の始めに第1図の信号与、の周波数に対
応する過渡変化を起こすことがある。
ツェナーダイオードD  の陰極は変換器23の1a 出力端子23bに結合され、陽極はトランジスタT  
のベース電極に結合されている。トランジスタT  の
エミッタ電極は接地され、コレクタ5b 電極は端子Q33に結合されてAる。
信号Vの正のパルスが生じると、周波数電圧変換器23
は端子23bにそのレベルが著しく正でない信号を発生
してツェナーダイオードD  に通導1a 通を生じる。従ってトランジスタT  にはべ一5b スミ流が供給されない。一方、このように信号V工の正
のパルスが生じないときは、変換器23に発生された信
号■が著しく正のレベルにな)、ダイ第一ドD  の逆
導通を生じる。従ってトランジス1a りT  には充分なベース電流が供給されて導通5b する。このようにしてトランジスタT25bは信号V4
がツェナーダイオードD2□3を導通させたとき導通す
るスイッチとして働く。信号V工の正のパルスが生じた
ときは、信号v4が低すぎてダイオードD  にはその
降伏電圧を超える電圧が発生しな1a いため、トランジスタT2..は非導通で、信号vよに
効果を及ぼさないが、信号V工の正のパルスが生じない
ときは、端子23aが変換器23によって駆動されなく
ても、導通した!・ランジスタT25bがその変換器2
3の端子23aの信号v1を零ボルトにする。
このようにして、信号v1の正パルスのピーク・ピーク
振幅は信号H8(2)の与えられた周波数に対してツェ
ナーダイオードD121の降伏電圧に等しくなる。
PLL 100ばまたシグネチツクス社のリニアLSI
プロダクト邪製造の同期プロセッサTDA 2595を
含む。プロセッサTDA 2595は端子21aに緩衝
器27から供給された同期信号■Js(1)を受ける。
このようにして信号H8(1)はTDA 2595内で
それに含まれる位相検知器21の入力端子21aに供給
される。プロセッサTDA 2595に含まれる発振器
22は信号Vpを生成し、これを位相検知器21の端子
21bに供給する。検知器21の出力端子21の信号V
φ、はプロセッサTDA2595の出力端子20bに供
給される。プロセッサTDA2595の端子20bは低
域フィルタ26に結合されている。フィルタ26は端子
20bと大地の間に直列に結合された抵抗R265、R
26aおよびコンデンサCの配列を含む。端子20bは
高6a 周波数を取シ除くフィルタ26のコンデンサC26bに
結合され、そのコンデンサC26bの他端は接地されて
いる。端子201)とトランジスタT2.aのコレクタ
電極に結合された端子20aの間には抵抗”26cが結
合されている。この抵抗”26cによって端子201)
の電圧から生成された電流信号工φは発振器22の信号
Vpと信号H8との位相差を表わす。
可変抵抗Rm2を手動調節して調節された電流信号IM
はまた端子20aで加算される。電流信号工Mは電圧電
流変換器25の直線度を向上するために調節され、可変
抵抗Rm2に結合された抵抗Rm工を流れる。加算器2
0の端子20aは電流信号■Fに対する入力端子として
働くと共に、電流信号工F、工φおよびIMを加算して
発振器22の組み合わせ制御電流信号を形成する電流加
算接続点として働く。
電流加算接続点として働くこの端子20aは、この3つ
の信号源から制御される発振器22の周波数と位相の制
御を簡単にする利点がある。トランジスタT  に原因
する端子20aのインピーダンスは5a 高いから、トランジスタT2.aは端子20’aのイン
ピーダンスに影響なく広範囲の値をとシ得る電流信号工
、を供給することが出来る。
組み合わせ電流信号■cはプロセッサTDA2595に
含マれるトランジスタT2のエミッタ電極に供給される
。トランジスタT2のベース電極はプロセッサTDA2
595の内部で発生された電流電圧Vrefに結合され
る。トランジスタT2は共通ベース構成のため、端子2
0aの電圧が組み合わせ電流信号ICの広範囲の値に対
して実質的に同じになる。トランジスタT2のコレクタ
電極は発掘器22に結合されて、電流信号ICに実質的
に等しいトランジスタT2のコレクタ電極を流れる電流
信号I c<□)の値に従って、発振器220周波数を
制御する。トランジスタT2は共通ベーストランジスタ
として動作するから、そのエミッタ電極端子20aと大
地の間のインピーダンスは低A0このようにして、トラ
ンジスタT2のエミッタ電極から流れ出る組み合わせ電
流信号■cは、端子2o2の電圧に影響なく発振器22
0周波数を制御する。
この発明の他の特徴によると、信号H8の周波数が所定
の周波数より低いとき、また信号H8が同期情報を含ま
ないとき、電圧v2は電流信号IPを所定の最低周波数
以上の周波数に発振器22の自走周波数を維持するレベ
ルにする。
手動調節可能の電流信号IMと組み合わせ電流信号IC
に含まれる電流信号■Fはどちらも発振器22の自走周
波数を制御するが、電流信号■、φは発振器22の信号
VFの位相と周波数をその発振器の捕捉範囲内に調節す
る。発振器22の捕瑳範囲は、周波数のスパンよシ実質
的に小さく、そのどれもが電流信号工F、IMによシそ
の発振器の自走周波数として選ばれ得る周波数のf11
α囲内にあればよい。
従って、例えば電流信号I ]j、のある与えられた値
も、発振器22の対応する自走周波数に関連する対応捕
次範囲に含まれる周波数を決定する。プロセッサTDA
2595の端子70と大地の間に結合されたコンデンサ
C22は、電流信号■M、Il−の与えられた1組の値
に関連して得られる発振器22の最高周波数を決定する
発振器22の出力信号V r、−は、プロセッサTDA
2595に含まれ、その端子71に信号vFSを発生す
る位相補正回路網に供給される。帰線信号VFBは抵抗
”FBを介してプロセッサTDA2595の端子72に
供給される。前述のように、帰線信号vFBは第1図の
偏向電流IYの情報を含む。第2の信号面の位相は回路
網32により通常の方法で自動的に調節され、第1図の
偏向電流  と第2図の信号VFY の間の位相差または遅延時間が第1図の出力段28の遅
延の変化に無関係になるようになる。このような遅延の
変化は例えば図示されない陰極線管のビーム電流が対応
する映像信号の対応する変化によシ変化したときに起き
る。
【図面の簡単な説明】
第1図は水平同期入力信号に同期されたPLLと、偏向
回路の出力段の生成する偏向サイクルをPLLの出力信
号に同期する位相制御ループを含み、この発明の特徴を
実施する偏向回路の回路図、第2図は第1図のPLL同
期回路の更に詳細々実施例を示す図である。 20・・・組み合わせ制御手段、21・・・位相検知器
、22・・・電流制御発振器、23・・・周波数電圧変
換器、25・・・電圧電流変換器。

Claims (1)

    【特許請求の範囲】
  1. (1)同期位相情報を含む偏向周波数関連同期入力信号
    に応じて上記入力信号に同期された出力信号を発生する
    映像表示装置であって、 上記出力信号を制御可能の位相で生成する電流制御発振
    器と、 上記同期入力および出力信号に応じてこれら両信号間の
    位相差を示す第一の制御電流を第一の端子に発生する位
    相検知器と、 上記同期入力信号に応じてその同期入力信号の周波数を
    表わす電圧を発生する周波数電圧変換器と、 電流源として形成され、上記周波数電圧変換器により発
    生される上記電圧に応じて、第二の端子に、上記同期入
    力信号の周波数を表わしかつ上記第二の端子の電圧と無
    関係の第二の制御電流を発生する電圧電流変換器と、 上記第一および第二の端子に結合され、上記第一および
    第二の制御電流を組み合わせて、上記発振器の制御端子
    に結合されて上記出力信号の周波数を制御するための組
    み合わせ制御電流を生成する手段とを含む装置。
JP61315955A 1985-12-24 1986-12-24 映像表示装置 Expired - Lifetime JP2511917B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/813,397 US4634939A (en) 1985-12-24 1985-12-24 Circuit synchronized by a signal at a deflection frequency
US813397 1985-12-24

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP7310678A Division JP2583406B2 (ja) 1985-12-24 1995-11-29 映像表示装置

Publications (2)

Publication Number Publication Date
JPS62159980A true JPS62159980A (ja) 1987-07-15
JP2511917B2 JP2511917B2 (ja) 1996-07-03

Family

ID=25212264

Family Applications (2)

Application Number Title Priority Date Filing Date
JP61315955A Expired - Lifetime JP2511917B2 (ja) 1985-12-24 1986-12-24 映像表示装置
JP7310678A Expired - Lifetime JP2583406B2 (ja) 1985-12-24 1995-11-29 映像表示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP7310678A Expired - Lifetime JP2583406B2 (ja) 1985-12-24 1995-11-29 映像表示装置

Country Status (4)

Country Link
US (1) US4634939A (ja)
JP (2) JP2511917B2 (ja)
KR (1) KR960001760B1 (ja)
DE (1) DE3644291C2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6425674A (en) * 1987-06-30 1989-01-27 Rca Licensing Corp Televison equipment
JPH0294927A (ja) * 1988-09-30 1990-04-05 Sony Corp 自動周波数制御回路
US6014177A (en) * 1996-11-28 2000-01-11 Nec Corporation Video display apparatus having phase-locked loop used for synchronizing a horizontal scan frequency with a synchronizing input signal frequency

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4761587A (en) * 1986-12-17 1988-08-02 Rca Licensing Corporation Multiple frequency horizontal oscillator for video apparatus
JPH0638630B2 (ja) * 1987-07-13 1994-05-18 株式会社日立製作所 マルチスキャン水平発振回路
NL8901698A (nl) * 1989-07-04 1991-02-01 Philips Nv Oscillatorschakeling.
GB9113922D0 (en) * 1991-06-27 1991-08-14 Thomson Consumer Electronics Television sync disable circuit
US5247229A (en) * 1992-01-17 1993-09-21 Zenith Electronics Corporation Adaptive scan control having horizontal scan locked clock system
US5337023A (en) * 1993-06-01 1994-08-09 National Semiconductor Corporation Reduced phase-jitter horizontal sweep control phase-lock-loop and method
TW337054B (en) * 1995-09-28 1998-07-21 Toshiba Co Ltd Horizontal synchronous signal oscillation circuit
US6097440A (en) * 1995-11-17 2000-08-01 Sony Corporation Synchronous processing device
KR100247586B1 (ko) * 1997-07-22 2000-03-15 윤종용 전원 공급 장치의 과도 현상 억제 회로
CN103813055B (zh) * 2013-12-27 2017-08-11 宇龙计算机通信科技(深圳)有限公司 一种时钟振荡电路及视频装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5357914A (en) * 1976-11-05 1978-05-25 Matsushita Electric Ind Co Ltd Synchronous oscillator
JPS60134564A (ja) * 1983-12-21 1985-07-17 Matsushita Electric Ind Co Ltd 水平afc回路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB886434A (en) * 1959-04-08 1962-01-10 British Broadcasting Corp Improvements in oscillator synchronisation circuits
DE2208267C3 (de) * 1972-02-22 1983-01-20 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Synchronisierschaltung für die Zeilenablenkung in einem Fernsehempfänger
US4047223A (en) * 1976-01-16 1977-09-06 Zenith Radio Corporation Frequency scanning automatic phase control system
NL8005054A (nl) * 1980-09-08 1982-04-01 Philips Nv Schakeling voor het opwekken van een periodiek zaagtandvormig signaal.
US4467359A (en) * 1982-04-15 1984-08-21 Sanyo Electric Co., Ltd. Horizontal synchronizing circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5357914A (en) * 1976-11-05 1978-05-25 Matsushita Electric Ind Co Ltd Synchronous oscillator
JPS60134564A (ja) * 1983-12-21 1985-07-17 Matsushita Electric Ind Co Ltd 水平afc回路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6425674A (en) * 1987-06-30 1989-01-27 Rca Licensing Corp Televison equipment
JPH0294927A (ja) * 1988-09-30 1990-04-05 Sony Corp 自動周波数制御回路
US6014177A (en) * 1996-11-28 2000-01-11 Nec Corporation Video display apparatus having phase-locked loop used for synchronizing a horizontal scan frequency with a synchronizing input signal frequency

Also Published As

Publication number Publication date
DE3644291C2 (de) 1998-01-29
JP2511917B2 (ja) 1996-07-03
DE3644291A1 (de) 1987-06-25
KR960001760B1 (ko) 1996-02-05
JP2583406B2 (ja) 1997-02-19
JPH08214187A (ja) 1996-08-20
KR870006781A (ko) 1987-07-14
US4634939A (en) 1987-01-06

Similar Documents

Publication Publication Date Title
FI72841C (fi) Televisionsmottagare med horisontell avboejningskrets och spaenningsregulator som utnyttjar en gemensam saogtandvaogsgenerator.
JPS62159980A (ja) 映像表示装置
US7782397B2 (en) Alternative video sync director
US4660080A (en) Synchronization circuit responsive to time-multiplexed signals
US4992707A (en) Vertical deflection circuit of picture display unit
US4942341A (en) Vertical ramp generator
US4849652A (en) Circuit for producing a periodic, essentially parabolic signal
US5117290A (en) Circuit arrangement in a picture display device, comprising a video signal processing circuit and a line synchronizing circuit
FI104775B (fi) Tahdistettu vaakapyyhkäisy vaakataajuuden monikerroilla
US5627596A (en) Video synchronization circuit comprising a PLL with a circuit to set the frequency of the output signal when the feedback signal is not present
US5703445A (en) Sawtooth generator with disturbance signal rejection for a deflection apparatus
KR0137166B1 (ko) 비디오 디스플레이 장치
JP3277432B2 (ja) フェイズ・ロックド・ループ回路
JPH01238694A (ja) 画像表示装置
KR850001618Y1 (ko) 텔레비젼 수평발진기 위상제어 장치
RU2215372C2 (ru) Система горизонтального отклонения
JP3257439B2 (ja) 水平位置調整回路
JPH05161029A (ja) 水平位相調整回路
JP2000106636A (ja) 水平周波数選択の制御装置
JPH0514755A (ja) サイドピンクツシヨン歪補正回路
KR20030019879A (ko) 래스터 왜곡 정정 회로
JPH0666892B2 (ja) マルチ走査型ディスプレイの電源回路
JPS62126792A (ja) 色信号処理回路
JPH0246491A (ja) パルス発生回路
JPH05304615A (ja) 高圧発生回路

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term