JPS62137492U - - Google Patents
Info
- Publication number
- JPS62137492U JPS62137492U JP2311586U JP2311586U JPS62137492U JP S62137492 U JPS62137492 U JP S62137492U JP 2311586 U JP2311586 U JP 2311586U JP 2311586 U JP2311586 U JP 2311586U JP S62137492 U JPS62137492 U JP S62137492U
- Authority
- JP
- Japan
- Prior art keywords
- write
- memory
- common
- pixel selection
- outputting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims description 22
- 230000004044 response Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 230000005764 inhibitory process Effects 0.000 description 1
Landscapes
- Digital Computer Display Output (AREA)
Description
第1図はこの考案のメモリの書込み制御装置の
1実施例の一部のブロツク図、第2図は第1図の
動作説明用のアドレスマツプ、第3図は従来のメ
モリの書込み制御装置の動作説明用のアドレスマ
ツプである。 1…アドレスバス、2…データバス、3…メモ
リ部、4a〜4d…画像メモリ、5…アドレスコ
ーダ、6a〜6d…共通アクセス可否信号入力端
子、7…書込み信号入力端子、9,11…第1、
第2ゲート手段。
1実施例の一部のブロツク図、第2図は第1図の
動作説明用のアドレスマツプ、第3図は従来のメ
モリの書込み制御装置の動作説明用のアドレスマ
ツプである。 1…アドレスバス、2…データバス、3…メモ
リ部、4a〜4d…画像メモリ、5…アドレスコ
ーダ、6a〜6d…共通アクセス可否信号入力端
子、7…書込み信号入力端子、9,11…第1、
第2ゲート手段。
Claims (1)
- 書込みアドレス信号と書込み制御信号とにより
、メモリ部の複数の画像メモリの画像データの書
込みを制御するメモリの書込み制御装置において
、前記各メモリに個別に画像データを書込む個別
アクセス時にメモリ別の書込みアドレス信号を前
記メモリ部に出力し、前記各メモリの2つ以上に
同一の画像データを書込む共通アクセス時に共通
の書込みアドレス信号を前記メモリ部に出力する
書込みアドレス信号出力手段と、前記メモリ別の
書込みアドレス信号にもとづき前記各メモリのメ
モリ別の書込み画素選択信号を出力するとともに
、前記共通のアドレス信号にもとづき前記各メモ
リの共通の書込み画素選択信号を出力する画素選
択信号出力手段と、前記各メモリの共通アクセス
の可否信号それぞれを出力する共通アクセス可否
信号出力手段と、前記共通の書込み画素選択信号
と前記各共通アクセスの可否信号それぞれとをア
ンドゲート処理し、前記共通の書込み画素選択信
号をメモリ別に出力する第1ゲート手段と、前記
各メモリに対する前記画素選択信号出力手段の前
記メモリ別の書込み画素選択信号または前記第1
ゲート手段の前記共通の書込み画素選択信号の入
力により、前記各メモリの書込み制御信号を前記
メモリ部に出力する第2ゲート手段とを備えたメ
モリの書込み制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2311586U JPS62137492U (ja) | 1986-02-20 | 1986-02-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2311586U JPS62137492U (ja) | 1986-02-20 | 1986-02-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62137492U true JPS62137492U (ja) | 1987-08-29 |
Family
ID=30821136
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2311586U Pending JPS62137492U (ja) | 1986-02-20 | 1986-02-20 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62137492U (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57179888A (en) * | 1981-04-30 | 1982-11-05 | Tokyo Shibaura Electric Co | Display unit |
JPS5952290A (ja) * | 1982-09-20 | 1984-03-26 | 株式会社東芝 | ビデオram書込み制御装置 |
JPS60230689A (ja) * | 1984-05-01 | 1985-11-16 | 松下電器産業株式会社 | 表示メモリ−書込制御装置 |
-
1986
- 1986-02-20 JP JP2311586U patent/JPS62137492U/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57179888A (en) * | 1981-04-30 | 1982-11-05 | Tokyo Shibaura Electric Co | Display unit |
JPS5952290A (ja) * | 1982-09-20 | 1984-03-26 | 株式会社東芝 | ビデオram書込み制御装置 |
JPS60230689A (ja) * | 1984-05-01 | 1985-11-16 | 松下電器産業株式会社 | 表示メモリ−書込制御装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62137492U (ja) | ||
JPH022751U (ja) | ||
JPS625354U (ja) | ||
JPS58138146U (ja) | シリアルデ−タ入力装置 | |
JPS6125653U (ja) | 画情報処理装置 | |
JPS6198296U (ja) | ||
JPS6199196U (ja) | ||
JPS6239384U (ja) | ||
JPH0471174U (ja) | ||
JPS62195864U (ja) | ||
JPS59118048U (ja) | 双方向ダイレクトメモリアクセス転送回路 | |
JPS6395365U (ja) | ||
JPS61167100U (ja) | ||
JPS6316335U (ja) | ||
JPH06131519A (ja) | Icカード | |
JPS63118653U (ja) | ||
JPS6160352U (ja) | ||
JPS5859386U (ja) | 相順切替え装置 | |
JPS6253745U (ja) | ||
JPH02123799U (ja) | ||
JPH0280399U (ja) | ||
JPS60170850U (ja) | デ−タバツフア | |
JPS63103151U (ja) | ||
JPS62121652U (ja) | ||
JPH026344U (ja) |