[go: up one dir, main page]

JPS5952494A - Dynamic type MOSRAM - Google Patents

Dynamic type MOSRAM

Info

Publication number
JPS5952494A
JPS5952494A JP57160995A JP16099582A JPS5952494A JP S5952494 A JPS5952494 A JP S5952494A JP 57160995 A JP57160995 A JP 57160995A JP 16099582 A JP16099582 A JP 16099582A JP S5952494 A JPS5952494 A JP S5952494A
Authority
JP
Japan
Prior art keywords
refresh
address
control
signal
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57160995A
Other languages
Japanese (ja)
Inventor
Akira Endo
彰 遠藤
Takeshi Kizaki
木崎 健
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP57160995A priority Critical patent/JPS5952494A/en
Publication of JPS5952494A publication Critical patent/JPS5952494A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 この発明は、MOB(金属−絶縁1句−半導体)、1(
入:l’i’を回路で41り成ツfまたダイナミ′)々
ノミす1りへト4(ランダl−eアクセスeメモリ)に
四())、。
DETAILED DESCRIPTION OF THE INVENTION This invention is based on MOB (metal-insulation-semiconductor), 1 (
Input: l'i' in the circuit consists of 41 f and dynamics') and chisel 1 to 4 (random le access e memory) to 4 ()).

ダイナミック仰u o F3RA hq (J″J、−
’l・、D −RAMと称する) t、1.、イn報’
r、 Fil:’r jMすイ+ Q; AI’+ 4
’、) 7471.’7 &、) メモリー1= fi
、−’7含んでイル。メモリ1町/l−&l°、Fil
 、f−&1: Iff<’I+ ’3−.11τ、6
;」のj杉j、山でit−、: j意するキヤ・2・ン
タと、アト1/ス;、’411〈用(7−) l’IF
pゲートn91M、 h’f th、’l’、 l・’
:i 7ジス4(1)1、ド、M ORF Fl】Tと
称スる)と11r、’ 、1ツで1.”1成を第1る。
Dynamic support u o F3RA hq (J″J, -
'l., D-RAM) t, 1. ,Information'
r, Fil:'r jMsui+ Q; AI'+ 4
', ) 7471. '7 &,) Memory 1 = fi
, -'7 including il. Memory 1 town/l-&l°, Fil
, f-&1: If<'I+'3-. 11τ, 6
;'s j cedar j, mountain de it-,: j's kiya 2 nta and at 1/s;, '411〈(7-) l'IF
p gate n91M, h'f th, 'l', l・'
:i 7jis4(1)1, de, M ORF Fl】T) and 11r,', 1 in 1. ”I put first success first.

″1′j7’1体基板トに形成さ才1、たり、−RA 
C4に十Sい又(・」、メモリセル内のセルiキャパシ
タに;”i 、t11iハ11. f車荷が、リーク市
、H等に、しって時間とJもに減少1−7でし1う、1
このため、メモリセルに記世さilでいZ)1/N1#
が、時間の経、i+’aとともに失なわtl ’t’ 
l、亘う。t、 7?−、7”tつで、′畠にメモリセ
ルにll−6p+な1α′+14う:t++4’(4、
d(−1> (fr−k斜c )−(,71%り十J1
.− (/i−: itlj: i、lj ;% 7’
l−でい7)情’i11ケ、その1iY卯が失なわtl
、2)前に祢み出し−〔、これにノドJll心して、再
ひIIti 1.’:、メモ1ルヒルに鳩き込む動1ト
、いわゆるリフ1/ツシュ動作ケ二行なう11νyがあ
る。
``1'j7' Formed on one board 1, or -RA
10S in C4 (・'', cell i in the memory cell capacitor; ``i, t11iha 11. f vehicle cargo, leak city, H, etc., time and J also decrease 1-7 Deshi 1 U, 1
Therefore, it is recorded in the memory cell Z)1/N1#
However, over time, it is lost with i+'a tl 't'
l, cross. T, 7? −, 7”t, the memory cell is ll−6p+1α′+14:t++4′(4,
d(-1> (fr-k diagonal c)-(,71% ri 1 J1
.. - (/i-: itlj: i, lj;% 7'
l-dei 7) I'm sorry, that 1iY rabbit is gone.
, 2) Exposing the face in front of the front - [, I thought about this, and tried it again. 1. ':, Memo 1 There is 11νy that performs two movements, 1 to 1 and so-called riff 1/tush movements.

例λ、け、jt+; 1T! ’f7 fitが64に
ビットのn −、RA Mにおいて番・」1、I’ l
i? ・I−fff術J ii/7(1)Vn 123
 、 A3のpp1o〜・33によって自1jilリン
1.・ツゾユ槙1j目虻イ;j加(7たものが提左烙)
じ〔し・1ろII C−:の[1雨すフレッシュ動作t
」1、外?+l’ Qm−1からイII、i<iさIL
 t)jlt制御イrj号RgFに2Lつで行なわiす
るもので夕);り。
Example λ, ke, jt+; 1T! 'f7 fit 64 bits n-, number in RAM 1, I' l
i?・I-fff jutsu J ii/7 (1) Vn 123
, A3 pp1o~・33 self 1jil rin 1.・Tsuzoyu Maki 1j eyes;
J[shi・1ro II C-:'s [1 rain fresh action t
”1.Outside? +l' Qm-1 to II, i<iSaIL
t) The jlt control is performed with 2L on the rj number RgF.

し、1vがって、FlえtJ、’ 25fi 1< ヒ
ラトノD −1’t A Mに、土F11シ自!+II
Jリフレ゛ツシュ(51輸1シフ、1:0力11(7よ
うと°j−ると、外nB l’ii7子の部数か17ヒ
ンとなり、−11RIL+ (14にビットの1) −
RA 14と回じ16ビンのパッケージV(−文り装C
さなく′なる。すなわち、251iKビットの1)−R
A )4−(iJl、アト” ス(+4 号FJ iカ
57 ヒフ 。
Then, after 1v, FletJ, '25fi 1< Hiratono D -1't AM, Sat F11 shi own! +II
J refreshment (51 exports 1 shift, 1:0 force 11 (7 and °j-, the number of copies of the outer nB l'ii 7 child is 17 hin, -11 RIL+ (14 bits) -
RA 14 and 16 bottle package V (-Bunriso C
to become. That is, 1)-R of 251iK bits
A) 4-(iJl, at's) (+4 No. FJ ika57 hif.

アト−レスx l−n−、ブイ、f’Q端−J(RA 
H、OA R)が2ビン、リード/ライ) (Fi l
’j 9:rj−f(W F! ) d< 1ビン、出
力4m4+端子<r、+。ll、)かJヒフ、入力信シ
打W子(DLn)か1ビンハひrfy、#Iv、 14
 給Pig 士(、v、、 、 。
Address x l-n-, buoy, f'Q end-J (RA
H, OA R) is 2 bins, read/write) (Fi l
'j 9:rj-f(W F!) d<1 bin, output 4m4+terminal<r,+. ll, ) or J hiff, input signal hit W child (DLn) or 1 bin h rfy, #Iv, 14
Salary Pig (,v,, ,.

G N T) )が2ビン必要であるため、これだけで
総数が16ビンとなってしlう/ハらである。
Since 2 bins of GNT) are required, this alone brings the total number to 16 bins.

したかつ′℃、上記方式による自動リフレッシュ。Automatic refresh using the above method.

機能を刊加した256にビットの1)−RAMk形成し
た」J島台、(+4にビットの1) −J、? Aか4
/−のj商応がでn外〈なり、ユーザーに卦いて4ニジ
^゛】てt1団JしJ゛もいものとなってし貰う。
Added functions to 256 bits 1)-RAMk formed "J island" (+4 bits 1) -J,? A or 4
/-'s j business response is n out, and the user has 4 triangles and t1 group J and J is also a thing.

L−の発[11Jの目的し11、外部端子ケ増加感・1
トることオtく、自動リフ1/ツシユぜ柿目忙イ=J力
11すzlことができるT) =、 RA M1枠供フ
ることにある。
L- emission [11J purpose 11, external terminal increase feeling 1
It is advantageous to use automatic riff 1/tsushiyuze persimmon busy = J force 11 szl T) =, RAM 1 frame is available.

r−の発明のさらにllb、の目的e」、以下の説11
)J及びト・1面から明らかになるであろう。
Further llb, purpose of the invention of r-, the following theory 11
) It will become clear from the first page of J and G.

co)発明に従λ−ば、自動リフl/ラフ3%+11作
のたh゛)の1lill弔’II 1Aすが、アドレス
11号又はデータ情はノ:多11【化さノ1で入力され
るとともに、アドレスストロープ(i号に基づいて、リ
フレッシュ1lill f・1月11号とアドレス又t
」、データ信号とが内生さ才]る。
co) According to the invention, λ-, the automatic riff l/rough 3% + 11 works h゛)'s 1lill condolence 'II 1A, but the address No. 11 or data information is entered at No. 11 At the same time, the address stroke (based on issue i, refresh 1lill f. January 11 issue and address or t
”, the data signal is endogenous.

ス°B 11”XI C1,、この発111]に1イす
る]) −[(A )4σルー・54.(%、7施PI
Iに示すブロックト/、Iである。同図において点n−
口Ill Y 117)−各ブロック図ケJ1、公知の
16専ず1・詩造技’plii I′C: 、tクーし
1つの+1“導体基(1ジ上に)1′モj戊1第1る1
、?tl 21y′、11.(、n−RhMri)リ−
)−(11’、?、 Ill ) サイクルとライト(
X11込)′vイクルの動作1示すタイミング崗である
°B 11"
Blocked/, I shown in I. In the same figure, point n-
口Ill Y 117) - Each block diagram ke J1, known 16 exclusive 1 Poetry technique 'plii I'C: , t Ku and one +1 "conductor group (on 1 di) 1'Moj 戊1 1st 1
,? tl 21y', 11. (, n-RhMri) Lee
) - (11', ?, Ill ) Cycle and Light (
(X11 included) This is the timing diagram showing the operation 1 of the 'V cycle.

次に、このW! AIIFllに卦けるI)−11JM
の櫃ダ9を上記第1図のブロック図及び第2図のタイミ
ング1ヴ1に従って説明する。
Next, this W! I)-11JM
The box 9 will be explained according to the block diagram of FIG. 1 and the timing 1v1 of FIG. 2.

筐ス、ロウアドレスス1r1−ブ(ir jす(以下R
A日(X号ふ称する)がロウレベルにl Z)ことによ
りロウアドレス信号A、〜AIがフルブゾ1.・り°e
j14(以下MPX、とWrする)奮j目〜でロウアト
1/スバソフア2(以1、R−A :l) T3と作す
る)にJ’lQ込互I11  ラッチきれる。ここで、
lIA、[1(1i−号忙ロウアドレスイ阿号A。〜A
1より遅らぜ・る即由t」nウアドレス信号A、〜At
(l(確実に取込むためでイ)る。
Case, row address 1r1-b (ir jsu (hereinafter referred to as R)
Day A (referred to as No.・ri°e
At j14 (hereinafter referred to as MPX), the J'lQ-included mutual I11 can be latched to Row Ato 1/Suba Sofa 2 (hereinafter referred to as 1, R-A:l) and T3). here,
lIA, [1 (1i-No. Busy Row Address A No. A.~A
1 later than 1, address signal A, ~At
(This is to ensure that it is taken in.)

次にRAS信号から:151帆したイh舛φ、がR−A
DBに印加され、」二記うップ芒i]7jr+ウアドレ
スイII号に対k[I)した相補アドレスイt(号8゜
、e、(1・・・・・・a  、a 1がロウデコーダ
兼ドライブ回路3(以下、R−1)ORと称する)へ送
出される。R−I)ORに上ハ11相補アドレスイM 
’ti fL 6 .11.6  ・・’a 1 、I
’11が印加された後−1」1.’、: 4F:号φA
nから郵帆した信号φ工がR−1)ORに印加配れると
メモリアレイ1(以下、M−ARYと称する)へR−I
t ++ 、+1の11)ハイ114が送出’Q t 
+、 2)。C?’−1’、信シ;φア4−イ:11)
φ、よりj搦らせる1甲山1j R−A 1111のj
f+1作完了tノ≦、R−]) (l RIy prl
lイ1′cXIIるT、めである。
Next, from the RAS signal: 151 sailed Ih φ, is R-A
Applied to DB, the complementary address t (number 8°, e, (1...a, a 1 is low) is applied to DB, It is sent to the decoder/drive circuit 3 (hereinafter referred to as R-1)OR).
'ti fL 6. 11.6...'a 1, I
After '11 is applied -1'1. ',: 4F: No. φA
When the signal φ sent from n is applied to R-1)OR, it is applied to memory array 1 (hereinafter referred to as M-ARY) R-I
11) High 114 of t ++ , +1 sends 'Q t
+, 2). C? '-1', confidence; φA4-A: 11)
φ, more j excitement 1 Kozan 1j R-A 1111 j
f+1 work completed tノ≦,R-]) (l RIy prl
1'cXII T, Me.

i:、 6′) lう1.で11− D ORの21−
1−′木の用カイ11号のうす1.1木75(ハ4 +
、’ ヘA−と’Atl、・Ti+ If’、 yt 
k; l、fr−Th4−、A It Y内の1不のロ
ウアト1/)綺が、・1択−2Sflる。
i:, 6') 1. 11- D OR's 21-
1-'Ki no Yokai No. 11 Usu 1.1 Ki 75 (Ha 4 +
,' Hair A- and 'Atl, ・Ti+ If', yt
k; l, fr-Th4-, A It The rowat 1/) of 1 in Y is ・1 choice-2Sfl.

次にM−ARYにb(t ル選p< +7 it //
 l 4” t/) N r’y’アドレスW早にT)
’ft土さ才1ている1(2武9の2下り+A・のす青
?1運が七ンスアニ/プ7(L’、じト、n A 1.
FrV−る)でそれぞれ州輻智れる。(の11 Aの動
作e、1.伯号φ1゜が印加ネれると開始する。
Next, set M-ARY to b(t le selection p< +7 it //
l 4” t/) N r'y' address W early T)
'ft Satsa Sai 1 Rui 1 (2 Take 9 2 Down + A Nosu Blue? 1 Luck is 7th Ani/pu 7 (L', Jito, n A 1.
FrV-ru) can be understood by each state. (11. Operation of A e, 1. Starts when φ1° is applied.

その後、カラスアドレスストローブ4f 号(以■OA
 81n 4i、’と(’に−jる) カn +) L
’ イ/l、 I/r fr、 ルCトに−よりカラス
・アドレス1H丹A1゜−A、がカラス・アト1/スパ
ツフア4(以下、C−A I) Itと称す)にQM込
1才11、ラッチさn、る。j (’、−7−’、OA
 R1没号荀カラムアドレス倍号Ai + l−A、7
 、jJ) ;il”++らせる伸出を2E力ラムアド
レス信号A1+−+へ” A jケ確実に取込むためで
ある。
After that, Crow Address Strobe No. 4f (hereinafter referred to as OA
81n 4i, 'to (-jru to') kan +) L
'I/l, I/r fr, by C, the crow address 1Htan A1゜-A is added to the crow address 1/spatial 4 (hereinafter referred to as C-A I) with QM included 1. 11 years old, latch n, ru. j (', -7-', OA
R1 postage number column address double number Ai + l-A, 7
, jJ);il"++ to be reliably taken in to the 2E output ram address signal A1+-+.

次に(3A日イ1■[1から411:l/ 7jイ、1
計φAllがC−A 11 Bに印加さ才する+’、ニ
ーL−Nl:カフノ・ブ1F +/ス信号Ai−)1〜
・A 4に対応した相1111アト1ノスlii多;’
1−Lt。
Next (3A day i 1 ■ [1 to 411: l/ 7j i, 1
A total of φAll is applied to C-A 11 B +', knee L-Nl: Kafunobu 1F +/Signal Ai-) 1~
・A phase 1111 at 1 nos lii corresponding to A 4;'
1-Lt.

FLl + 1 ” ・・” ’ y  8y fメJ
ンムy!!=1−ダ”iff t−ライブ回路5(↓す
、下、(’! −1) (目1と炸′J′〕へ送出j’
2)。
FLl + 1 ”...” ' y 8y fmeJ
Nmuy! ! =1-da"if t-live circuit 5 (↓su, bottom, ('! -1) Send to (eye 1 and explosion 'J') j'
2).

−′f:l、 −r O・−:n OT(11,’、l
: iiD J’回4.trの前作ケ行なう1、そして
信号φ□。から遅延1/ ’ir−イt+号φ7か(’
L−DoRに印加6オすると]: / (1=r ルブ
グ1./ // −1“1.]1pii 6 (、I共
1.0− F’l Wと称−j” 2)) ヘ(! −
T) (! +1の出力111号が送出杯れる。つ−!
E 、lJ 0−II (31Nの2°7−i本の出力
111号のうち、)も択ネれ瓦1本が′・・fレベルと
なる。こ11.に具6じてIニーFA WがJ、’i、
(111)芒才1、ネ(−AIRY内のカラス・アト1
/ス線すなわちビット終りの内、任−情のピッ)・糾が
選択される。
−′f:l, −r O・−:n OT(11,′,l
: iiD J' times 4. The previous work of tr is 1, and the signal φ□. Delay 1/'ir-it+sign φ7 or ('
When applying 6 o to L-DoR]: / (1=r Lebug 1./ // -1"1.]1pii 6 (, I both 1.0- F'l W called -j" 2)) (! −
T) (! Output number 111 of +1 is sent out. Tsu-!
E, lJ 0-II (out of the 2°7-i outputs 111 of 31N), one selected tile becomes the '...f level. This 11. I knee FA W is J, 'i,
(111) Shuzai 1, Ne (-Crow Ato 1 in AIRY
An arbitrary bit is selected from the / line, that is, the end of the bit.

このようにしで、M−A RY内の1つのアト1/ス線
設定鴎する。
In this way, one base line in the M-A RY is set.

7人に上n己のように股>ピされ1こフドレスに対する
胱出し及び両込み1fjI作を説明′Jる。
I explained to 7 people that I was doing 1FJI work with my crotch exposed and my bladder exposed in a 1-cuffed dress like a high school student.

胱出しモニドにおいてはWE1η号t」ハイl/べA・
になる前にハ・11ノベルになるま、うに1没)1(さ
iIていZl。身ICなら、OA Flイ11号がロウ
1ノベル(・こlると結、ψ的II M −A RY内
の1つの゛rドレスが1没定シフするたと゛)、−1゛
σ)前からW Jr信けχハイ1ノベA・に(7−(、
1;き、+ii’/、 III I、4+J+作のへ′
i憎欠してバ!1′、lli シr’r!殆II〒間7
1短くするためでイ)る。
In the case of bladder expulsion, WE1η No.
Before becoming Ha・11 novels, sea urchin 1 death) 1 (SaiI Tei Zl. If it is a body IC, OA Fl I No. 11 is Row 1 novel (・Color and conclusion, ψ's II M -A When one ゛r dress in RY shifts by 1, W Jr. from before (7-(,
1; Ki, +ii'/, III I, 4+J+Sakunohe'
I hate it! 1', lli sir'r! Almost II〒between 7
1) To make it shorter.

す/j、OA日系の1汀目φllpが出ノ、、1アンノ
(アータ出力バツファ回ll+:; n L) B K
虐聞ノ1/))に印加さノIAと出I;アンプかアクデ
ィプIrj、 1.す1.に記1.!)定ハυたアト1
/スの1)7を杼が1胃膠)を才1、データ出力バッフ
ァ1011”i警11(以■・、J) OJうと4小−
する) ’c ji【。
S/j, 1st φllp of OA Japanese is out, 1st anno (Ata output buffer times ll+:; n L) B K
Abuse No. 1/)) Applied to No IA and Out I; Amplifier or Akdip Irj, 1. 1. 1. ! ) constant ha υtaat 1
/su's 1) 7 is 1 gastrointestinal) is 1, data output buffer 1011"i 11 (from ■・, J) OJ and 4 small-
) 'c ji [.

(ゲータ出力(1)。nt:)’物子に読出ネtする。(Gator output (1).nt:)'Read out to the object.

このようにI−、”(j’I’llj出しが行なわれる
が、CA R47号が・・イレペルになると読出しI+
l+作番1完了−jる。
In this way, I-, "(j'I'llj output is performed, but when CAR No. 47 becomes...irrepel, it is read out I+
l + work number 1 completed - jru.

ンス、にT+4込みモート“に卦いて+iW Ili 
1n号d、ロウレベノ富とな/)。C二の【1ウレペル
のW1クイ「)号とロウレベルtQ OA fl情叶に
よりつくらi ’ 2) 11f ′P:’i ’9’
 Rいカハイレヘルトナつ“(テータ人カハッフフ−1
m1M610(1〕(下、Dよりとダドする)に印加い
れるとJ) I Bがフ゛クデイブV(、なり、入力デ
ーポリ”111)貸トfからの111込みデータ葡上I
【」トイ−Anyryg;ど定されたアトI/ :′t
、 K 1.”、出し、)り込み1911作が7ず4わ
!する。
In addition, T+4 included mode is added to +iW Ili.
1n No. d, Laurebe no Tomi/). Created by C2's [1 Urepel's W1 Kui') issue and low level tQ OA fl emotion i ' 2) 11f 'P: 'i '9'
R Kahaile Heltnatsu” (Thetan Kahafufu-1
When applied to m1M610 (1) (lower, D and D), I
[''Toy-Anyryg; Determined Ato I/ :'t
, K1. ``, out,) Rikomi 1911 work is 7 zu 4!

このとき、」−バー目へ号φ□1.のへ11ルe’li
*け、っ兼り1ウレベルの6<号φRWがJ)OTIに
印加’Att、i4込み動作時に、データの1j71j
出しが行〃わilないようにflit浄11シている。
At this time, the number φ□1 to the − bar. nohe 11 le e'li
*When the 6< sign φRW of 1 U level is applied to J) OTI'Att, i4 included operation, data 1j71j
The flit was cleaned 11 times so that the delivery would not fail.

J、−、m、:の各(if叶φ 、φYへ臂」、It 
A R(ハ什。
Each of J,−,m,:(if Kano φ, φY to 辂”, It
A R (Ha-ti.

又 (]A8イ、 ++ k 、M、Y、けるクロック発生
回h’;’t o (日r、+ )に2シー〕て形成さ
iする。
Also, the clock generation time h';'t o (day r, +) 2 times] is formed.

ブた、 りaツクィ1L号φRW”1、 リード/ジ・
イ トイロック発生回路!(R/TV−日o )で形h
υ、さtする。
Buta, Riatsuki 1L φRW”1, Lead/Ji.
A Toy lock generation circuit! (R/TV-day o) in the form h
υ, sat.

この実hiii fシIJにおいてt」、」、記rif
f成のT)−RAMに16thリフ1/ツシユ4え゛j
能欠イ」加″Jるため−F1目図のグミツク図に示すよ
うに、次の名t4!1路かに:k kJられる。
In this fact hiii
T) - 16th riff 1/tsushiyu 4 eji in RAM
As shown in the gummy diagram of the F1 diagram, the following name t4!1 is added: k kJ.

バし1号12で示びれていZ)のt」、リフ1/ツシュ
クロック発生回路(以下、RJ!;F−Fl()とイ′
1、−j−る)でめり、リフレッシュflr’、l I
’ll fr1号を:JIJ生−7生石7−のゲート□
回路と、リフ1/ツシ1!lll1作にζ1.、1’、
+ fr、クロック信号を形成する回路とケ含ん一υい
る。
The riff 1/tsushu clock generation circuit (hereinafter referred to as RJ!; F-Fl() and I'
1, -j-ru), refresh flr', l I
'll fr1: JIJ Student-7 Oishi 7- Gate □
Circuit and Riff 1/Tsushi 1! lll1 work and ζ1. ,1',
+ fr, includes a circuit for forming a clock signal.

i1°1シ413で示−g77でいるの番・、11.1
ドし・スカウンタ(以FXUOUNT  と称する)テ
;r+す、−1air;rtIJfF−日(]/ン一ら
のりaツク1汀号φ0、?J−・1゛(゛けて、こ11
葡1(1数する仁とにより、リフ1/ツシ:プ動作に必
す−17′r内FBI(+1つ7ドト・ス111号足発
牛7発生1する。
i1°1 shi 413 - number of g77, 11.1
Doshi Counter (hereinafter referred to as FXUOUNT) Te;
Grape 1 (Due to number 1, Riff 1/Tsushi: Necessary for push action -17'r FBI (+1 7 Doto Su No. 111 foot starting cow 7 occurs 1.

+tl: ”f 1.4で示づJl、′Cいるのを1、
アトトスマル1]1/りjl(jet王、ME’メ、と
称する)にt1す、上NI:It j1! F−R()
で形JIV、 8れた切i:’;1ts号φm p x
 Y 受”し、外111げ1°1/ス1「1号A、−A
、と−1: ii+−; OO旧1Tで形成111次内
■(アドレスストロとを1゛・4択的にR−A D T
うに伝える。
+tl: ``F 1.4 shows Jl, 'C is 1,
Atotosumaru 1] 1/rijl (referred to as jet king, ME'me) to t1, upper NI: It j1! F-R()
Form JIV, 8 cut i:'; 1ts No. φm p x
Y Uke", outside 111ge1°1/s1"1 A, -A
, and -1: ii+-;
Tell the sea urchin.

なお、アドレス信号とりフレッノj〜Ii+ 101+
+ ai号との多重入力にろたり、lrケに制御l+さ
)1ないが、この実施t+’++で+9[、外部回路と
してマfiチノし・クリ1(i(以下、MPXIと称す
る)が6Wりられでいる。
In addition, the address signal Freno j~Ii+ 101+
+ due to multiple input with ai, control l+)1 is not present in lr, but in this implementation t+'++ +9 is 6W Rirare.

il ノに4 P X * IIJ、’、すy レッジ
y8ilill +’1llQ1 kid l 5 (
以下、RFIFOONTと称する)か009+1換1バ
叶Cに、Lり、この−1!施同では、21.ii+ U
+のリフしノツシュ制イ11111百号RW F 1 
、R+3 F @  と、アドレスバスA−B U 8
からのアドレス1目号An (A11) 、A1Al+
* )と耐選択的に−IS記D −、−Tt A Mの
夕LIIlt端子’r、、’r、に伝える。このように
M P X 1 ?IT ji’J +−jたのは、[
11えばCPU(図示IL°ず)7)蔦らT)−RAM
に則して)鰐込/R出アクセス;、2力い期間、iい1
:1えZ)と、リフレッシュJ1」1問におい−T゛も
、曲の端末(;、(器の制御のためにアト1/スパスK
I(、竹’ji!のIドレスイば号が伝送情t1.i、
おり、リフレッシコー制す111信、号との1え別が出
来なくなつ又し瓦う〃らである。
il no ni 4 P
(hereinafter referred to as RFIFOONT) or 009+1 conversion 1ba Kano C, Lri, this -1! 21. ii+U
+'s riff and notshu system I11111100 RW F 1
, R+3 F @ and address bus A-B U 8
Address number 1 from An (A11), A1Al+
*) and is selectively transmitted to the LIIlt terminals 'r, , 'r, of -IS D-, -Tt AM. In this way, M P X 1? IT ji'J +-j was [
11 For example, CPU (IL° not shown) 7) Tsutara T) - RAM
) Wanigome/R exit access;, 2 power period, i1
:1EZ) and Refresh J1'' 1st question -T゛ also the song's terminal (;, (for device control At1/Spa
I (, Take'ji!'s I dress is the transmission information t1.i,
The 111 signal and the 111 signal, which was controlled by a refresher call, were unable to be distinguished from each other.

上れ【22秤類のリフ1/ツシjtli11す+11債
号のうち、一方の1百1号IT PI F 1は、オー
トリフlフツタュ制西111;号であシ、他方のIt4
MR円F * It’J、、セルフリフレッシュ制御1
百号である。こ才]らの制御lll 1iT リによシ
行なわれるリフレッシュ動作モードは、後j’lsする
Of the 22 scales' riff 1/tsushi jtli 11 + 11 bonds, one of the 101 IT PI F 1 is the auto rif l Futu system west 111;, and the other It 4
MR circle F * It'J,, self-refresh control 1
It is number 100. The refresh operation mode, which is carried out under the control of the controller, is performed later.

上記MPX11通して人力された・1.4号は、アドレ
スストa−プイバ号RAE11ic用いで、RKF−日
0&(よって、リフレッシュ1111盲”l’f+1号
又はアドレス信号1号の識別((4生)が行なわれる。
The number 1.4 manually entered through the MPX11 is the address store a-pupil number RAE11ic, and the RKF-day 0&(Therefore, the refresh 1111 blind "l'f+1" or address signal number 1 identification ((4 raw ) is carried out.

このようにRA S (i、i号ケ用いて上N+2 (
8号の1↓1生、勿行なうのは、上−m2図に示り、 
rcタイミング図五り明らかなように、■込/胱出し動
作が行なわtl、b()、)l−3Xn A S信号が
ロウレベルのタイミングであることに対し、前01公知
の自4111リフレッシコ動作はRAS情けがハイ1ノ
ベルの夕・fミンク゛C(iなわtl、ることに着目し
たものである。−1−して、このRA日4M ”+がハ
イレベルのタイミングでt」1、■)・−RA M に
おいてアドレスイd号端−fTn〜T4又11.7” 
 J 4H千F94 子TI@、 TI 1 %月11
八テf4 j) 4’J i;:1ケ行なわないぐ2と
にオ’i’ tJ t、て、リフ1.・ツシュ制イー1
1trT ”を及びアドレスイ1(号の多−71r化葡
1ソ1.・5も(7,、) T:ある。
In this way, using RA S (i, number i, upper N+2 (
No. 8, 1↓1 student, what is done is shown in the above-m2 diagram,
As is clear from the rc timing diagram, the tl, b (), )l-3 RAS mercy is a high 1 novel evening f mink ゛C (I focus on tl, -1- and this RA day 4M ``+ is at a high level timing t'' 1, ■)・-In RAM, address number d end -fTn~T4 or 11.7"
J 4H 1,000F94 Child TI@, TI 1% Month 11
8 te f4 j) 4'J i;: 1 ke done, 2 o'i' tJ t, te, riff 1.・Tshu system Yi 1
1trT'' and address ii 1 (number of multi-71r conversion 葡 1 so 1..5 also (7,,) T: there is.

土ii1: Rm F−8Gの具体的−実ハ′Q Iり
の(11成が、第3図のブロック図に示坏第1てい2)
Earth ii1: Specific details of Rm F-8G - Actual Ha'Q I Rino (11 components are shown in the block diagram in Figure 3, 1st example 2)
.

この冥加i1+りに卦いて、−L: fldリフ1/ツ
シj二市’l−1+’l’ fit号i′:i’+生ず
るゲー ト回路(11は、特に制御i14′、Xオ1力
Considering this addition i1+, -L: fld riff 1/tsushi j2 city'l-1+'l' fit number i': i'+ generated gate circuit (11 is especially the control i14', Power.

いが、同図に示すように、MOEIFJ?!TQ、fi
 ないしQ、7 と、ブートフトラップゴンデン→Jc
J)、及び遅延回路D llj L Yとによっで格成
イオシでいる。
However, as shown in the figure, MOEIFJ? ! TQ, fi
Or Q, 7 and Boothtrap Gonden → Jc
J) and the delay circuit DlljLY.

すなわち、端子ToからO4t+ 4−”; t−11
、i’+イ帆回p5.1)W TJ Y 5 *lli
 L−T、fig 動M ORF Pi ’r Q、 
7 (1)ケートに伝えらtする。このMO8FETI
;Lyのドレインに設けられた八σIM(18FJcT
Q@iま、そのドレインに、特に制限されないが内!i
ll 「石を信号が印加#、flテイル。” A” !
 (4+j )jl、” ” 4M Q K 4づいて
形成される。
That is, from terminal To O4t+ 4-"; t-11
, i'+I sail p5.1) W TJ Y 5 *lli
L-T, fig dynamic M ORF Pi 'r Q,
7 (1) Tell Kate. This MO8FETI
; 8σIM (18FJcT
Q@i Well, there are no particular restrictions on that drain, but it's within! i
ll “Stone signal applied #, fl tail.” A”!
(4+j)jl," 4M Q K 4 is formed accordingly.

そして、J:、記MOflFFiTQ、のゲート、ソー
ス間に社、プートストラップコンデンザOR,が設rt
られ、そのゲートには、ダイメート形便のム(08F 
E T Q、g ktfllL、てt1!、1’h’A
 i+v、 1.E v(! 0がllj加き第1゛c
いる。」1丙(、’、 M、 08 F E T Q、
 yのドレインから(’)生甥1またりフレッシュ制御
m号RICF霞ζ形成される。
Then, a bootstrap capacitor OR, is installed between the gate and source of MOflFFiTQ.
At the gate, there is a dimate-shaped stool (08F).
E T Q, g ktflllL, t1! ,1'h'A
i+v, 1. E v (! 0 is added to llj and the 1st ゛c
There is. "1 丙(,', M, 08 FET Q,
From the drain of y (') fresh control m RICF haze ζ is formed.

すなわち、第4図のタイミング図に示すように、9百M
 −(−’I’ 6のリフレッシュ制御lr1号r(E
 F (がロウレベルに変化して、遅帆回り丁)川LY
にょっ°で一定時間(td)経遍後に、J二nt’=π
−A S信号にイ1−って形成芒れるRAS、信号がハ
イレベルの罠箇ならは、Mo8FhlTQyがオフする
ことによって、王制信号REjirll!ハイレベルに
変化する。このように、遅延回路J)PL、Y勿設けた
のt、1、前R+2絹21ンIK示LrcjうK、vl
込/胱出し時でのアドレス人力において、RAS信号の
ロウレベルのに化に先立ってアドレス信号が入力さtす
るためでぞ)る。目いl!l!!Iξろと、RAF?信
1′iがハイレベルで、上ff13 G’A子T。
That is, as shown in the timing diagram of FIG.
-(-'I' 6 refresh control lr No. 1 r (E
F (changes to low level, slow sailing) River LY
After a certain period of time (td) at nyo°, J2nt'=π
-AS signal is formed by RAS, and if the signal is a high-level trap, Mo8FhlTQy is turned off, and the royal signal REjirll! change to a high level. In this way, the delay circuit J) PL, Y of course, t, 1, front R + 2 silk 21 - IK, Lrcj, K, vl
This is because the address signal is input before the RAS signal changes to a low level during address input/output. Eyes! l! ! Iξ, RAF? Signal 1'i is high level, upper ff13 G'A child T.

が1ウレベルに変化した直後ては、アト1/ス9(’V
−’fがメ:化したのかリフレッシュ制f:旧バ叶Jt
FjF、が毀化1.たのか峻別できない7)1らである
Immediately after changes to 1U level, at 1/s 9 ('V
-'f has become a me: refresh system f: old Ba Kano Jt
FjF, is destroyed 1. 7) 1 etc., which cannot be clearly distinguished.

、1 ;+tJ’> ノ1つにt、′rra別す11.
 fr−リーフ 1/ ツ:ンy、 :bli 1Q9
1 、E8 R用F+tJ、R円TI’−R()に含1
ノする軍1のリフt/ ニア シ’−制御+1+イri
 号発生回路HK l’−fl (111/<、’ I
RえC>114゜この11 町F = B G 、でJ
l )r’、 ′C5tr、 y(クロックli1¥)
φW、、 t、L前R+’、: 第1図のs (+ l
tl J 互第1るRA日早クりック発生IL]1路F
4′(以下、ILfl口と作j−ンnの起11i11 
in畦として用いられる。すなわら、1(−8C)の人
力部)j:、iM列形p(10躯動M 08 F E 
T (3,3。
, 1 ;+tJ'> 1, t, 'rra 11.
fr-leaf 1/tsu:ny, :bli 1Q9
1, E8 R for F+tJ, included in R circle TI'-R() 1
Rift of Army 1 to do / Near Si'-control +1 + Iri
Signal generation circuit HK l'-fl (111/<,' I
ReC>114゜This 11 town F = B G, and J
l ) r', 'C5tr, y (clock li1 ¥)
φW,, t, L before R+',: s (+ l
tl J mutual first RA day early click occurrence IL] 1st road F
4' (Hereinafter, the origin of ILfl mouth and work j-n 11i11
Used as an in-furrow. That is, 1(-8C) manpower part)j:, iM array form p(10 motion M 08 F E
T (3,3.

’1.4ト、負1f7 M OS F 、m T Q、
@ 、・そのゲート、ソース間に設けられたブートスト
ラップコンデン・す。
'1.4t, negative 1f7 M OS F , m T Q,
@、・Bootstrap capacitor installed between the gate and source.

(プJet及υ、J−、Kl;負−1i 1イ0日IF
 114 T (J、冨のゲートに1iJ、 tl+i
t 1u、IE V、、。r伝えるダイオード形77(
4(/J M Of目1’j!: T Q、 、  と
から属り、−方〇駆gd) M 08 F W+ TQ
+、のゲートに端子T14奮介I−1夕i部か「)のl
tA (J信号がEJJ加811 %四方の駆動M O
EI F J社’J” Q、 4のゲートに、上同じ起
動1ト1号φ社が印加さ11.る。
(P Jet and υ, J-, Kl; negative -1i 1i 0-day IF
114 T (J, 1iJ at the gate of wealth, tl+i
t 1u, IE V,. r transmitting diode type 77 (
4 (/J M Ofth 1'j!: T Q, , belongs to, - direction 〇drive gd) M 08 FW+ TQ
+, the terminal T14 is connected to the gate of the I-1 part or the l of
tA (J signal is EJJ added 811% square drive MO
EI F J Company 'J'' Q, The same starting power No. 1 φ Company as above is applied to the gate of 4 11..

したがって、Cのn −R+14t1夕1部からのRA
Rイ11号の111!に、」これ1:起C山イ「1丹φ
v7に一σ)ロウ1/ベルの変化によ11、入りoEI
FF!TQ、4がAフ(2で、内部ltA日@イIi号
がハイ1ノベルになり、−ト■1:りnツクイf唱号φ
。、φ8.φrAr時系列的に形成する。
Therefore, RA from n − R + 14t1 of C
111 of R-11! ni,” this 1: Ki C mountain i “1tan φ
1σ in v7) 11 due to the change of row 1/bell, entering oEI
FF! TQ, 4 is Afu (2, internal ltA day@ii issue becomes high 1 novel, -to ■ 1: Rin Tsukui f chant issue φ
. , φ8. φrAr is formed chronologically.

ここで、RFjF−日(i 、 )、jl、R用F、4
1号がハ=(1/ペルに々ると、クロックIN ”F 
” nl p Xにユり第1図のMPX、ケr内部アド
レス悟号側、hい僕j、ると、アドレスプJマンンタO
(11J N T 11+1にQ+ !月+覧電41−
’r:いる。
Here, RFjF-day(i, ), jl, F for R, 4
When No. 1 hits Ha=(1/Pel, clock IN ”F
”nl p
(Q+ on 11J N T 11+1!Monday + electric reading 41-
'r: There is.

−t して1.上n己りaツク18号φ1.により、ロ
ウアト1/スパツファR−AI’>73は、アト1/ス
カウニ/り00UNTからの内部アト1/ス1rS1÷
*: Jl−7り込み、ロウデコーダR−J) ORに
伝える。次に、クロック(FT号φ工によシ1つのワー
t″駒が火択孕第1、りaツク信号炉、によりセンス゛
Tンプ日Aが動作しtメモリセルからの情報統串1〜と
ともにt*’i包11)書込み(リフレッシュ)動作が
行なわtl−る。特に制限されないがこの1)補語終了
(4、RPj F  S G 1からクロック信号φ。
-t and 1. Upper nori atsuk No. 18 φ1. Therefore, Rowat1/SpafferR-AI'>73 is internal At1/S1rS1÷ from At1/Scauuni/RI00UNT.
*: Enter Jl-7, row decoder R-J) Inform OR. Next, one word t'' piece is selected by the clock (FT No. At the same time, t*'i envelope 11) write (refresh) operation is performed.Although not particularly limited, this 1) Complement end (4, RPj F S G 1 to clock signal φ.

が発生して、上記00 (I N Ttま1つ増加(又
は減少)さilて、次のアドレスにノド進を一すらiす
る。この11山作t」、内fljs )’ l”/ ス
1i’r +’pγ月1いること★、除いて、公知の[
1八11−4ンリ一リフレツシユ動作と同様である1、 特にt1i11限妊れないが、上61.iす7レツシコ
制「ll1lイ;IH31?川F1のハイ1ノベルへの
DJI)I絞゛より、111−11Aの各回路かリセッ
トされ、プリ゛fヤージ動作が打力わ第1る。以−F、
−1:[i+、;信++l(Eド―びウレベルに変什心
ヒる毎に」二HL l”汀¥: f)、 :t−トリフ
レッシュルIJ11が行h1ノれる。けりえは、251
i Kビットの全メモリーヒルについて、メモリア1.
/イか4゛77ツト方ものでt、1,256ザイクルの
、J二+11−ニオ−トす:’ +7’ツシュ躬ノ作て
゛リフレッシユカ完了“J” 2) 、−。
occurs, the above 00 (I N Tt is increased (or decreased) by 1, and the next address is incremented by 1. This 11-step operation t", in which fljs)'l"/1i'r+'pγ month 1 ★, except for the known [
1811-4 It is the same as the refresh operation 1, especially in the t1i11 limit, but above 61. DJI to the high 1 novel of IH31? River F1) From the I throttle, each circuit of 111-11A is reset, and the pref Yage operation becomes the first to attack. -F,
-1:[i+,;Shi++l (Every time you change to E-do-bi-U level, 2HL l"T\\: f), :t-trickle IJ11 goes to line h1.Kerie is , 251
i For all memory hills of K bits, memoria 1.
/ 4゛77 times, t, 1,256 cycles, J2 + 11-niote:'+7'Tshumuno made ゛Refreshment completed "J" 2), -.

!!−,7C% l’ii4−f’ T 1から(1)
(+4号り、土FfL、:ゲート回riGC1−と回1
中なゲート回同HG、に人力きれ、ここでリフ1/ツシ
ユ制(i1i1イif号R川F、が、Jユ8I′J同様
に内生;工1する。・しく2て、RE F −g ++
に:+1i+る・小2のリフレッシュ11.リナ町1−
4叶−)へ生回路RJfl F−8tl 、にfべ見ら
れる。このRg ll’=−80,i、jタイマ・−T
藺と、発揚回b“/+ ’、180ケ起!l+IJぴ姓
る。すなわち、11Pt#F、信シ)才【1ウレペルの
叩電として、Iijリススしリフレッシュ動作(セルフ
リフレッシュ帥(’F ) k行なわする。
! ! -,7C% l'ii4-f' T 1 to (1)
(+4th issue, Saturday FfL,: gate times riGC1- and times 1
In the middle gate turn HG, manpower is exhausted, and here riff 1/tsushiyu system (i1i1iiif No.R river F, but Jyu8I'J as well as internal; work 1.・Shuku2, RE F -g ++
To: +1i+ru・2nd grade refresh 11. Lina Town 1-
4) The raw circuit RJfl F-8tl can be seen on the following page. This Rg ll'=-80, i, j timer -T
藺 and the firing times b "/+ ', 180! l + IJ pi name name. That is, 11Pt #F, Shinshi) Sai [1] As the electric shock of 1 Urepel, Iij listen and refresh operation (self-refresh command ('F ) Do k.

−J二Meタイマー1’ Mによって、l 5 /Jを
ことに発振回路0日Cからクロック信号φ。Fl (1
?’:出力しで、土+L RF! F−8(11%c起
raIIa−o、るものとすi+、LtJ二、」二I弓
256にビットの全メモリー1!ルについ(、約4u+
(・ででリフ1/ツシュ動作が終了゛Jる、このR1’
iげ2信号の入力によ、り上記順1作¥紗り1hi丁の
で、1時に11川1(I(されないが、このCSt能t
、Iイタ41’l、7J策月トと(2て’Fir、/1
1でメモリ内容ケIV、持する1シ、5台に非′畠にイ
+Q利なものとなる。
-J2Me timer 1'M clock signal φ from the oscillator circuit 0C especially l 5 /J. Fl (1
? ': Output, Sat+L RF! F-8 (11%c raIIa-o, Rumonoto i+, LtJ2, 2I bow 256 with total memory 1! of bits (approximately 4U+)
(・The riff 1/Tshu movement ends. Juru, this R1'
By inputting the ige2 signal, since the above order is 1 work ¥ gauze 1hi den, 11 rivers 1 (I (not), but this CSt function
, I ita 41'l, 7J sakugetsu to (2te'Fir, /1
With 1, the memory content is IV, and if you have 1 and 5 units, it will be uniquely useful.

この実施13’llでは、アドレスm号とRl’j 1
’ 445号r多重化してICブツプ内に人力できるた
め、特別の外部端子が不敗である。したがって、25f
iR?’ ツ) rt)D −RA M4C対1. チ
ーIJ+:’J フt/ツシーq−jfi叱葡付加しつ
つ、16ビンのパック゛−ジに実装する仁とができる。
In this implementation 13'll, address m and Rl'j 1
'445r can be multiplexed into the IC block, so the special external terminal is invincible. Therefore, 25f
iR? 'tsu) rt) D-RA M4C vs. 1. Q-IJ+:'J It is possible to implement it in a 16-bin package while adding the following features:

また、64にビットのrl−)tAMに対しては、外部
端子か1ビン削減でき2%0この外部端子の削減により
、比111v的大きな占有面0゛4ヶ有するボンディン
グ川の屯杓が小把となり、集稍11’lα11i1上ケ
図Z)ことができる。![た、小良発/i゛のノー、1
.1.′・1とグるボンデ・fクク゛パッド部が削沖、
できン)r−とに−より、1バ幀件の回上欠図る仁とが
できZl。さらに、この1ヒン葡利JJ1 t、、でi
l 77) i、jlた力(ダ懸能ケ付加−1ず一イ)
こともでさる等のイ11(hのスフ、41jがJl’l
 (!;−?、”きる。
In addition, for the 64-bit rl-)tAM, the number of external terminals can be reduced by 1 bin, 2% 0. By reducing the number of external terminals, the area occupied by the bonding river, which has 4 units, can be reduced by 2%. It becomes a collection, and the collection 11'lα11i1 (upper figure Z) is possible. ! [Ta, Ora/i゛ no, 1
.. 1. '・1 and the bonder f-kuku pad part has been removed,
(I can't do it) From r-to-ni-, I can make a request for the return of one person. In addition, this 1 Hintori JJ1 t,, in i
l 77) i, jl ta force (da kake no ke addition - 1 zu 1 i)
Kotomo De Saru etc. I11 (h's Sufu, 41j is Jl'l
(!;-?, “kiru.

グた、メートリフ;/ツシュ制t111イ11シロ?1
IiF、とセルフ リフ 1/ ツ’/ ユf1i11
111(iY′J+R鴇F21)ilj ” V、−人
力−するものであるのC1外部のリフレッシュ1lil
lイ+’ll iL+J f“、Sノ・シひ白iiiの
リフレッシュ卯1作識別回路がifl沖にで6る1、 ネらQ′([、リフ1/ツシュjiij作に必安庁クロ
ック1.+、曲′+’j’:の書込/昌已出しに用いる
りr1ツク′+1°−!1回1!、’+(0(番)?r
′共月1 j−るものであ1)f(め、回h′、1の1
iil II!3化に図る(−とができる。
Guta, Metrif;/Tshu system t111i 11shiro? 1
IiF, and self riff 1/ tsu'/ Yuf1i11
111(iY′J+R錇F21)ilj ”V, -human power- Refreshing of C1 external 1liil
I+'ll iL+J f", Sno Shihihaku iii's refresh rabbit 1 work identification circuit is in ifl offing 6ru 1, Nera Q' 1.+, song'+'j': Used for writing/starting r1tsu'+1°-! 1 time 1!,'+(0 (number)? r
'Jomo 1 j-rumono de 1) f (me, times h', 1 of 1)
il II! Try to make it three (-).

この発明IJ1、前配実施向に匝>「二さ〕1ない。This invention IJ1, there is no ``two'' in the front orientation.

アトl7ス幽子T’o 、T、は、111Lのプ)’ 
1.−スRIJ ”、f゛l′2〜i’  の曲、デー
タ入出力V:tA子T+n 、T目シ?二Il′1′き
1^えるものでろつでもノい。C:σ)、l、う(゛L
−1]゛−タ入出力)・;1,1子°l′1゜、9.’
I’tt ヶ月1いる揚台でも、rl’l Nl−:実
施l+oのように外ド1−マルチプレクヤ閘Px2ケh
′士けることが重重しい。なぜなら、データバスは、f
ib ノ(/(WIJ uL II+! 4;S 1,
17間−C’ ノブ−lCL 受にも用いらlることが
多いからで<j+ Z)。このように、データ31蘭子
ケ用いる唱0には、ゲート回に+;5に1!5′、ja
r;回路ケ設ける必11?がない。
Atl7su Yuko T'o, T, is 111L's Pu)'
1. -SRIJ'', song of f゛'2~i', data input/output V: tA child T+n, T-th si?2 Il'1'ki1^ is impossible.C:σ), l, uh (゛L
-1] Data input/output)・;1, 1 child °l'1°, 9. '
I'tt Even if you have one month, rl'l Nl-: External door 1-multiple lock Px2 keh like implementation l+o
'It's a heavy burden to learn. Because the data bus is f
ib ノ(/(WIJ uL II+! 4; S 1,
This is because it is often used for 17-C' knob-lCL uke (<j+Z). In this way, data 31 Ranko uses chant 0 with +; 5 with 1!5', ja
r; Is it necessary to provide a circuit? There is no.

葦た、−に制オートリフレッシュ機能と1とルアリフ1
/ツシュ榎1ii:とは、いず第1.7>%−刀のみケ
付加゛す゛るものでぞ〉つてもよい。これらのオートリ
フレッシュ僚能とセルフリフレッシュ機mlと忙ともに
伺加フるにあたシ、RFjF己■珪のみてそのp::t
、別勿行なうようにしてもよい。ff1lえlj、R”
 Fl nri号のパルス弊1検1旧nl MA ’c
 tit kl’−C,Rp、: F 、 (、(÷)
がロウ1/ヘルの11に11f!持さ才1.ていること
介検出(7て、セルフリフレッシュ動作7行なうように
しLもJい。
Reed, - automatic refresh function and 1 and Luarif 1
/ Tsushu Enoki 1ii: 1.7% - The sword may be added. These auto-refresh function and self-refresh machine ml are busy together, and I look at the RFjF self-refreshing page::t
, you may choose to do it separately. ff1lj, R”
Fl nri pulse hei 1 test 1 old nl MA 'c
tit kl'-C, Rp,: F, (, (÷)
is 11f for Law 1/Hell's 11! Talent 1. Detecting that the current condition is present (7), perform a self-refresh operation (7).

また、リフレッシュ…11作のfr、 k’)のクロッ
クイrA号φ8.φ42等Vよ、REF−日11+  
で独自に形J戊・1゛るようにJ−るものであってもよ
い。
In addition, refresh... 11 pieces of fr, k') clock number rA φ8. φ42 grade V, REF-day 11+
It may also be J-, such as having its own shape J 戊・1゛.

さらに、upx、は、R−A 1.) IIとR−T)
 Ok< 1の間に設kjで、C0UNT  で形成さ
れた相補アドレス信号a6.a6静葡直接1l−1)O
R3に伝えzlように−4ももので:矛)−5〕てνら
上し−、1!j 7j、ゲー ト回11′+; ” l
  、IIII1、HV、、:、 ul+ゲ−’l’ 
IIリド11の111八 II O+4 、 F T、
八−咋に、tっても実月−11!きるイ)のr:あZ)
Furthermore, upx is R-A 1. ) II and R-T)
A complementary address signal a6.kj formed by C0UNT is set while Ok<1. a6 Shizuo Direct 1l-1) O
Tell R3 zl to say -4 thighs: spear) -5] and ν up -, 1! j 7j, gate times 11'+; ”l
, III1, HV, :, ul+ge-'l'
II Lido 11-1118 II O+4, F T,
Eight years ago, it was 11 months ago! Kirui)'s r:AZ)
.

f、 fc、1(−八1)11と(s”−A I) n
 トi、、l:、、11; 1ii 化り、 −T14
1111fiアト1/スイr1’f’f Y、 y’j
’i ’11ぐ的にtl−11r目1 、 C!−、−
1)(]IIに伝え2)j:うに’jZ)もσ)°巳イ
)ライ呟1.1い1、図面のli!’μmwカ・11ζ
2.明   □第1図は、Cの発明の−・′;譬rM1
山1 ’rt: )+−5−4” −、/’ +y ′
ソ)を図、 eft 2図f、I1、・tのリード/ライIII+1
1 p(: 7,1説明J゛るためのタイミング図、 小3図1.J4、この発明のjll、j 11.ハーフ
゛)+ilj 1ull ’?IニアJ−5丁グnツク
図、 M i 図t、I1、その動作ケ説明フィ1frめのタ
イミング図である。
f, fc, 1 (-81) 11 and (s”-A I) n
ti,,l:,,11; 1ii conversion, -T14
1111fi at 1/sui r1'f'f Y, y'j
'i' 11g tl-11r 1, C! −、−
1) Tell (] II 2) j: sea urchin' jZ) also σ) ° 巳 ii) lie 1.1 1, li of the drawing! 'μmwka・11ζ
2. Clear □Figure 1 shows the invention of C -・'; parable rM1
Mountain 1 'rt: )+-5-4" -, /'+y'
Figure ef 2 Figure f, I1, ・t Read/Lie III + 1
1 p (: 7, 1 timing diagram for explaining J゛, small 3 figure 1.J4, jll of this invention, j 11. half゛) + ilj 1ull'? I1 is a timing diagram of the 1st frame for explaining its operation.

1−・・・M−A RY、  2−R−A 11 B、
  3・・1(−DORS 4−O−AD)l、 5=
・(J−DOR,(i、−0−8W、  7 ・FI 
A、  [(・EI G、  !I−R/W−日Gxl
O・ 1)1B、  l 1 ・D OB、  12−
RJ6F” El()、I :1 ・(j OU N 
T、 l 4 ・14PX、 、  (5・・・REi
F−(jONT、1(r・・・14F’に、。
1-... M-A RY, 2-R-A 11 B,
3...1(-DORS 4-O-AD)l, 5=
・(J-DOR, (i, -0-8W, 7 ・FI
A, [(・EI G, !I-R/W-day Gxl
O・ 1) 1B, l 1 ・D OB, 12-
RJ6F” El(), I :1 ・(j OU N
T, l 4 ・14PX, , (5...REi
F-(jONT, 1(r...14F',.

第  2 ぐl?EAρC:fCll:ン <wt?/rf CJ(IEンPart 2 Gul? EAρC:fCll:n <wt? /rf CJ (IE

Claims (1)

【特許請求の範囲】[Claims] 1.8市化して入力嘔1またアドレス(,1号(^6 
。 A、)又fよデータ信号とリフレツ・ンユ制御IT号に
基づいでlr)生ずるゲート回路(Ot)と、i:のグ
ー)・lr:il l、%°tでt)生さIt、たりフ
レック” fllll +i’llil(Rlit l
r、 )χ愛けて、リフレッシ′:11山作F/、、 
+1.4す1.:なりnツクケ発生さぜ、及びアドレス
111号ケ形成ノる自11i11リフレッシュ回路とt
替むこと’に/l’冒:にと丁7)ダ・イナミツク型M
OEIRAM。 2、」二i1】自動リフレッシュlpl路は、」ニー1
グー) Ij、j、IMisで自生されたリフレッシュ
制量11バ++1受l’、  RA日系りnツク発生回
tl、’i (R−R(1) i用gl17−、! −
Rるものであること葡特徴とするlF′f、fr g/
4求の年1゛「、四lt1 、++’1@Q旨1父のタ
゛イナミツク型MO8RAM、、;1.上記リフレッシ
ュ制御1バ号は、オートリフレッシュ制例1栖号(R1
13Fl)と、セルフリフ1/ツシュ制御個号(R11
!?、)とからなり、それぞれがアドレス何号又1」、
データ14号と冬雷什さ11−u人カシれ、アドレスス
トローブ(i(Fi−により2つのゲート回M (G 
+  6(’ * 、) ”t’+f1.(’しri生
g It 7.ものであり、6生さtまたオートリフ1
/ツシ、″I制φ11(+1号によって1回のリフレッ
シュ動作欠行ない、tr)生きれたセルフリフレッシュ
1間f1′111によつで、鶏l光してリフレッシュ−
tlノ作を繰り返すものてろふこと欠特徴とする特d′
FM求の範IJTI m 12=は第2Jj胆載のダイ
ナきツク型M O日RAM。 4− −.1: @−1リフレッシュ制西+ 1ri 
吟と1ドl/ス佑号又はデータ悟号とが多重化され;1
5飽t(T(1、’rl )にrj、、外部リフレッシ
ュ制f1111回)’+’S (R、II!F −00
N ’r )からの制御4q号により選択的にリフ1/
ツシュ制?111情号又はアト1/ス悄号若1. < 
+」、データ賠V′Jf欠伝j−る外Hl<マルチプレ
クサ(MPX、、)が股Ptらlするものであることt
%徴とす2./綺f+’H゛li+1求の範+IJ1第
1゜第2又は纂3項■「L載のダイナミックμνM I
J日RAM、1
1.8 cities and input 1 address (, 1 (^6
. A,) Also, based on the data signal and the reflex control IT signal, the gate circuit (Ot) is generated, and the gate circuit (Ot) of i: is generated. Fleck” flllll +i’llil (Rlit l
r, )χ Love, Refresh': 11 Yamasaku F/,,
+1.4s1. :Then, the occurrence of address No. 111 occurs, and the refresh circuit of 11i11 and the address 111 are formed.
To change/l'propagation: Nitocho 7) da inamitsuku type M
OEIRAM. 2, ``2i1] Automatic refresh lpl path, ``2i1]
(gl) Ij, j, IMis naturally generated refresh limit 11ba + +1 reception l', RA Japanese Rinntsuk occurrence times tl, 'i (R-R (1) gl17-,!- for i)
lF′f, fr g/
Year 1 of 4 requests ``, 4lt1, ++'1@Q 1 Father's dynamic type MO8RAM, 1. The refresh control 1 bar number mentioned above is the auto refresh control example 1 issue (R1
13Fl) and Self-Ref 1/Tshu control number (R11
! ? , ), each with an address number or 1'',
Data No. 14 and Winter Raiders 11-u, address strobe (i (Fi), two gate times M (G
+ 6 (' * ,) ”t' + f1.
/Tsushi, ``I system φ11 (missing one refresh operation due to +1 issue, tr) Live self-refresh 1 time f1'111, chicken l light and refresh-
A special feature that repeats Tl's work and lacks it.
The range of FM requirements IJTI m 12 = is the dynamic type MO day RAM of the 2nd JJ. 4--. 1: @-1 refresh system west + 1ri
Gin and 1 Doll/Suyu-go or Data Go-go are multiplexed; 1
5 saturation t(T(1,'rl) to rj,, external refresh system f1111 times)'+'S (R, II!F -00
Riff 1/selectively by control No. 4q from N'r)
Tsushu system? 111 Information or Ato 1/Suugo Waka 1. <
+'', data exchange V'Jf missing information Hl<multiplexer (MPX, ,) is one that connects Pt etc.
2. /Kif+'H゛li+1 search range+IJ1 1st ゜2nd or group 3 ■``L-mounted dynamic μνM I
J-day RAM, 1
JP57160995A 1982-09-17 1982-09-17 Dynamic type MOSRAM Pending JPS5952494A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57160995A JPS5952494A (en) 1982-09-17 1982-09-17 Dynamic type MOSRAM

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57160995A JPS5952494A (en) 1982-09-17 1982-09-17 Dynamic type MOSRAM

Publications (1)

Publication Number Publication Date
JPS5952494A true JPS5952494A (en) 1984-03-27

Family

ID=15726567

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57160995A Pending JPS5952494A (en) 1982-09-17 1982-09-17 Dynamic type MOSRAM

Country Status (1)

Country Link
JP (1) JPS5952494A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6129493A (en) * 1984-07-20 1986-02-10 Panafacom Ltd Refresh control system of dynamic random access memory
JPS6216289A (en) * 1985-07-16 1987-01-24 Nec Corp Read only memory

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6129493A (en) * 1984-07-20 1986-02-10 Panafacom Ltd Refresh control system of dynamic random access memory
JPS6216289A (en) * 1985-07-16 1987-01-24 Nec Corp Read only memory

Similar Documents

Publication Publication Date Title
JPH0743947B2 (en) Content recall memory
JPS5573997A (en) Field programmable element
JPS5952494A (en) Dynamic type MOSRAM
JPS56156993A (en) Read only memory
JPS56156988A (en) Refresh system for nonvolatile memory
US5970020A (en) Controlling the set up of a memory address
JPS58142416A (en) Mos static type ram
US4032904A (en) Means for refreshing ac stable storage cells
JPS586568A (en) Memory device
SU847377A1 (en) Self-checking storage
JPS5282136A (en) Display control system
SU1550582A1 (en) Storage
JPS5823393A (en) Mask rom device
SU942140A1 (en) On-line storage device
JPH06195978A (en) Semiconductor memory device
JPS5484438A (en) Dynamic memory circuit
JPS574670A (en) Picture memory control system
JPS54102940A (en) Information process system
JPS5478631A (en) Buffer region control process method
JPH0729378A (en) Memory and its control circuit
SU483699A1 (en) Automated class for knowledge control
SU464017A1 (en) Logical memory
Bruce et al. Students as Illustrators
JPS62214590A (en) Refresh system for dynamic memory
JPS5335439A (en) Store control system